TW423239B - Data transmission device - Google Patents
Data transmission device Download PDFInfo
- Publication number
- TW423239B TW423239B TW088104486A TW88104486A TW423239B TW 423239 B TW423239 B TW 423239B TW 088104486 A TW088104486 A TW 088104486A TW 88104486 A TW88104486 A TW 88104486A TW 423239 B TW423239 B TW 423239B
- Authority
- TW
- Taiwan
- Prior art keywords
- pulse
- data
- circuit
- time
- received
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L27/00—Modulated-carrier systems
- H04L27/10—Frequency-modulated carrier systems, i.e. using frequency-shift keying
- H04L27/14—Demodulator circuits; Receiver circuits
- H04L27/144—Demodulator circuits; Receiver circuits with demodulation using spectral properties of the received signal, e.g. by using frequency selective- or frequency sensitive elements
- H04L27/152—Demodulator circuits; Receiver circuits with demodulation using spectral properties of the received signal, e.g. by using frequency selective- or frequency sensitive elements using controlled oscillators, e.g. PLL arrangements
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/02—Speed or phase control by the received code signals, the signals containing no special synchronisation information
- H04L7/033—Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop
- H04L7/0331—Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop with a digital phase-locked loop [PLL] processing binary samples, e.g. add/subtract logic for correction of receiver clock
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Physics & Mathematics (AREA)
- Spectroscopy & Molecular Physics (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
- Communication Control (AREA)
Description
423239 ------ 五、發明說明(i) 速率關Γ種資料傳輪裝置,能夠在不受傳輸 常接收盯時衝脈波之校正,並同時維持資料的正 式資Ξ·1值1—胜在日本專利公報編號S61 —7756中所提出之舊 數抑矣2置之方塊圖。在以下的說明中,N係一整 ^ ’代表時衝脈波之分頻比例,而n亦為一整數,代表分 上限’此上限係由此資料傳輸裝置之系統結構所 &人售式之資料傳輸裝置包括一資料傳輸電路10Ϊ、一外 接"面電路102、一資料發出時衝脈波分頻電路1〇3、一資 =^妾收4時,、衝脈波分頻電路104、以及—資料切換檢測電路、 。資料傳輸電路101含有藉由資料接收位移時衝脈波 、06而接收來自接收資料序列3〇2之資料的功能以及藉由資 料發^位移時衝脈波3〇4而將資料發送至發出資料序列3〇1 之功犯15資料傳輪電路101依據一在此資料傳輸裝置及傳 輸目標間預設之傳輸速率(基準時衝脈波303之一半)而輸 出一分頻比例選擇信號309 (N = I ~n )。外接介面電路1 02含 有做為外界與此資料傳輸裝置間介面之功能。資料發出時 衝脈波分頻電路103及資料接收時衝脈波分頻電路1〇4將基 準時衝脈波303依據上述分頻比例選擇信號進行分割, 並輸出資料發出位移時衝脈波3〇4及資料接收位移時衝脈 波306。兩者均送至資料傳輸電路101。 如圖2所示’資料接收時衝脈波分頻電路丨〇4包括一控 制基準時衝脈波303輸入之AND閘極529、一分割基準時衝 423239 五、發明說明(2) 脈波303之η級連接T型flip-flop 517、一將資料接收位移 時衝脈波輸出從資料接收時衝脈波分頻電路1 04中選出_的η 輸入端之選擇器519、以及一計算接收時衝脈波數(clock number)之接收位元計數器528。N級連接T型f 1 i ρ_ Π op 51 7在資料接收時衝脈波分頻電路啟始信號3丨〇被送至一啟 始信號端RD時’會被初始化。資料切換檢測電路1 〇5含有 在檢測到接收資料序列3 〇 2中之資料切換時,會輸出資料 接收時衝脈波分頻電路啟始信號31〇之功能。 接著’此舊式之資料傳輸裝置將配合圖3之時序圖來 說明。圖3係一在資料接收位移時衝脈波3 〇 6設定為1 / 8倍 基準時衝脈波時’資料接收的操作時序圖。在接收資料 時’有兩種操作模式。當接收資料序列3 0 2沒有切換動作 時’資料接收時衝脈波分頻電路丨〇 4只是將基準時衡脈^古 分割並送出資料接收位移時衝脈波3 〇 6至資料傳輸電路 101 ’其中資料傳輸電路丨〇1將接收資料序列3〇2鎖定與資 料接收位移時衝脈波3〇6之上升邊緣同步。 當接收資料序列3 〇 2有切換動作時,資料切換檢測電 路1 0 5檢測出資料切換,並輸出資料接收時衝脈浊 路啟始信號31 0。資料接收時衝脈波分頻電路丨〇 4接收資料 •衝脈波分頻電路啟始信號3 1 〇並立刻將睹衛脈波之分割 初始化。於是’如果資料接收時衝脈波分頻電路啟始信號 31 0降低後’資料接收時衝脈波分頻電路丨〇4再一次開始進 行分割並再一次將資料接收位移時衝脈波3〇6送至資料傳 輸電路1 0 1,其中資料傳輸電路1 〇 1也再次開始將接收資料
423239_ 五、發明說明(3) 序列302鎖定與資料接收位移時衝脈波3〇6之上升邊緣同 步。在接收資料序列302有切換動作時,資料傳輸電路1〇 j 之鎖定時間一直是修正為接收資料庠列302之位元長度的 中間值。 圖4係資料接收位移時衝脈波3 〇 6被設定為丨/2倍基準 時衝脈波3 0 3下進行接收時的操作時序圖。在設定時,如 果是在資料接收時衝脈波分頻電路啟始信號3丨〇設定為1 /2 倍基準時衝脈波303以及資料接收位移時衝脈波306處於 「1」的邏輯狀態下時由資料接收時衝脈波分頻電路啟始 信號310進行初始化’會立刻在η級連接τ型flip-fi〇p 517 被初始化後之基準時衝脈波3 〇 3之上升邊緣發生重新開始 進行計算的情形,造成有可能使資料接收位移時衝脈波 3 0 6沒有被分割。也就是說,縮短時衝脈波而進行的校正 會錯誤地被執行而造成釐料僂輪雷略1 〇 ]飪法庀堂袍 料接收。 如果為了避免這個問題而將資料接收時衝脈波分頻電 路啟始信號310的脈衝寬度延長至基準時衝脈波3〇3 一個週 期的寬度’又有可能造成即使啟始信號3丨〇在進行初始化 之後’此1 / 2倍時衝脈波的上升時間仍沒有改變。也就是 既,會有一段時間此時衝脈波沒有被校正而可能造成資料 傳輪電路101無法正常進行資料接收。 再者’如果資料接收時衝脈波分頻電路啟始信號3 i 〇 的脈衝寬度延長至基準時衝脈波303 一個週期的寬度,η級 連接Τ型flip-fi〇p 517在初始化時間中的停止週期過長,
42323.9_ 五、發明說明(4) 而造成延長時衝脈波而進行的校正會錯誤地被執行、接收 資料的鎖定時間遺失、以及有可能使資料傳輸電路丨〇1無 法正常進行資料接收。 ” 這些問題的原因如下。依據舊式資料傳輸裝置的結構 來看’由於資料接收位移時衝脈波係由分頻電路的初始化 動作來進行,當資料接收位移時衝脈波與基準時衝脈波之 分頻比例不大時,初始化的動作並不會因分頻的執行而發 生,或者是初始化的動作會_在不正確的時間進行,時衝脈 波的校正並沒有正確地執行而造成無法正常進行資料接 收。 尤其是’在舊式的資料傳輸裝置中,當送至資料傳輪 裝置之資料接收位移時衝脈波係基準時衝脈波的1 / 2時/ 資料接收位移時衝脈波分頻電路的初始化動作無法正常執 行,或者是縮短時衝脈波而進行的校正錯誤地被執行, 料接收位移時衝脈波在不正確的時間被送至資料傳輸電 而造成無法正常進行資料接收,以及無法加速資料的傳 輸0 本發明之目的即在提供一種資料傳輸裝置,能夠藉 進行與傳輕L速率一無關的睹衝脈波校正而同時實現正常-次 料接收以及加速J虔輸速率。 1 在本發明之資料傳輸裝置中,一外接介面雷路,接 來自外界之接收資料而將其輸出至該資料傳輸裝置,^ 也接收來自該資料傳輸裝置之發出資料而將其輸出至外 界。一傳輸電路,與一資料發出位移時衝脈波同步而輪出
第7頁 423239 五、發明說明(5) 上述之發出資料,亦與一資料接收位移時衝脈波同步而儲 存上述之接收資料。一延遲,將所接收之資料接收位 移時衝脈波延遲,並將其結果輸出為一相位核對時衝脈 波。一相也,依據該資料接收位移時衝脈 波及該相位核對時衝脈波之邏輯狀態來判斷該接收資料之 一切換暫態時段,以核對該資料接收位移時衝脈波之相位 與該接收資料之切換點,當該接收實料之切換點比該資料 接收位移時衝脈波之相位提前時,則該相位檢測/核對電 路便會發出一時衝脈炎縮锃時間信號g縮短該資料接收位 移時衝脈波,_而當該接收資J姓之移 at衝脈波之抵是I時,則該相位檢Jil/會發 波。一資料接收時衝脈波分頻/校頻電路,將一來自該資 料傳輸裝置以外之基準時衝脈波進行分割,以產生該資料 接收位移時衝脈波,該資料接收時衝脈波分頻/校頻電路 時衝脈波並廣其輸出,而在收到該時衝脈波延長時間信號 時會延長該資料接收位移時衝脈波並將其輸卑。以及一資 料發出時衝脈波分頻電路,將一來自該資料傳輸裝置以外 之基準時衝脈波進行分割並產生一資料發出位移時衝脈 波。於是,其中的時衝脈波校正便與資料傳輸速率無關。 在本發明中,資料接收時衝脈波及相位核對時衝脈波 係送至資料接收切換檢測電路。其中提供了 一用以核對由 該兩種時衝脈波所得出之資料切換時段與資料接收切換
^423239 〒一 __ 五 '發明說明(6) ^在資料接收時衝脈波分頻電路中亦提供一依據一顯示 ^位核對結果之信號而校正資料接收位移時衝脈波之電 由於這些特點’時衝脈波可以進行與資料傳輸連率無 正’以及同時進行正常之資料接收及加速資料傳輸 速率。 - 一 - . 圖式簡單說明 圖1係一舊式資料傳輸裝置之方塊圖。 圖2係一舊式資料傳輸裝置中,資料接收時衝脈波分 頻電路之方塊圖。 圖3係一舊式資料傳輸裝置之時序圖。 圖4係一舊式資料傳輸裝置之時序圖。 圖5係一依據本發明之第一實施例之資料傳輸裝置方 塊圖。 圖6係一依據本發明之第一實施例之資料傳輸裝置 中’相位檢測/核對電路20 1之方塊圖。 圖7係一依據本發明之第一實施例之資料傳輸裝置 中,時衝脈波分頻/校頻電路之方塊圖。 圖8係一本發明之實施例之時序圖。 圖9係一本發明之實施例之時序圖。 圖1 0係一本發明之實施例之時序圖。 圖11係一本發明之實施例之時序圖。 圖1 2係一依據本發明之第二實施例之資料傳輸裝置方 塊圖。 圖1 3係一依據本發明之第二實施例之資料傳輸裝置
第9頁 —4U2 沾_____ 五、發明說明(7) 中,時衝脈波分頻/校頻電路之方塊圖。 實施例 _ 以下將配合圖式對本發明之一較佳實施例做說明。圖 5係一依據本發明之第一實施例之資料傳輸裝置方塊圖。 圖6係一依據本發明之第一實施例之資料傳輸裝置中,相 位檢測/核對電路2 01之方塊圖圖7係一依據本發明之第 一實施例之資料傳輸裝置中,時衝脈波分頻/校頻電路之 方塊圖。在這些圖式中,N係一整數,代表時衝脈波之分 頻比例,而η亦為一整數,代表由系統結構所決定之分頻 比例上限。 本發明之資料傳輸裝置包括一資料傳輸電路1〇1、一 外接介面電路102、一資料發出時衝脈波分頻電路1〇3、一 相位檢測/核對電路201、一時衝脈波分頻/校頻電路2〇2、 以及一延遲電路2 03。 資料傳輸電路1 〇 1含有接收資料之功能,以將在資料 接收位移時衝脈波306之上升邊緣經由接收資料序列3〇2送 入之資料儲存,以及發出資料之功能,以將以將在資料發 出位移時衝脈波304之下降邊緣經由發出資料序列3〇1發出 之資料輸出。資料傳輸電路丨〇1依據其與輸出目標間預先 決定之傳輸速率(基準時衝脈波的1/2)而輸出一分頻比例 選擇信號309(Ν=1〜η)。 外接介面電路1〇2含有提供資料傳輸裝置與外界間之 介面功能。資料發出時衝脈波分頻電路〗〇 3以及資料接收 時衝脈波分頻/校頻電路2〇2依據所接收之分頻比例選擇信
第10頁
p323S 五、發明說明(8) 準時衝脈波進行分割,並輸出資料發出位移 和衝脈波304及貢料接收位移時衝脈波3〇6。 入之檢二核對電路2()1核對透過外接介面電路102輸 二Ϊΐ:序列3〇2、“時衝脈波分頻/校頻電柳 料^此/ t移時衝脈波3〇6、以及經由延遲電路203將資 二脈波3 ° 6延長1 / 4個資料接收位移時衝脈波 對時i 狀相位核對時衝脈波308 °如果在相位核 鈐Ϊ 核對電路201檢測到一相位差足以造成資 路1〇i發生資料接收錯誤,冑會輸出-時衝上 間作!:! fΛ時衝脈波分頻電路2 0 2依據時衝脈波縮短時 衝^诂j =衝脈波延長時間信號403將資料接收位移時 1 01可'以始拄且ί延長以進行校正。因此,資料傳輸電路 耻#八@/f正*的資料接收。也就是說,資料接收時衝 T波刀頻/校頻電路^^脈波縮短時間信號中加 波:ΪΞί料接-收位移時衝脈波,亦利用在時衝脈 波。一脈衝來延長資料接收位移時衝脈 1 Α貝料^出位移時衝脈波304係送至資料傳輸電路101之 H入端,資料接收位移時衝脈波3〇6亦送至資料傳輸電 裕101之另一輸入端。 脾次ϊ ί電路203依據分頻比例選擇信號309得到傳輸率且 位移時衝脈波306延長1/4倍傳輸速率,而將此 、《果輸出做為相位核對時衝脈波3 〇 8。 如圖6所示,相位檢測/核對電路201藉著資料接收位 423239 五、發明說明(9) 移時衝脈波306及相位核對時衝脈波3〇8之邏輯狀態決定出 資料接收位移時衝脈波3 0 6中之資料切換時間,並且與接 收資料序列之資料切換點進行核對。在此實施例中/在位 移時衝脈波3 0 6及相位核對時衝脈波3 〇 8之邏輯狀態同為 1」%,便代表資料切換時間的出現。相位檢測/核對電 路201具有一 D型fUp-Πορ 501、一(n-2)級連接D型 flip-flop 502、T 型:flip-;n〇p 5〇3、5〇4、5〇5、一n 輸入 端選擇器50 6、一 XN0R閘極5 07、一 NOR閘極509 'AND閘極 510、511、一 NAND閘極512以及一延遲電路513。卩型 ^Up-f lop 501及XN0R閘極507係用以在接收資料序列產生 資料切換時輸出一負邏輯狀態之單一脈衝。延遲電路513 係用以管制此脈衝之寬度。N〇R閘極5〇8係用以將來自χΝ〇κ =極之輸入反向輸出。了型{1丨?41〇1) 5〇3係資料接收開始 γ間彳§號401之維持電路,以在XN〇R閘極5〇7之輸出為 j時輸出1」。資料接收位移嫄衝脈波306被輸入至τ lop 50 3做為一啟始信號,以及在接收開始後, 在資料接收位移時衝脈波3〇6為「〇」時,了型丨丨^^丨叩 =3之輪出亦為「〇」βΑΝ])閘極51〇係周以在資料接收位移 =脈波306為「1」且相位核對時衝脈波3〇8為「〇」時輸 =1」。這個時間也就是㈣⑽閘極5〇7在資料切換時間之 出育料切換檢測之負邏輯狀態時。了型”化―η〇ρ 5〇4 ,'衝脈波縮短時間信號4〇2之維持電路以在_閛極 j,之輸出為/」時輪出「1」4ND閘極511係在資料接 立移¥衝脈波30 6為r〇J且相位核對時衝脈波3〇8亦為 42323d
五、發明說明αο) 「〇」時輸出「1」’這個時間也就是在資料切換時間之後 XNOR閘極輸出資料切換檢測之負邏輯狀態時。τ型 Π ip-flop 505係時衝脈波延長時間信號403之維持電路, 以在AND閘極511之輸出為「1」時輸出「丨」。n〇r閘極5〇9 係用以在資料接收位移時衝脈波30 6及相位核對時衝脈波 308同時為「〇」時輸出「1」c(n —2)級連接D型flip_fl〇p 502係一位移暫存器,以移·ΝΟίί閘極5〇9之輸出做為輸入 實料以及移動資料切換檢測時衝脈波3 〇 5成為一位移時衝 脈波。η輸入端選擇器5 0 6係用以依據其所接收之分頻比例 選擇信號309在NOR閘極509及(η-2)級連接D型f 1 ip-f 1〇ρ 502之輸出間做選擇。η輸入端選擇器5〇6之輸出係送至 N AND閘極512。NAND閘極512在選擇器506為「1」且資料檢 測時衝脈波305為「0」時’產生一負邏輯狀態之脈衝,並 且輸出T型flip-flop 504、505之啟始信號。 接著’請參閱圖7,時衝脈波分頻/校頻電路2〇2具有 一D 型flip-flop 514、T 型flip-flop 515、516、一η 級連 接Τ型flip-flop 517、一雙輸入端選擇器518、一η輸入端 選擇器519、一接收位元計數器520、OR閘極521、522、 AND 閘極 523、524 及一延遲電路 525 型flip-flop 514 係 一維持電路,以在資料接收開始信號401之輸入為「1」且 D型f 1 ip-flop 514之輸出做為整個嫄衝脈波分頻/校頻電 路202之啟用信號時輸出「1」。一來自接元計數器520而 做為啟始信號之時衝脈波/校頻電路2 〇 2的内部回復脈衝信 號被送至D型flip-flop 514 〇D型flip-flop 514在傳輸完
第13頁
五、發明說明(11)
成而整個時衝脈波分頻/彳父頻電路202停止時,藉著來自接 收位元計數器5 2 0之回復脈衝信號將其輸出變為「丄」^ 〇R 閘極 521、T 型flip-flop 515 及 AND 閘極 523 係一在 N = 1 時,
用以將AND閘極523之輸出反置。N=1即代表分頻比例選擇 fs被3 0 9將比例定為1 / 2 ’且時衝脈波縮短時間信號4 〇 ^或 是時衝脈波延長信號403之輸入為「1」。雙輸入端選擇器 5 1 8係用以在基準時衝脈波3 0 3與其反向信號間做選擇,且 其選擇信號係由AND閘極523輸出。AND閘極524係在D型 flip-flop 514輸出為「1」時,將資料切換檢測時衝脈波 305輸出至η級連接T型flip-fl〇p 517做為一計數時衝脈 波。輸入至AND閘極524之時衝脈波延長時間信號4〇3之反 向信號係做為AND閘極輸出之時衝脈波的遮罩信號。n級連 接T型flip-flop 517具有分割計數時衝脈波之功能,而n 輸入%選擇器5 1 9係依據其所接收之分頻比例選擇信號3 〇 9 在η級連接Τ型flip-flop 517中每一個fiip-fi〇p的輸出端 間做選擇,並輸出資料接收位移時衝脈波3 〇 6。接收位元 計數器520在D型flip-flop 514之輸出為「1」時被允許開 始操作’且藉由計算資料接收位程時衝脈波3〇6之時衝脈 波數來檢測傳輸是否完成’並輸出接收停止信號3 〇 7及時 衝脈波分頻/校頻電路20 2之内部回復信號。1'型『1^1)_:^1〇1) 516及延遲電路525在時衝脈波縮短時間信號4〇2為「1」時 時輸出一單一脈衝e 〇R閘極522接收τ型| j ip_f 1〇p 516及 來自接收位元計數器520之内部回復脈衝信號,且其輸出 做為η級連接T型f 1 ip-f lop 517中每一個f 1 ip_f lop之啟始
第14頁 五、發明說明(12) 信號。 再來,圖8至圖11顯示了上述本發明實施例之操作流 程°在以下的說明中’資料接收位移時衝脈波3〇 6係基準 時衝脈波303的1 /2。也就是說,分頻比例選擇信號3〇9在 N = 1時生效’同時η輸入端選擇器50 6及519亦選擇了 一條路 控。AND閘極523之分頻比例選擇信號309的信號輸入端接 收到「1」,以及經由T型f 1 i p - f 10 p 5 1 5之輸出所執行之 雙輸入端選擇器的選擇亦生效。 圖8顯示在接收開始時的操作時序。在相位檢測/核對 電路201中之X〇R閘極5〇7將接收資料序列3〇2之現在與前一 個狀態做比較,如果之間有差異,XN〇R閘極5〇7便輪出一 、〇」的切換檢測脈衝。N 0 R閘極5 〇 8接收此切換檢測脈衝 並輸出「1」’最後接收開始時間信號4(H便被輸出。接收 開始時間信號401被送至時衝脈波分頻/校頻電路2〇2中之 延遲電路513,延遲電路513輸出「丨」’同時時衝脈波分 頻/校頻電路202内部被帶至一啟始狀態β由於時衝脈波分 頻/校頻電路202内部被帶至一啟始狀態,AND閘極524開始 將計數時衝脈波輪出至!!級連接TSflip_fl〇p 517,且輸 出資料接收位移時衝脈波30 6,而使資料傳輸電路1〇1開始 接收資料。 接收位元計數器520計算接收位元數,並輸出「〇」至 接收停止信號307。在相位檢測/核對電路2〇1中,如果輸 出資料接收位移時衝脈波306,接收開始時間信號4〇1便起 始,而如果接收停止信號307變為「〇」時,N〇R閘極5〇8之 423239 — 五、發明說明(13) 輸出便被定在「〇 i 3办-t 有產生資料接收位移時70 '則功犯也被停止。圖9係在沒 圖。畲在資料切換時間中發生 接收矸的時序 位移時衝脈波306及相付松μ 切換時,如果資料接收 產生-由相位檢測/核對電路:衝脈波308均為「1」,則 之切換檢測脈衝。也就i 之XN0R閘極507所輸出 之擔閘極510中,在相位檢測/核對電路2。” 叫疋貪料接收位移時衝脈浊* Γη 且在相位核對時衝脈波3 0 8為Γ1」時,m6為〇」 生。而在AND閘極511中,劫定在次 f枓刀換尚未發 <3 n c 4 r ! "心疋在貝抖接收位移時衝脈油 306為「i」且相位核對時 :=二 尚未發生〇於县,Γ1 2^ 叶’貝枓切換 、疋 1」並未被輸出且時衝脈波输柄Η主Ρ气 及延長時間信號4〇3並沒有產生。因此Η, 時衝脈波分頻/校頻電路2 〇 9 if、、々古# — & ,, ^ ^ ^ > 电峪並^又有執仃資料接收位移時衝 脈波的校正,而只是對基準時衝脈波進行分割,產生同 的資料接收位移時衝脈波給資料傳輸電路1〇1。 圖1 0係在資料接收位移時衝脈波被縮短時之操作時序 圖。當資料接收位移時衝脈波306為Γ1」且相位核對時衝 脈波308為「0」時’如果在時衝脈波分頻/校頻電路2〇2中 之又1^01?閘極507輸出傳輸檢測脈衝,人叩閘極51()便認定此 為資料切換時間前之資料切換,並輸出r1」。藉由此輪 出’Τ型flip-flop 504之輸出變為「1」且時衝脈波縮短 時間信號4 0 2也被送出。接著,時衝脈波縮短時間信號4 〇 2 經由OR閘極521送至T型flip-flop 515,且其輸出變為 「1」。此輸出又經由AND閘極523被送至雙輸入端選擇器
第16頁 423239 五、發明說明(14) 518且被選擇器518所選定之η級連接T型fl ip-flop 517的 計數時衝脈波變成了基準時衝脈波303的反向時衝脈波。 因此’ η級連接T型fl ip-f lop 517提早了 1/2個基準時衝脈 波303進行計數’也就是說’提早了 1/4個資料接收位移時 衝脈波306的週期’最後資料接收位移時衝脈波便被縮短 以進行校正。由於將資料接收位移時衝脈波3 〇 6縮短,下 一個接收資料序列302之資料切換點會落於資料接收時衝 脈波306與相位核對時衝脈波3〇8均為「1」之時間中,意 即資料切換時間。時衝脈波縮短時間信號4〇2在資料切換 檢測時衝脈波3 0 5、資料接收位移時衝脈波3 〇 6及相位核對 時衝脈波308為「0」時,被由相位檢測/核對電路2〇1中之 NAND閘極512所輸出之啟始信號清除為「〇」。 圖1 1係在時衝脈波延長校正時之操作時序圖。當資料 ,收位移時衝脈波3 〇 6為「〇」且相位核對時衝脈波3 〇 8為 「1」時而由時衝脈波分頻/校頻電路2〇2產生一資料切換 $測脈衝,AND閘極511檢測出此為一資料切換時間並輸出 1」。因此,在相位檢測/核對電路2 〇 j中之τ型 flip-flop 5 05變為「1」且輸出時衝脈波延長時間信號 403。接箸,時衝脈波延長時間信號403經由0R閘極521被 型 flip-flop 515 ’ 以及 Τ 型 flip_fl〇p 515 之輸出變 」。此輸出經由AND閘極523被送至雙輸入端選擇器 且被選擇器518所選擇級連接τ型{丨ipf 1〇p 517 Ϊ衝脈波也變為基準時衝脈波303之反向信號。時 ~ h間仏號403被反置且輸入至MD閘極524,並在時
第17頁 423239 五、發明說明(15) 〜 衝脈波延長時間信號403為「丨」時,做為計數時衝脈波之 遮罩。因此,1!級連-接T型flip-flop 517之計數被暫缓丨 基準時衝脈波303,意即1/4資料接收位移時衝脈波3〇6之 週期’最後資料接收位移時衝脈波3 06被延長而完成校 f。因此,下一個接收資料序列30 2之資料切換=會^於 資料接收時衝脈波3 0 6與相位核對時衝脈波3 〇 8均為r 1 之時間中,意即資料切換時間。時衝脈波延長時間信號1 403在資料切換檢測時衝脈波3 0 5、資料接收位移二^ ^ 306及相位核對時衝脈波3〇8為「〇」時,被由相位檢測/核 對電路201中之NAND閘極512所輸出之啟始信號清除為、〆 「0」。 當1/4(N = 2〜η)或以上倍數之基準時衝脈波3〇3被選擇 做為資料接收位移時衝脈波3 〇 6之速率時,「〇」被輸入至 AND閘極523之分頻比例選擇信號的輸入端,以及藉1>型 flip-flop 515之雙輸入端選擇器518之選擇成為無效。當 1/8(Ν = 3~·η)或以上倍數之基準時衝脈波3〇3被選擇做為資w 料位移時衝脈波306之逮率時,在相位檢測/核對電路2〇ι 中之NOR閘極509檢測出資料接收位移時衝脈波3〇6及相位 核對時衝脈波308均為「〇」,並藉(n_2)級連接卩型 f 1 ιρ-f lop 502計算此週期以延遲n輸入端選擇器5〇6輸出 「1」,其中時衝脈波縮短時間信號4 〇 2之脈衝寬度及時 脈波延長時間信號403被延長。在本實施例中,這個功能 可以實現與圖10、11中—樣的校正時序而與資料接收位 時衝脈波3 0 6之速率無關。
423239 五、發明說明〔16) ------ 再來’以下將說明本發明之第二實施例。在此實施例 中之資料傳輸裝置中,資料接收時衝脈波分頻/校頻電路 被一第二資料接收時衝脈波分頻/校頻電路204所取代。如 圖13所示’在電路2〇4中,η級連接T型flip-flop 517、 526及η輸入端選擇器519、52?被互相平行配置,而一第二 延遲電路205被合併於第二資料接收時衝脈波分頻/校頻電 路204第一延遲電路205係一雙系統延遲電路,將⑽閘極 522及AND閘極524延長1/4個傳輸速率並將其輸出送至n級 連接τ型fiip-flop 5 2 6以產生相位核對時衝脈波3〇8。 一:經由將資料接收位移時衝脈波306延長1/4倍傳輸速 率而彳于到之時衝脈波持續地送至相位核對時衝脈波3 〇 8。、 類似時衝脈波輸出,相位核對時衝脈波3〇8亦藉由將資料 接收位移時衝脈波306延長1/4倍傳輸速率而進行校正。資 =收位移時衝脈波3〇6以及來自第二資料接收時衝脈波 刀頻/校頻電路204之相位核對時衝脈波3〇8係直接輸入至 相位檢測/核對電路201,而未透過其他的電路。相位檢测 Λ Λ路201中對接收資料序列30 2之資料切換點的相位 m、λ*?收位移時衝脈波3〇6、相位核對時衝脈 波308刼作吟序均和第一實施例相同。 位核5 ί : T f例中’由於在資料接收時衝脈波306及相 衝脈波3〇8間沒有任何的電路,被送至相位檢測/ j對電路201之兩者間傳輸延遲差變得較小。社果,與第 :實比較之下’可以讓.資料切換時間更穩固地被鎖 疋,而增加相位核對的精準性。 pTMa 第19頁 五、發明說明(π) 如上述’依據本發明之實施例,嘗資料接收位程時衝 脈波之相位及接收資料之切換點被核對後,資料接收位移 時衝脈波及由資料接收位移時衝脈波所產生之相位核對時 衝脈波之邏輯狀態便可決定貢料切換時間,且這段時間和 資料接收切換點均被核對過。於是,可以對資料接收位移 時衝脈波進行與資料傳輸速率無關之校正,其中同樣可以 進行正常之資料接收、資科校正及傳輸速率之增加。
第20頁
Claims (1)
- 423239 六、申請專利範圍 1. 一種資料傳輸裝置,包括: 一外接介面電路’接收來自外界之 出,資料傳輸裝置,同時也接收來自該匕:而將其輸 發出-貝料而將其輸出至外界; Π 7 '斗傳輸裳置之 -傳輸電路’與-資料發出位移時 上述之發出資料,亦蛊一 /皮同步而輸出 存上述之接收資料; 衡脈波同步而儲 一延遲電路,將所接收之資料接 遲,並,其結果輸出為一相位核對時衝脈^衝脈波延 相位檢測/核對電路,依據該資料 ^該相位核對時衝脈波之邏輯狀態來判斷該接移收時之脈 一切換暫態時段,以核對該資料接收位 貝料之 與該接收資料之切換點,當該 切 時衝脈波之相位提前時,則該相位= 比二貧料 移時衝脈波…該接收資料之切換點比該 出-時衝脈波延長時間” = = 對電路便會發 波; 守间c唬M延長该資料接收位移時衝脈 一資料接收時衝脈波分頻/校頻電路,將一來自該 料傳輸裝置以外之基準時衝脈波進行分割,以產生該資貧 衝脈波’該資料接收時衝脈波分頻/校頻電路 在收到该時衝脈波縮短時間信號時會縮短該資料接收位 時衝脈波並將其輸出,而在收到該時衝脈波延長時間信號 第21頁 423239 六、申請專利範圍 ----- 時會延長該資料接收位移時衝脈波並將其輪 一資料發出時衝脈波分頻電路,胳 裝置以外之基準時衝脈波進行m來t該資料傳輸 時衝旅波; ^割並產生—資料發出位移 其中時衝脈波校正與資料傳輸速率無關。 2.如申睛專利範圍第1項所述之資料傳輪裝置, 該相位檢測/核對電路核對一透過該外接界面電路而從 界輸入之接收資料序列的相位、一來自該資料接收時衝脈 波分頻/杈頻電路之該資料接收位移時衝脈波的相位以及 一經由延遲電路延長該資料接收位移時衝脈波1/4個 期所得到之資料接收位移時衝脈波的相位,並且如果檢 出其間之相位誤差足以使該資料傳輸裝置產生接收錯誤,、 輸出該時衝脈波縮短時間信號或該時衝脈波延;^時間 信號。 3·如申請專利範圍第丨項所述之資料傳輸摔置,其 該資料接收時衝脈波分頻/校頻電路係利用在該時衝脈波 縮短時間信號中加入一脈衝來縮短該資料接收位移時衝 波’亦利用在該時衝脈波延長時間信號中加入一脈衝、 長該資料接收位移時衝脈波。 Λ延 4.如申請專利範圍第1項所述之資料僂@|,其 該延遲電路接收一分頻比例選擇信號而依此得知一傳輪 率’並將該資料接收位移時衝脈波信號延長1/4倍之該迷 輸迷率,亦輸出該被延長後之時衝脈波做為該相 衝脈波。 你對時第22頁 423239 六、申請專利範圍 5.如申請專利範圍第1項所述之資料傳輸裝置,其中 該資料接收時衝脈波分頻/校頻電路包括: 第一 n級連接T型flip-flop ; .一第二n級連接T型flip-flop,與該第一n級連接τ型 flip-flop 平行; 一第—n輸入端之選擇器,連接至該第一n級連接T型 flip-flop; -η輸入端之選擇器 fp-f1〇ρ ;以及 極之輸出裝置延遲電路,將一0R閘極及閘 11 ί 1 p-f 1 op以產生該相位核對信號。第23頁
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP7474998A JP3173457B2 (ja) | 1998-03-23 | 1998-03-23 | データ通信装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
TW423239B true TW423239B (en) | 2001-02-21 |
Family
ID=13556228
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW088104486A TW423239B (en) | 1998-03-23 | 1999-03-22 | Data transmission device |
Country Status (6)
Country | Link |
---|---|
US (1) | US6275550B1 (zh) |
EP (1) | EP0946017A3 (zh) |
JP (1) | JP3173457B2 (zh) |
KR (1) | KR100321888B1 (zh) |
CN (1) | CN1236239A (zh) |
TW (1) | TW423239B (zh) |
Families Citing this family (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6647027B1 (en) * | 1999-11-10 | 2003-11-11 | Lsi Logic Corporation | Method and apparatus for multi-channel data delay equalization |
JP4750297B2 (ja) * | 2000-02-28 | 2011-08-17 | キヤノン株式会社 | 通信装置、方法、それを用いた画像形成装置、画像形成装置に接続されるユニット及び画像形成システム |
JP2001308955A (ja) * | 2000-04-20 | 2001-11-02 | Sharp Corp | 伝送方法 |
KR100436145B1 (ko) * | 2001-11-28 | 2004-06-14 | 삼성전자주식회사 | 직렬통신장치의 제어방법 |
JP2005159737A (ja) * | 2003-11-26 | 2005-06-16 | Oki Electric Ind Co Ltd | 可変分周回路 |
CN1969462B (zh) | 2004-06-15 | 2012-03-28 | 富士通电子零件有限公司 | 收发器模块 |
CN101354688B (zh) * | 2007-07-27 | 2010-08-25 | 佛山市顺德区顺达电脑厂有限公司 | 数据传输速率调校装置及方法 |
JP2010092306A (ja) * | 2008-10-08 | 2010-04-22 | Nec Electronics Corp | データ処理装置 |
JP5448795B2 (ja) | 2009-12-25 | 2014-03-19 | キヤノン株式会社 | 情報処理装置又は情報処理方法 |
JP5377275B2 (ja) * | 2009-12-25 | 2013-12-25 | キヤノン株式会社 | 情報処理装置又は情報処理方法 |
US9509444B2 (en) | 2014-03-20 | 2016-11-29 | Infineon Technologies Ag | Efficient checksum communication between devices |
US9210015B2 (en) | 2014-03-20 | 2015-12-08 | Infineon Technologies Ag | Edge-based communication |
US9762419B2 (en) | 2014-08-13 | 2017-09-12 | Infineon Technologies Ag | Edge-based communication with a plurality of slave devices |
JP2018078357A (ja) * | 2016-11-07 | 2018-05-17 | ソニー株式会社 | 半導体集積回路、および、半導体集積回路の制御方法 |
KR102471531B1 (ko) * | 2017-12-21 | 2022-11-28 | 에스케이하이닉스 주식회사 | 저속 동작 환경에서 고속 테스트를 수행할 수 있는 반도체 장치 및 시스템 |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS617756A (ja) * | 1984-06-22 | 1986-01-14 | Mitsubishi Electric Corp | 通信装置 |
JPH084262B2 (ja) * | 1986-03-31 | 1996-01-17 | 日本電気株式会社 | ビツト同期回路及び方法 |
JPH0758789B2 (ja) | 1988-06-10 | 1995-06-21 | 日本電気株式会社 | 半導体装置の製造方法 |
JP3094632B2 (ja) | 1992-03-25 | 2000-10-03 | 松下電器産業株式会社 | データ受信装置 |
JP3494482B2 (ja) | 1993-09-01 | 2004-02-09 | 日立マクセル株式会社 | データ送受信システム |
JPH07311735A (ja) * | 1994-05-18 | 1995-11-28 | Hitachi Ltd | データ転送装置 |
WO1996024208A1 (fr) * | 1995-01-31 | 1996-08-08 | Advantest Corporation | Systeme de transmission de signaux entre plusieurs lsi |
JP3467888B2 (ja) | 1995-02-08 | 2003-11-17 | 三菱電機株式会社 | 受信装置及び送受信装置 |
JP2929965B2 (ja) | 1995-03-31 | 1999-08-03 | 日本電気株式会社 | 無線通信端局 |
JP3596196B2 (ja) * | 1996-11-15 | 2004-12-02 | ソニー株式会社 | データ伝送装置 |
-
1998
- 1998-03-23 JP JP7474998A patent/JP3173457B2/ja not_active Expired - Fee Related
-
1999
- 1999-03-22 TW TW088104486A patent/TW423239B/zh not_active IP Right Cessation
- 1999-03-22 KR KR1019990009637A patent/KR100321888B1/ko not_active IP Right Cessation
- 1999-03-22 EP EP99105776A patent/EP0946017A3/en not_active Withdrawn
- 1999-03-23 CN CN99105857A patent/CN1236239A/zh active Pending
- 1999-03-23 US US09/275,264 patent/US6275550B1/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
CN1236239A (zh) | 1999-11-24 |
KR100321888B1 (ko) | 2002-01-26 |
JP3173457B2 (ja) | 2001-06-04 |
EP0946017A2 (en) | 1999-09-29 |
JPH11275168A (ja) | 1999-10-08 |
EP0946017A3 (en) | 2003-05-14 |
US6275550B1 (en) | 2001-08-14 |
KR19990078113A (ko) | 1999-10-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TW423239B (en) | Data transmission device | |
CN102957422B (zh) | 一种数字延时锁定环电路 | |
US10313099B1 (en) | Multi-lane coherent transceiver with synchronized lane reset signals | |
JPS6089775A (ja) | 自動テスト装置用のテスト期間発生器 | |
US8453043B2 (en) | Built-in bit error rate test circuit | |
US6795514B2 (en) | Integrated data clock extractor | |
KR20150104341A (ko) | 반도체 장치 및 그를 포함하는 반도체 시스템 | |
CA1308448C (en) | Method of and circuit arrangement for recovering a bit clock from a received digital communication signal | |
JP2002217697A (ja) | クロック信号補正回路および半導体装置 | |
JPS6340080B2 (zh) | ||
US8593191B1 (en) | Aligning multiple chip input signals using digital phase lock loops | |
US20100327925A1 (en) | Calibrating multiplying-delay-locked-loops (mdlls) | |
US9891594B2 (en) | Heterogeneous sampling delay line-based time to digital converter | |
TWI473432B (zh) | 多相位時脈除頻器 | |
TWI635706B (zh) | 決定出取樣時脈訊號的取樣相位的方法及相關的電子裝置 | |
SE504920C2 (sv) | Förfarande och system för redundant klockdistribution till telekommunikationsutrustningar i vilka byte av vald klocksignal bland de inkommande klocksignalerna ständigt sker | |
EP1385308A1 (en) | Method and apparatus for synchronizing multiple serial datastreams in parallel | |
EP1385294A1 (en) | Method and apparatus for phase-aligning two clock signals | |
JP2506407B2 (ja) | クロック同期式デ―タ伝送方式 | |
JPH10135796A (ja) | 外部同期方法及び外部同期回路 | |
SU1008931A1 (ru) | Резервированный генератор синхроимпульсов | |
US7215163B2 (en) | Method and device for frequency division and demultiplexing | |
US6667646B2 (en) | Small-sized digital generator producing clock signals | |
SU1078623A1 (ru) | Устройство делени частоты импульсов с контролем | |
SU370736A1 (ru) | Устройство для имитации искажений телеграфных посылок |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GD4A | Issue of patent certificate for granted invention patent | ||
MM4A | Annulment or lapse of patent due to non-payment of fees |