TW210422B - - Google Patents

Download PDF

Info

Publication number
TW210422B
TW210422B TW081103853A TW81103853A TW210422B TW 210422 B TW210422 B TW 210422B TW 081103853 A TW081103853 A TW 081103853A TW 81103853 A TW81103853 A TW 81103853A TW 210422 B TW210422 B TW 210422B
Authority
TW
Taiwan
Prior art keywords
layer
item
patent application
application scope
pseudo
Prior art date
Application number
TW081103853A
Other languages
English (en)
Original Assignee
Akzo Nv
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Akzo Nv filed Critical Akzo Nv
Application granted granted Critical
Publication of TW210422B publication Critical patent/TW210422B/zh

Links

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4644Manufacturing multilayer circuits by building the multilayer layer by layer, i.e. build-up multilayer circuits
    • H05K3/4652Adding a circuit layer by laminating a metal foil or a preformed metal foil pattern
    • H05K3/4655Adding a circuit layer by laminating a metal foil or a preformed metal foil pattern by using a laminate characterized by the insulating layer
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B32LAYERED PRODUCTS
    • B32BLAYERED PRODUCTS, i.e. PRODUCTS BUILT-UP OF STRATA OF FLAT OR NON-FLAT, e.g. CELLULAR OR HONEYCOMB, FORM
    • B32B37/00Methods or apparatus for laminating, e.g. by curing or by ultrasonic bonding
    • B32B37/12Methods or apparatus for laminating, e.g. by curing or by ultrasonic bonding characterised by using adhesives
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/03Use of materials for the substrate
    • H05K1/0313Organic insulating material
    • H05K1/0353Organic insulating material consisting of two or more materials, e.g. two or more polymers, polymer + filler, + reinforcement
    • H05K1/0366Organic insulating material consisting of two or more materials, e.g. two or more polymers, polymer + filler, + reinforcement reinforced, e.g. by fibres, fabrics
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B32LAYERED PRODUCTS
    • B32BLAYERED PRODUCTS, i.e. PRODUCTS BUILT-UP OF STRATA OF FLAT OR NON-FLAT, e.g. CELLULAR OR HONEYCOMB, FORM
    • B32B2457/00Electrical equipment
    • B32B2457/08PCBs, i.e. printed circuit boards
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/01Dielectrics
    • H05K2201/0183Dielectric layers
    • H05K2201/0195Dielectric or adhesive layers comprising a plurality of layers, e.g. in a multilayer structure
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/02Fillers; Particles; Fibers; Reinforcement materials
    • H05K2201/0275Fibers and reinforcement materials
    • H05K2201/0287Unidirectional or parallel fibers
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/07Treatments involving liquids, e.g. plating, rinsing
    • H05K2203/0756Uses of liquids, e.g. rinsing, coating, dissolving
    • H05K2203/0759Forming a polymer layer by liquid coating, e.g. a non-metallic protective coating or an organic bonding layer
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/38Improvement of the adhesion between the insulating substrate and the metal
    • H05K3/386Improvement of the adhesion between the insulating substrate and the metal by the use of an organic polymeric bonding layer, e.g. adhesive
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4644Manufacturing multilayer circuits by building the multilayer layer by layer, i.e. build-up multilayer circuits
    • H05K3/4652Adding a circuit layer by laminating a metal foil or a preformed metal foil pattern
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10STECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10S428/00Stock material or miscellaneous articles
    • Y10S428/901Printed circuit
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing
    • Y10T29/49124On flat or curved insulated base, e.g., printed circuit, etc.
    • Y10T29/49126Assembling bases
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing
    • Y10T29/49124On flat or curved insulated base, e.g., printed circuit, etc.
    • Y10T29/4913Assembling to base an electrical component, e.g., capacitor, etc.
    • Y10T29/49146Assembling to base an electrical component, e.g., capacitor, etc. with encapsulating, e.g., potting, etc.
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing
    • Y10T29/49124On flat or curved insulated base, e.g., printed circuit, etc.
    • Y10T29/49155Manufacturing circuit on or in base
    • Y10T29/49158Manufacturing circuit on or in base with molding of insulated base
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T428/00Stock material or miscellaneous articles
    • Y10T428/24Structurally defined web or sheet [e.g., overall dimension, etc.]
    • Y10T428/24802Discontinuous or differential coating, impregnation or bond [e.g., artwork, printing, retouched photograph, etc.]
    • Y10T428/24917Discontinuous or differential coating, impregnation or bond [e.g., artwork, printing, retouched photograph, etc.] including metal layer
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T428/00Stock material or miscellaneous articles
    • Y10T428/249921Web or sheet containing structurally defined element or component
    • Y10T428/249924Noninterengaged fiber-containing paper-free web or sheet which is not of specified porosity
    • Y10T428/24994Fiber embedded in or on the surface of a polymeric matrix
    • Y10T428/24995Two or more layers
    • Y10T428/249951Including a free metal or alloy constituent
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T428/00Stock material or miscellaneous articles
    • Y10T428/249921Web or sheet containing structurally defined element or component
    • Y10T428/249994Composite having a component wherein a constituent is liquid or is contained within preformed walls [e.g., impregnant-filled, previously void containing component, etc.]

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)
  • Laminated Bodies (AREA)

Description

經濟部中央標準局貝工消費合作社印製 2104L2 Λ6 _U6_ 五、發明説明() 本發明係聞供到一種裂造多層印刷霣路板之方法。此 印刷電路板至少包含三導霣層,其中,通常至少有兩鏑箔 層在外表面以及至少一層偽為内部霣路。本發明之方法偽 有聞於包含以lajp方茸至少结合一硬基礎層,此基礎層你 在其兩面均具有導霣軌嫌舆至少一中間β,此層包含一赛 g靥,此β像至少在面對基礎層導霣軌跡之那面具有一黏 性層。 此一方法己經掲示在I ΒΜ技術公告第五冊第5 Β號 第355至356頁之中,並且,用以實際地減低於積層 壓合過程中常常發生之尺寸大小不一之情形。在此方法被 視為可在多層板製程中實際改進之同時,此掲示你t能提 出一與多層板有關之更重要之問題,邸,\提供一材料具有 一足夠低之熱膨脹偽數(TCE)以能夠配合使用在多層 板上電子元件(晶片)之TCEe —编織玻璃纖維(布) 係被用以作為加強材料,此傜對熟於此項技蓋者傺非常明 顯,所播得之熱膨脹偽數偽非常高。再者,先前技S之基 層與所《得之多層板必須對尺寸之穩宾度再行改進。 類似之考量亦適用在美困專利案號第3, 756, 8 9 1號之上,其掲示出一製造多層印刷《路板之方法,其 渉及到以&性層薄片來堆壓已具《路之板。此黏劑偽加以 蘩擇,以便不致流入板中貫孔交連®域。 一種對多層印刷霣路板之不同方法供為順序積層壓合 技術,傜掲示於RCA回顧錄29 (1968年)第58 (請先閲讀背面之注意事項再填寫本頁) 裝· 訂 線. 本紙張尺度边用中a B家標準(CNS)甲4規格(210x297公龙) Λ 6 136 2104^2 五、發明説明() 2頁至5 9 9頁,特別是第596頁至597頁之中β雖 然,具有電路在其兩面之基礎層俱與一塗覆黏劑之介霣層 壓合在一起,但依據該發明,塗覆黏劑層並不是在基礎層 間之中間基層,但卻是作為下一印刷霣路之基層。此掲示 並未説明出使用此型之基層,並未對提供多層板具有足夠 低之熱膨脹係數之問題,提出一解決方法。 有關於印刷中路板具有相當之熱膨脹傺數已經掲示於 美國專利案第4, 943, 334號之中。説明出一製造 過程,其包含在一四方平面軸心上園境加強絲,以形成許 多9 0°角度交叉之絲層,並施加該多數層一可固化《料 ,並硬化該《料以便形成給印刷《路板使用之基礎诗料。 為了製造該印刷霣路板,該掲示說明出一方法包含在一容 室中提供印刷電路板之组件,引入一可硬化«充料進入容 室中,並且使該《充物硬化,以形成一多層印刷《路板。 填充物之想要之加強僳藉由在印刷«路板上之纖维已出現 而獲得,此繼維將會在製程中融入於硬化之《充物中。此 方法赛態提供可接受之適當结果,因為,其内部缺乏厚度 容許度,以及其他事物。 於C.J.Cooabs為Mcgraw-Hill所發行之印刷霣路手冊 中之第3 1與32章,更特別是第33與34隼中,其説 明其他事物以及如何大略地裂造一多層印刷S路板,®所 諝之多層板,該製程包含以下之步驟: -一製造一積層,以銅箔塗覆在玻璃鐵維琢氣預浸膜之兩 ...... 本紙尺度遏用中國國家樣準(CNS)甲4規格(210X297公;¢) (請先閲讀背面之注意事項再填寫本頁) 裝. 線-
經濟部中央標準局貝工消费合作社印M 2104L2 Λ 6 136 五、發明説明() 面; -一對銅箔蝕刻想要之霣路画案; 一一結合已蝕刻積應,藉由把其與玻瓖鐵維環氣預浸膜之 中間層一起壓合。 此製造過程具有很多缺點,例如,由於使用玻璃雄維 之&材料成本以及高度熱膨脹,由於在繼雄加強積層中有 很低之最高鑛維容量。此製程之另一主要缺黏,像其中並 沒有绝對厚度容許度。以此方式所形成之多層板之厚度你 取決於所施加之進犁壓力,造型溫度以及所使用之p熱車 ,以及使用預浸膜之時間以及其他難以控制之因素。 自後者製程中,有很多之修正,邸如EP02317 37A2中所掲示的。於此f知的製程中,多層印刷霄路 板係以一連鑛製程來裂造。依據此刊物之圔2中之實施例 ,其偽由一單一印刷霣路板(PWB)所製成,此霣路板 包含p玻璃布層之基層於一熱固合成材料之一硬化填充物 之中,該基層偽在兩面上,施加以自原先加在基層之鋦箔 經除去雜質後所形成之銅軌跡層。對此初步之印刷電路板 ,在其兩面施加兩®之玻璃布、一層例如琛氣樹脂之液態 熱固性材料,以及一銅箔。在整値板被預熱並在熱量與壓 力之作用下,以一雙層皮帶作稹層熱壓。如此,在冷却後 ,其離開雙皮帶壓盤,在外層形成銅軌跡後,邸獲得一稹 層以形成一多層印刷霣路板。因此,此多層印刷霣路板傜 由三層玻璃布加強硬化環氣樹脂與四層銅軌跡所作成之積 本紙張尺度逍用中8 a家標準(CNS)甲4規格(210X297公 (請先閲讀背面之注意事項再填寫本頁) 裝. -Mb _ 2104^2 Λ 6 136
經濟部中央橾準局员工消費合作社印M 五、發明説明() 層所形成。 雖然,可依據此已知裂程製造之多層印刷電路板可» 得获常合理之结果,但是,其中還是有某些缺點。即所諝 尚未硬化熱固樹脂之液饉層傈被重重地加壓於雙皮帶壓盤 之中、结果,在雙皮帶壓盤之出口與入口間,基本上會有 K層厚度上之減少。其中可以發現,由於此在厚度上之主 要改變,因此,其很難維持完成積層與完成後多之層霄路 板在常態厚度上之最佳足夠之準確度。在印刷®路板上厚 度之偏差將對其電氣特性有不良之影響•如此,卽對此印 刷電路板之品質有著負面之作用。上述已知多層印刷電路 板之另一缺點傜以纖維來加強基層偽一種相當發*成本的 一種方法。 D E - 4 0 0 7 5 5 8 A1敘述一種有些不同 之多層印刷«路板。其在許多鄰接之單一印刷®路板(D E - 4 0 0 7 5 5 8 A1之圓1標號2)你由一由 球璃布製成之基層(圈1之樣號4)所组成,此玻逋布你 浸透著一種熱固性合成材料並在其兩邊具有镅箔軌跡(圔 1之樣號5),並具有一種中間層(圖1中禳號1 一 a與 l_b)插入於其中。該中間層(1)於其中包含—聚睡 亞胺膜(l-a)厚度為lOium·該層傜在其兩面塗覆 厚度為10wm或更少之黏性層(l_b)。聚酵亞胺膜 之熔化溫度你比在稹層壓合時之溫度高,但是,黏性層之 熔化溫度偽低於該使用在積層壓合之溫度。 (請先閲讀背面之注意事項再填寫本頁) 裝. 訂_ 線· 本紙張尺度逍用中國國家標準(CNS)甲4規格(210x297公 Λ 6 136 經濟部中央揉準局貝工消費合作社印製 五、發明説明() 上述已知多層印刷電路板之一缺點傜在,其鋦箔軌跡 (參見圖1)間有空氣留在空除之中,其傜會在待性上造 成一不良之影»。DE — 4 0 0 7 5 5 8 A1之另 一缺點包含所述组成之高材料成本單價以及霈要冗長之* 理時間。 於美國專利案第4, 606, 787號案中僳説明一 製造多層印刷霣路板之製程,其包含首先,(參見圈12 )製造出一堆具有夾層之單片型印刷霄路板,其中每一夾 層中係具有浸透未硬化琛氣樹脂液之玻瑰鑛維中間層。再 者,上述堆叠係在高溫下,以樹脂填滿在導霣軌跡(第六 行標號1 1、5 1、52)之空隙,然後在®力下懕合在 一起並硬化,此間稹層之K合導致了其厚度上之實際減小 ,使其#常困難於保持完成之積層之常態厚度之想要之足 夠準確以及錮別中間層之常態厚度。此後對印刷霣路板之 霣氣待性有不良之影IS,如此,對其品質有負面之作用。 > 本發明之目的换提供一種排除上述味黠之方法。依據 本發明之製程包含一種方法,其中黏性層换可流動的且積 層在足夠高之壓力下偽可導霉的,以使中間層之蕊層與基 礎層之導霣軌跡作接觸或作實《遽接,該黏Μ填谋了軌路 間之空除,該基礎層與中間層包含一· Hil _嫫充材料, 該加強物你為一種單向鐵维層之交叉排列之形式。一種可 流動黏劑通常偽一為一 黏劑或可成為流讎(通常傜藉 由高溫)。 -8 - (請先閲讀背面之注意事項再填寫本頁) 裝. 訂_ 線< 本紙張尺度逍用中國B家標準(CNS)甲4規格(210X297公A) 2104^^ Λ 6 136 經濟郎中央揉準局貝工消費合作社印製 五、發明説明() 如此,依據本發明,中間層之硬蕊層與硬基礎層供使 用一加強«充材料,其可排除上述之缺貼並值得注意的是 ,有一足夠低之熱膨脹偽數與有利之平整度。此材料包含 兩層或多靥之加強繼維或以絲狀结構埋入於以環氣樹脂為 基礎之固化熱固合成材料上。該加強物你以包含絲狀结溝 層之形式,由許多互相平行延伸絲狀结構组成,此絲狀结 構並燒成雄維之形式而僳實際上直綫沿伸,而係以絲狀结 構之疊置層彼此交叉。此型之加強《充材料涤暫時稱作U D加強材料。依據本發明較佳地三值上述絲狀结構層不鐃 成纖維之形式,而愾在此裂程中,在《充材料中被排列成 相對於對稱面之鏡映像關像,而偽叠置絲狀结構層之絲狀 物較佳地以90 °之角度交叉。此UD加強材料,更準確 地説偽為一 U D加強層之交叉板偽適合有效地用在多層印 刷《路板,偽為一平衡與中平面被稱。此材料之例子僳於 上述美國專利案第4, 934, 334號案中所掲示之基 板。依據本發明積層壓合之優點,可使用一可流動之黏劑 ,其基本上不會出現在基礎層之導霣軌跡舆一鄰接中間層 之硬蕊之間,UD加強材料之優點可以使用在多靥印刷《 路板之中。 '.、 此些§黏特別包含一良好之尺寸穩定度以及所使用之 基板在X舆Y方向均有相霣低之熱膨脹你數,較佳供舆所 探用之霣氣導霣材料(通常是銅)之热膨脹偽數相等。再 者,其葆可能提供具有X舆Y方向膨脹像數之基板相等於 -9- 本紙張尺度逍用中B a家標準(CNS)甲4規格(210X297公*) (請先閲讀背面之注意事項再蜞寫本頁) 裝· 訂< -線- Λ 6 136 21042.2 五、發明説明() 使用在多層印刷電路板之電子元件,更明白說傜矽晶片之 膨脹偽數相同。可以得知的是,此些元件可以加在多層印 刷電路板(板上晶R ),或可埋入良基J1中丄板.真晶J1 ) ·_·__>ιιίιι m · i>w iiini I a I I i ' ----- / ,如同本發明之中間層。鼷於後者之實施例,匾該在黏_ 1 塗覆層提供開口,以用以埋入晶片。當然,其亦可能在基 i ................................ 碑層提供空間與埋入晶片。一種製造一板内晶片架構之良 好方法包含把一或更多晶片放在奉.MM (並與基礎層上之 霣路作導電性連接),然後,以一具有適當空間之黏劑塗 覆層積層壓合於包含晶片之基礎層上,以臞住晶片並使晶 片附合在基礎層上。 一依據本發明之特別有效之裂程之資施例,其特欲為 <在中間《之使用上,此中間層係在其兩倒具有可流動黏性 層之硬蕊層>。依據本發明之情況下,該中間層可以籣單被 包夾在兩餹具有導霣軌跡之鄰接基礎層之間,在積層壓合 過程中,此K力將加K在積JB上,此將會使上述中間層之 硬蕊層與兩基礎層之導霣軌跡作實際接觭,並且, 以黏 性材料來填谋在中間層兩面上軌跡間之空除。依據本發明 ,當n_l艟中間層(n>2)之每一値偽被包夾時,毎 一情況中之多靥印刷霣路板中,具有多少層可以被軽易算 出,並且在加壓(可S擇加溫),真空下,或兩者之組合 下,由積層暖合後會有η傾鄰接基礎層。 依據本發明製程之較隹實施例僳特級在於毎一中間層 之硬蕊層厚度像為0. 025至0. 6mm,雖然毎一中 -10- 本紙張尺度逍用中國Η家標準(CNS) f 4規格(210x297公龙) (請先閲讀背面之注意事項再塡寫本頁) 裝· 缚- 經齊郎中矢瞟準局貝工消費合作杜印製 Λ 6 136 2104^2 五、發明説明() 間層之較佳厚度係與基礎層之尺寸相同,且毎一在中間層 一面或雙面之靜止可變形塑性(可流動)黏性層之厚度你 與導霣軌跡之尺寸一樣,其厚度大約為2 — 70wme較 佳地,依據本發明之製程偽待徽在於,該施加在中間層之 硬蕊層上單面或雙面之可流動鈷性層像以一未硬化或只有 部份硬化之熱固性合成材料為基礎之膠劑所製成,此例如 琛氣樹脂,其係會在導霣軌路間空除被填淇#硬化》 本發明將會以例圃來更進一步例示出1示出以 蝕刻方法來製造一單一印刷《路板之躲程。圓2至7示出 以蝕刻方法製造出一具有六層銅箔軌跡之印刷霣路板之製 程。圖8所示的偽以一加入方法所製造之已知單一印刷霣 路板。圖9至12示出以一加入方法所製出之具有六層鍔 箔軌跡之印刷電路板之製程。圓1 3至1 6例示出另一艟 \ 製造具有四或六靥銅箔軌跡印刷霣路板之製程。) 圖1示出一基板1,其外表層_供一具連鑛銅箔2牢固 地附在其上。基板1之蕊3偽由一以環氧樹脂為基礎之硬 化熱固合成材料之填充物4所组成,此材料愾以三層未结 合成缕維狀之延長絲狀結携而是直錢延伸之層所加強,兩 外層之组合厚度偽與中心層之厚度相等。該兩外絲狀層5 傜以瘦線表示,且在此層内之絲狀结構你彼此平行延伸並 且舆圃式之平面平行(Οβ方向)。内絲狀结構層6傈以 點線表示且沿伸與匯式之平面成直角(90。方向)。在 效果上,基板1之蕊3厚度僳為0. 4mm,且為浸透熱 -11- 本紙張尺度通用中B B家標準(CNS)甲4規格(210x297公釐) (請先閲讀背面之注意事項再填寫本頁) 裝- 線 Λ 6 136 2i〇4k,2 五、發明説明() 固材料之互相平行(單一方向一 UD)加強絲狀结構層所 组成,其中熱固材料係如琛氣樹脂。其次,較佳钃箔軌雄 7傜具有3 5 /zm之厚度,並且,以蝕刻方式在銅箔上形 成,邸由去除法,在執行完後,整梅樣示為8僳為完成之 基礎層。 參考圖2至圖7將會更詳細地例示出,上述基礎層8 其本身是具有兩層銅箔軌跡之單一印刷霣路板,其亦形成 製造一多層印刷電路板之起造元件。整傾以9表示之中間 if係以圆2所示之方式,加到基礎層8之兩面。每一中間 層9偽由一硬蕊層10所製成,此蕊靥偽具有如以琛氧樹 脂為基礎之硬化熱固樹脂之《充材料1 1。該«充材料1 1偽至少以兩單向加強纖绻層來加強。在加強雄维之外層 1 2中之絲狀結構係向上述0°之方向沿伸,而在加強鐵 維内層13中之絲狀结構像向上述90°之方向沿伸。中 間層9之蕊1 0如同基礎層8之蕊3你由至少兩具有實際 單向鐵維之加強β積層K合而製成,給蕊層10 — 〇. 4 mm之厚度。在每一中間層9之一面,加上厚度35um 之銅箔。對另一面,即每一間層9之面對基礎層8之鋦箔 軌跡7者,加上一厚度3 5 /zm之可流動黏性層15。該 黏性層15偽由同一品質之騵所组成,較佳地係為未硬化 琛«樹脂或部份硬化琛氣樹脂。較佳地,畫在圓2之情形 之黏性層並不黏,如此,中間層可以沒有問題地來加工。 其次,兩中間層9傜與在其間之基礎層8作堆疊,如圖3 -12- 本紙張尺度边用中國Η家標準(CNS)甲4規格(210x297公*) (請先閲讀背面之注意事項再填寫本頁) 裝- 線< 經濟部中央標準局貝工消費合作社印製 經齊郎中央瞟準局貝工消費合作社印$. Λ 6 U6 五、發明説明() 所示,並且在高溫舆外加壓力下,壓合在一起成為一傾整 醱。使臑3所示之堆叠壓合在一起的是亦會使中間層9之 硬兹層10完全或實際舆基礎層之鋦箔軌跡7作接觸•並 且,會使該軌跡間之空除完金《谋謬或黏性材料1 5。在 外加壓力持鑛下,圓3所示之堆疊會隨着ffi度硬化以環氣 樹脂為基礎之思1 5。在膠劑硬化後,邸獲得一整《之積 層16。然後,稹層16之外鑲箔14傈依據免除方式之 蝕刻處理,以形成想要之鋦箔軌跡,形成如園4所示之多 屬印刷電路板1 7。該印刷霣路板1 7已經有四層之鋇軌 跡。 製造一具有六層銅軌跡之印刷霣路板可以如圔5至圔 7所示。此一印刷電路板之部件僳如圖5所示,並且包含 中心定位印刷電路板17,舆在其兩面如先前所述之另外 之中間層9。如圔6中所指之方法中,此三種部件傜随後 結合成一堆疊18,其偽在熱量與壓力之作用下,壓合在 一起成為一整體,如同圃3中所描述之類似方法。積層1 8之外銅箔14係依免除方法经由一蝕刻過程,以形成想 要之軌跡,形成如圖7中所示之多層印刷電路板19。該 印刷m路板19有六層之銅軌跡。 使該印刷電路板19與兩中間層9作结合•一八層銅 軌跡之印刷電路板(未示出)將可如國2至4與圈5至7 中所例示之方法被裂造出來。當然,亦有可能來造出一具 7靥鋦軌跡之印刷霣路板,藉由使六層印刷霣路板17與 -13- 本紙張尺度通用中B國家標準(CNS)甲4規格(210x297公及) (請先閱讀背面之注意事項再填寫本頁) 裝- 線· Λ 6 136 經濟部中央標準局员工消费合作社印製 五、發明説明() 一中間層9作單面结合。非常明顯的,參考_2至圈4與 圖5至圖7所主要説明的是,其允許製造出具有多層假定 20層之銅軌跡。為了簡化各種加強絲狀結構層之鼸式, 其並未在画3、 4、 6與7中嬙出。不用説,加強絲狀结 構層之數並不會只限於如圓中所繪者,如果有必要的話, 可以使用更多之此層。最好能夠注意,以確定在最後印刷 路板上,加強絲狀结構層之數目偽分佈在相對於對稱平面 之鏑像位置。此意讚該同樣之積層傜结是分配在距離多層 板中心平面之平等距離,在此處相等代表着甚至相等之厚 度與相同之方向與相同之组成。 圖8所示的係一基板8,其外表面係:同於圈1之基 板,係沒有塗覆一銅箔者。在其他情況上,基板20之架 構與其具加強絲狀層之加強偽與圈1—樣。基板20與基 板1之不同更包含了在基板2 0之塑睡填充物包含一«媒 ,例如耙。結果可在基板2 0上以一己知之加入法形成錮 箔軌跡21,在其後邸形成標號22所指之基礎層。 圖9至1 1示出一整傾具四層鏑軌跡之印刷霣路板2 4,其可藉由使基礎層22與兩中間層23結合而製造出 來。画9至11所示之過程像實際舆麵2至4之遇程完全 一樣,主要不同傜在於該硬蕊層25中之中間層23偽包 含一《媒並沒有鏑箔塗覆。面對基礎層之中間層2 3之那 一面係再次被加上一可流動之黏性層26,此黏性層傈以 同一品質之膠所作成。以類似於圈3中積層1 6所述之方 "14- (請先閲讀背面之注意事項再填寫本頁) 裝· _ -線· 本紙張尺度边用中國國家標準(CNS)甲4規格(210x297公授) 2104^2 Λ 6 136
經濟部中央標準局貝工消費合作社印$L 五、發明説明() 法,圖9所示之層之结合偽在熱量與壓力之作用下,结合 成一腥,成為如H10所示之稹靥2 7。再者,銅軌跡僳 以加入方法在稹層2 7中,加到中間層之外表面,形成該 完成之多靥印刷霣路板24,其具有四層之鰕软跡。 以圈12所指示之方法來结合兩中間層2 3,該印隳 霣路板24可以作為一具六層鏑箔軌跡印刷霣路板之起迪 元件,如果有箱要的話,隨後已說明相對之處理步《,謫 參考匾1 0舆1 1。 圓1 3至1 6示出一稍微不同之依據本發明之多層印 刷《路板之製迪方法。如匾13中所指示,使用上此案中 之兩僱雙面印刷霣路板28或基礎層,其傈包含著由免除 法或加入法所提供之兩層銅箔軌跡。印刷霣路板28之蕊 30偽再次地包含已硬化琛氧樹脂埔充物,此《充物供為 園中所示三値單一方向加強絲狀结構層31舆32所加強 。在層3 1中之絲狀结構傜以Οβ之方向延伸並與在層3 2中以90°角沿伸之絲狀结構交叉成一 90°角。蕊3 0可藉由例如在高溫與高Κ下,把三鏟具有交叉堆璺之U D環氣樹脂之預浸加強结構稹層Κ合在一起,然後,硬化 琛氣樹脂。此例子中,兩外預浸靥之整值厚度僳相同或實 際上與中間預浸層之厚度相同。在兩基礎層28之間,提 供一中間靥33,此中間俱由一0. 4mm摩之硬越層3 4所組成,其中係以硬化之琛氧樹脂之请充物35組成, 此琪充物偽以三傾U D絲狀结構層3 6舆3 7分別沿伸向 -15- (請先閲讀背面之注意事項再填寫本頁) 裝- 訂_ -線· 本紙?fc尺度逍用中國a家榀準(CNS)甲4規格(210x297公發)
i〇U Λ 6 136 經濟部中央標準局貝工消費合作社印製 五、發明説明() 0°與90°之方向所組成。同時,兩外UD層之組合厚 度亦相等於内UD層之厚度。該硬蕊層34偽在兩面塗上 具有35am厚之靜止塑性變形謬或黏性層38。該黏性 層3 8亦可由先前所述之繆劑層1 5之相同材料所製成。 其次,兩基礎層28與其間之中間層33僳在熱量與E力 之作用下,结合在一起形成一積層(如圈14所指之情況 )。於此過程中,中間層33之硬蕊層34傜與基礎層2 8之反向銅軌跡2 8之兩面作接觴或作實體連接,同時, 在中間層兩面上之軌跡間之空除偽《滿了黏性材料3 8。 在軌跡間之空隙被填谋謬劑之後,上述謬劑邸硬化,随後 基本上便完成了一多層印刷電路板3 9。該印刷電路板3 9具有四β之鋦軌跡。 於圖1 5與1 6中示出,如何依據函1 3與14所說 明之原則,來可能製造出一具有六®鋦箔軌跡之印刷霣路 板40,相對之元件係被加上相同之參考號碾。如圈15 所示的,偽使用到三値基礎《28。一中間層33傈夾在 每一對基礎層2 8之間。如先前所説明之方法,三餹基礎 層28與兩艏中間層33間之结合偽示出於圓15,以熱 量與壓力之作用,结合在一起形成一稹層,在腰劑38硬 化之後,邸形成一實際完成之具有六層銅箔軌跡之多層印 刷電路板40。具有更多層鋇箔軌跡之印刷電路板亦可以 一類似之方法裂造。 中間層與基礎層之蕊可以由數傾U D預浸層堆稹而成 _ 16 · (請先閱讀背面之注意事項再填寫本頁) 本紙張尺度边用中國Η家標準(CNS)甲4規格(210x297公I) 經濟部中央標準局员工消费合作社印製 Λ 6 136 五、發明説明() ,以其加強絲狀结構彼此交叉之方式,其亦可以使用一替 代預備程序。可以注意的是,該基礎Λ舆中間層係可以以 一連鑛製程加以製造,其中該稹層可以包含想要之層數组 成,該層傜由沿伸加強絲狀结構不结合成一鑛維之形式, 放置在输送帶上,其中插入1之絲狀结構偽彼此交叉。對 如此形成之絲狀结構層之稹層施加上液態熱固樹脂以後, 該具有樹脂之稹層傈送經一雙皮帶壓盤,其中,在熱置舆 Κ力之作用下,該絲狀结構係被浸漬上樹脂且樹脂亦被固 化。當其離開雙皮箱壓盤,整値或部份硬化之積層於上述 中間層完備時,可以在稹層之一面或兩面上,施加上先前 說明之相當薄、非黏性之謬層。 依據另一可想到之製程,基礎層舆中間層之越可從幾 鴒單方向積層來製造,此積層較佳地偽彼此以90°角度 相交,並完全或實際完全硬化。並且,藉由一黏性層之助 ,來結合在一起。以交叉UD稹層用黏性層结合在一起之 稹1,可以以靜態製进,或選擇多開口壓合,或熱壓,雙 皮帶壓合及所諝之真空袋。 依據本發明製程之實施例,具有四層鋦箔軌跡之多層 印刷電路板僳以下列方法製造: 啓始材料選擇的是一待威親(Twaron)之UD預浸, 一種鐵維AKZ0,環氣樹脂,於此例中Epikote 828 Shell 及一硬化爾傜HY 917ex汽巴GeUy預浸麵之纖維含量傜饈 稹之50%,厚度傈0. lmme該預S片傺被切割成1 -17- 本紙張尺度逍用中國B家標準(CNS)甲4規格(210x297公龙) (請先閲讀背面之注意事項再填寫本頁) 裝· 線. Λ 6 Β6 2i〇以 五、發明説明() 2値6 1 0mmX6 1 Omm之方塊。邸先裂成兩基礎層 ;於毎一製造過程中,四Η此方塊僳被放置在兩銅箔之間 ,兩中心預浸層偽與頂面與底面UD預浸層相交成90° 角度聞樣。兩堆叠之材料偽以一Ε力為8巴舆溫度為1 8 0°之熱壓處理三小時後硬化。剩餘之四預浸層係被堆在 兩釋放薄膜之間,兩傾中心預浸層像相對於UD預浸之頂 面與底面層旋轉一9 0°度角之蘭偽。此叠層之材料亦被 加入於一熱壓中,然後如同上述基礎層之相同條件下硬化 。隨箸三掴具有想要霄路圃型之基層之完成,想要之形 偽經由蝕刻銅箔層,而該釋放膜係被從中間層上除去。中 間層然後被塗覆上一種以311011’3£?11«〇16 828琢氣樹脂 為基礎之膠劑,並且被加上30%之細粒石英粉。在一最 後步驟中,該三片積層係與在中間之中間層歷合在一起, 參照圖1 3。此堆之積層偽放入一熱壓處理中,該環氣膠 層會在10巴IS力與180°之溫度下,三十分鑪後固化 。此時一如圖14所畫之四層多層板係形成了。 對上述熱固填料樹脂,可以加上傳統方式之《料,例 如撤細石英粉,例如玻璃粉與硼石英玻璃粉。 雖然,較佳地偽使用一以環氣樹脂為基礎之樹脂來作為 基礎層镇充物,但理論上亦可能使用其他樹脂•如《化樹 脂•未飽和聚脂(UP)樹脂,乙烯基樹脂,酵化樹脂, BT環氣樹脂,雙顒丁烯二酵抱亞胺樹脂(BMI),聚 醛亞胺(P I),苯酚樹脂,三氮雜苯,聚氨脂,雙檸康 -18 - 本紙張尺度遏用中國國家標準(CNS)甲4規格(210X2町公*) (請先閲讀背面之注意事項再填寫本頁) 裝- 線. 齊郎中央瞟準*Ϊ员工消費合作社印¾ 經齊郎中夬瞟準场员工消費合作杜印51 Λ 6 Β6 五、發明説明() 酸脂樹脂(BC I)等。亦可使用上述樹脂之组合物,亦 有可能以某些合適之熱塑樹脂,來摻合上述樹脂,例如, PPO, PES, PSU 及 PEI0 很多聚合物可以迪合以使用至上述醪層上,特別是熱 固性樹脂,例如琛《樹脂(EP),聚氨脂(PU),乙 烯基(VE),聚醏亞胺(PI),雙順丁烯二醯抱亞胺 樹脂(BMI),雙檸康酸脂樹脂(BCI) , *化樹脂 ,三氮雜苯,醛化樹脂,及其間之摻合物等。在應麻之前 ,很多添加物可以加到謬劑上,例如觸媒,抑制劑,觸變 劑以特殊填加物。此些填加物較佳地换落自下列之材料類 群·•石英粉,玻逋粉,陶瓷粉,例如氣化鋁粉末。此些使 用之填加物係最好具有一低的熱膨脹僳數與一低霣介霣常 數。較佳的结果可經由使用一空心鬪球匾作為《加物而獲 得,此球醱可是聚合物材料或陶瓷材料或玻瓖作成。
對於上述加強絲狀结構,較佳地偽使用絲綫,雖然, 其亦可使用非連缅之雄維。依據本發明,該加強線較佳的 傜選自下列之材料類群:玻璃,例如E—玻璃,A—玻璃 ,C 一玻璃,D —玻瓖,AR—玻璃,R—玻璃,S1 — 玻璃及S2—玻璃,以及各種陶瓷材料,例如在磺化矽中 之氣化鋁。甚者,亦可適用以聚合物為基礎之纖維,更明 白的説是液晶聚合物,例如,仲次苯基對酞胺(PPDT ),聚苯並噻唑(PBO),聚苯並_»|:(卩811),及 聚苯胺(PBI),及以為以聚乙烯對酞酸鹽(PETP ' -19- 本紙張尺度逍用中B Η家標準(CNS)甲4規格(210x297公*) (請先閲讀背面之注意事項再填寫本頁) 裝‘ οΛ _ 五、發明説明() Λ 6 136 用 使。 來改 維修 鐵種 之各 礎出 基作 為以 >可 S , P 下 P 構 ί 架 _ 之 硫明 搜發 苯本 聚在 與 (請先閱讀背面之注意事項再填寫本頁) 裝- 訂* 線. r 經濟部中央標準局员工消費合作社印製 本紙張尺度边用中8 8家標準(CNS)甲4規格(210x297公

Claims (1)

  1. 經濟部中央標準局RX消费合作杜印裂 210^31 _D7 六、申請專利範面 1 · 一種用以製造多層印刷電路板之方法,包含以稹 層壓合結合至少一具有導電軌跡在其兩面之硬基礎層與至 少一中間層,該中間層包含至少在面對基礎層導電軌跡的 那一面會有一黏性層之硬蕊層,其特戳為:該黏性層係可 流動的且在一足夠高之壓力下積層像導電的,以使中間層 之蕊層與基礎層之導電軌跡作接觸或實際連接,黏劑偽填 滿於軌跡間,該基礎層與中間層包含一纖維加強填充材料 ,此加強係以一單方向(UD)取向纗維層之交叉佈置所 形成。 2. 如申請專利範圍第1項所述之方法,其中,中間 層係在硬蕊層之一面施加上可流動黏性層而在另一面偽加 以形成導電軌跡。 3. 如申請專利範圍第2項所述之方法,其中,中間 層傺被加到基礎層之兩面。 4. 如申謓專利範圍第2項所述之方法,其中,在中 間層上形成導電軌跡之後,在已形成積層之一或雙外部表 面加上一下一層中間層,此中間層係在硬蕊層之一面加上 可流動黏性層而在另一面偽加以形成導電軌跡。 5. 如申請專利範圍第4項所述之方法,其中,在最 後施加在已形成之積層上之中間層外部上形成導電軌跡之 後,額外中間層與導電軌跡係以一類似方式形成,直到最 後積層逹到具有已有導電軌跡之想要之層數。 A7 (請先閭讀背面之注意事項再續寫本頁) .丨裝 訂. -線. 本紙張尺度適用中國困家標準(CNS)甲4規格(210 X 297公釐) 經濟部中央標準局貝工消费合作社印製 A? Β7 C7 ___D7_ 六、申請專利範团 6 ·如申請專利範圍第i項所述之方法,其中,中間 層#在硬蕊層之兩面加上可流動黏性層。 7. 如申請專利範圍第6項所述之方法,其中,該中 間層像被包夾在兩鄰接之基礎層之間,且在積層壓合製程 中,加上此一壓力,該壓力使中間層之上述硬蕊層與兩基 礎層之導電軌跡作接觸或實際連接,並且,以黏性材料请 滿了中間層兩面上之軌跡間之空隙。 8. 如申請專利範圍第7項所述之方法,其中,多數 η個中間層,其中n偽為一大於1之整數,其每一痼偽被 包夾在鄰接基礎層之間,則在積層壓合後,基礎層之數目 偽為η + 1。 9. 如申請專利範圍第7項所述之方法,其中,該積 層在高壓與高溫下係導電的。 10. 如申謓專利範圍第1項所述之方法,其中,每 一中間層之硬Μ層之厚度偽為0. 025至0. 6mm, 及在中間層一面或雙面上,毎一流動性黏性層之厚度係與 導電軌跡為同數量级之尺寸。 11. 如申請專利範圍第9項所述之方法,其中,每 一中間層之厚度偽與基礎層為同數量级之尺寸。 1 2 .如申請專利範圍第1項所述之方法,其中,該 基礎層係在Z方向提供導電通道。 13.如申請專利範圍第1項所述之方法,其中,在 每一積層壓合步驟後,在Z方向之導電通道其本身係以一 (請先閲讀背面之注項再璜寫本頁) 丨裝· 訂_ _線· 本纸張尺度適用中國國家標準(CNS)甲4规,(210 X 297么、* A7 B7 C7 D7 經濟部t央標準4R工消费合作社印製 六、申請專利範团 已知方法形成。 14. 如申諝專利範圍第1項所述之方法,其中,該 用以施加至中間層之硬蕊層一面或雙面上之流動性黏性層 偽以一未硬化或部份硬化熱固合成材料,例如環氧樹脂所 製成。 15. 如申諸專利範圍第1項所述之方法,其中,該 中間層具有一厚度範圍為1至7 0 W m之流動性黏性層。 16. 如申謓專利範圍第1項所述之方法,其中,該 基層硬蕊之填充物係選自下列熱固合成材料群:E P、U P、 VE、 PU、 PI、 BMI、 BCI,三氮雜苯,B T環氣,氣化酯,丙烯樹脂,苯酚樹脂,或此些樹脂之組 合。 17. 如申請專利範圍第1項所述之方法,其中,該 基層之蕊填充換偽由一熱塑性合成材料所組成,例如P I 與熱塑阿拉胺(araaids)。 18. 如申請專利範圍第1項所述之方法,其中,該 基層之蕊層埔充物包含熱塑性以及熱固性合成材料。 19. 如申請專利範圍第1項所述之方法,其中,該 加強纖維偽選自下列材料類群:A_玻璃,AR—玻璃, C一玻璃,D_玻璃,E—玻璃,R—玻璃,S1—玻璃 ,S2 -玻璃,石英,二氣化矽,PPDT, PBT, P B I , PBO, PEN, PETP,氧化鋁,硪化硅。 20. 如申請專利範圍第1項所述之方法,其中,該 (請先閱15^:面之注意事項再場寫本頁) i裝. 訂 丨線_ 本紙張尺度適用中B理家樣準(CNS>甲4规格(210 X 297公釐) A7 B7 C7 D7 六、申請專利範固 黏性層係由例如EP, UP, VE, PI, BM Be I,三氮雜苯,BT環氧,氰化酯,丙烯,苯酚樹脂,或 此些樹脂之組合物之熱固合成材料所組成。 21. 如申誚專利範圍先前所述任何一項之方法,可 作為之多層印刷電路板,其中,基層在X與Y方向之抑制 熱膨脹傷數像大約相等於所使用導電材料在X與Y方向之 抑制熱膨脹係數。 22. 如申謓專利範圍第1至19項之任一項所述之 方法,可作成之多層印刷電路板,其中,至少一中間層包 含至少例如矽晶Μ之已載入電子元件。 (精先閲讀背面之注$項再填寫本頁) —装· 訂· 線· 經濟部中央標準局R工消费合作社印製 衣紙張尺度適用中國國家標準(CNS)甲4规格(210 X 297公釐)
TW081103853A 1991-06-04 1992-05-18 TW210422B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
NL9100958 1991-06-04

Publications (1)

Publication Number Publication Date
TW210422B true TW210422B (zh) 1993-08-01

Family

ID=19859321

Family Applications (1)

Application Number Title Priority Date Filing Date
TW081103853A TW210422B (zh) 1991-06-04 1992-05-18

Country Status (12)

Country Link
US (2) US5592737A (zh)
EP (1) EP0587634B1 (zh)
JP (1) JP2612529B2 (zh)
AT (1) ATE139661T1 (zh)
AU (1) AU660463B2 (zh)
BR (1) BR9206094A (zh)
CA (1) CA2110679A1 (zh)
DE (1) DE69211693T2 (zh)
ES (1) ES2089534T3 (zh)
RU (1) RU2126612C1 (zh)
TW (1) TW210422B (zh)
WO (1) WO1992022192A1 (zh)

Families Citing this family (40)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW244340B (zh) * 1992-07-21 1995-04-01 Akzo Nv
TW259925B (zh) * 1994-01-26 1995-10-11 Akzo Nobel Nv
JPH09510407A (ja) * 1994-01-26 1997-10-21 アンプ−アクゾ リンラム ブイオーエフ 複合ラミネートを作る方法およびそうして作られたpwb基板
US6016598A (en) * 1995-02-13 2000-01-25 Akzo Nobel N.V. Method of manufacturing a multilayer printed wire board
US5806177A (en) * 1995-10-31 1998-09-15 Sumitomo Bakelite Company Limited Process for producing multilayer printed circuit board
US5847324A (en) * 1996-04-01 1998-12-08 International Business Machines Corporation High performance electrical cable
US5892661A (en) * 1996-10-31 1999-04-06 Motorola, Inc. Smartcard and method of making
WO1998056220A1 (fr) * 1997-06-06 1998-12-10 Ibiden Co., Ltd. Plaquette de circuit simple face et procede de fabrication de ladite plaquette
ES2138909B1 (es) * 1997-09-10 2000-09-01 Aismalibar Sa Material laminar compuesto para placas de circuito impreso.
US6090474A (en) * 1998-09-01 2000-07-18 International Business Machines Corporation Flowable compositions and use in filling vias and plated through-holes
US6340796B1 (en) 1999-06-02 2002-01-22 Northrop Grumman Corporation Printed wiring board structure with integral metal matrix composite core
US6207904B1 (en) 1999-06-02 2001-03-27 Northrop Grumman Corporation Printed wiring board structure having continuous graphite fibers
US6210522B1 (en) 1999-06-15 2001-04-03 Lexmark International, Inc. Adhesive bonding laminates
US6361146B1 (en) 1999-06-15 2002-03-26 Lexmark International, Inc. Adhesive bonding laminates
US6762249B1 (en) 1999-08-25 2004-07-13 Hitachi Chemical Company, Ltd. Wiring-connecting material and process for producing circuit board with the same
US6489012B1 (en) * 1999-10-20 2002-12-03 Samsung Electro-Mechanics Co., Ltd Printed circuit board for RAMBUS
US6485892B1 (en) 1999-12-17 2002-11-26 International Business Machines Corporation Method for masking a hole in a substrate during plating
US6729023B2 (en) * 2000-05-26 2004-05-04 Visteon Global Technologies, Inc. Method for making a multi-layer circuit board assembly having air bridges supported by polymeric material
EP1194020A3 (en) * 2000-09-27 2004-03-31 Matsushita Electric Industrial Co., Ltd. Resin board, manufacturing process for resin board, connection medium body, circuit board and manufacturing process for circuit board
JP3760771B2 (ja) * 2001-01-16 2006-03-29 松下電器産業株式会社 回路形成基板および回路形成基板の製造方法
JP4125644B2 (ja) * 2002-07-05 2008-07-30 松下電器産業株式会社 多層回路基板の形成方法および多層回路基板
US6819373B2 (en) * 2002-10-03 2004-11-16 International Business Machines Corporation Lamination of liquid crystal polymer dielectric films
US6762073B1 (en) 2003-02-24 2004-07-13 Donald P. Cullen Method of fabricating electronic interconnect devices using direct imaging of dielectric composite material
CN100475012C (zh) * 2003-07-08 2009-04-01 通道系统集团公司 中间板的制造方法
US20060003624A1 (en) * 2004-06-14 2006-01-05 Dow Richard M Interposer structure and method
KR100688769B1 (ko) * 2004-12-30 2007-03-02 삼성전기주식회사 도금에 의한 칩 내장형 인쇄회로기판 및 그 제조 방법
KR100688768B1 (ko) * 2004-12-30 2007-03-02 삼성전기주식회사 칩 내장형 인쇄회로기판 및 그 제조 방법
WO2006080073A1 (ja) * 2005-01-27 2006-08-03 Matsushita Electric Industrial Co., Ltd. 多層回路基板の製造方法、多層回路基板
JP4689375B2 (ja) * 2005-07-07 2011-05-25 富士通株式会社 積層基板および該積層基板を有する電子機器
KR101108777B1 (ko) 2006-07-21 2012-02-15 히다치 가세고교 가부시끼가이샤 회로 접속 재료, 회로 부재의 접속 구조 및 회로 부재의 접속 방법
JP5040921B2 (ja) * 2006-11-10 2012-10-03 日本電気株式会社 多層配線基板
EP2135494A1 (de) * 2007-03-19 2009-12-23 Buhmann, Robert Elektrische leiterbahnen enthaltende paneel-vorrichtungen sowie verfahren zu deren herstellung
CN101542706B (zh) * 2007-04-27 2011-07-13 松下电器产业株式会社 电子部件安装体及带焊料凸台的电子部件的制造方法
US7886414B2 (en) * 2007-07-23 2011-02-15 Samsung Electro-Mechanics Co., Ltd. Method of manufacturing capacitor-embedded PCB
GB2461017B (en) * 2008-03-28 2010-04-28 Beru F1 Systems Ltd A connector and electrical tracks assembly
US8123888B2 (en) * 2009-04-28 2012-02-28 Schlumberger Technology Corporation Fiber reinforced polymer oilfield tubulars and method of constructing same
US8693203B2 (en) 2011-01-14 2014-04-08 Harris Corporation Method of making an electronic device having a liquid crystal polymer solder mask laminated to an interconnect layer stack and related devices
JP6041731B2 (ja) * 2013-03-27 2016-12-14 新光電気工業株式会社 インターポーザ、及び電子部品パッケージ
RU2549338C2 (ru) * 2013-05-23 2015-04-27 Юрий Вячеславович Ивлиев Светильник светодиодный уличный
KR102086098B1 (ko) * 2013-07-03 2020-03-09 삼성디스플레이 주식회사 표시 장치

Family Cites Families (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3473992A (en) * 1966-03-09 1969-10-21 Westinghouse Electric Corp Manufacture of flexible foil clad laminates
US3756891A (en) * 1967-12-26 1973-09-04 Multilayer circuit board techniques
US3969177A (en) * 1974-06-24 1976-07-13 International Business Machines Corporation Laminating method
US4201616A (en) * 1978-06-23 1980-05-06 International Business Machines Corporation Dimensionally stable laminated printed circuit cores or boards and method of fabricating same
JPS55133597A (en) * 1979-04-06 1980-10-17 Hitachi Ltd Multilayer circuit board
DE3240754A1 (de) * 1981-11-06 1983-05-19 Sumitomo Bakelite Co. Ltd., Tokyo Gedruckte schaltung mit mehreren schichten und verfahren zu deren herstellung
US4606787A (en) * 1982-03-04 1986-08-19 Etd Technology, Inc. Method and apparatus for manufacturing multi layer printed circuit boards
US4404059A (en) * 1982-05-26 1983-09-13 Livshits Vladimir I Process for manufacturing panels to be used in microelectronic systems
US4501787A (en) * 1983-04-29 1985-02-26 Westinghouse Electric Corp. Flame retardant B-staged epoxy resin prepregs and laminates made therefrom
US4659425A (en) * 1986-02-03 1987-04-21 Ibm Corporation Continuous process for the manufacture of printed circuit boards
US4943334A (en) * 1986-09-15 1990-07-24 Compositech Ltd. Method for making reinforced plastic laminates for use in the production of circuit boards
US4875282A (en) * 1987-09-18 1989-10-24 Trw Inc. Method of making multilayer printed circuit board
US4814945A (en) * 1987-09-18 1989-03-21 Trw Inc. Multilayer printed circuit board for ceramic chip carriers
EP0321977B1 (en) * 1987-12-23 1992-08-19 Mitsubishi Gas Chemical Company, Inc. Laminating material for printed circuit board of low dielectric constant
US4847136A (en) * 1988-03-21 1989-07-11 Hughes Aircraft Company Thermal expansion mismatch forgivable printed wiring board for ceramic leadless chip carrier
JPH01283996A (ja) * 1988-05-11 1989-11-15 Mitsubishi Electric Corp 多層プリント配線板
US5153987A (en) * 1988-07-15 1992-10-13 Hitachi Chemical Company, Ltd. Process for producing printed wiring boards
US5045381A (en) * 1988-09-30 1991-09-03 Hitachi, Ltd. Thermosetting resin composition, printed circuit board using the resin composition and process for producing printed circuit board
US5031308A (en) * 1988-12-29 1991-07-16 Japan Radio Co., Ltd. Method of manufacturing multilayered printed-wiring-board
JPH02237197A (ja) * 1989-03-10 1990-09-19 Hitachi Ltd 多層回路基板及びその製造方法並びにその用途
US5282312A (en) * 1991-12-31 1994-02-01 Tessera, Inc. Multi-layer circuit construction methods with customization features
US5261153A (en) * 1992-04-06 1993-11-16 Zycon Corporation In situ method for forming a capacitive PCB
US5350621A (en) * 1992-11-30 1994-09-27 Allied-Signal Inc. System of electronic laminates with improved registration properties

Also Published As

Publication number Publication date
EP0587634A1 (en) 1994-03-23
DE69211693D1 (de) 1996-07-25
WO1992022192A1 (en) 1992-12-10
JP2612529B2 (ja) 1997-05-21
US5592737A (en) 1997-01-14
ATE139661T1 (de) 1996-07-15
EP0587634B1 (en) 1996-06-19
ES2089534T3 (es) 1996-10-01
BR9206094A (pt) 1994-08-02
JPH06507757A (ja) 1994-09-01
AU660463B2 (en) 1995-06-29
CA2110679A1 (en) 1992-12-10
RU2126612C1 (ru) 1999-02-20
AU1776392A (en) 1993-01-08
US5633072A (en) 1997-05-27
DE69211693T2 (de) 1997-01-23

Similar Documents

Publication Publication Date Title
TW210422B (zh)
US6016598A (en) Method of manufacturing a multilayer printed wire board
JP2650072B2 (ja) 多層プリント配線板の製造方法
TW200425367A (en) Flexible circuit board, method for making the same, flexible multi-layer wiring circuit board, and method for making the same
JPS60134496A (ja) 多層印刷配線板の製造方法
JPS6156495A (ja) 多層印刷配線板の製造方法
TWI233328B (en) Method for producing printed wiring board
JP2001189556A (ja) 高速処理用印刷回路基板
JPS59231895A (ja) 多層印刷配線板の製造法
JPS62281400A (ja) プリント基板の多層化接着方法
JPS59231894A (ja) 多層印刷配線板の製造法
JPS58210689A (ja) 金属箔張積層板の製法
JP2016207850A (ja) プリント配線板の製造方法
JPH04326796A (ja) 薄膜多層基板の転写パターン積層方法
JPH02219639A (ja) 積層板
JPS61120737A (ja) 銅張積層板の製造方法
JPH02197192A (ja) 多面取り多層型プリント配線基板の製造法
JP2003198145A (ja) 多層印刷配線板の製造方法
JPS6065599A (ja) 多層印刷配線板の製造方法
JPS62284734A (ja) 金属箔張積層板の製造方法
JPH01147896A (ja) 多層印刷回路板の製法
JPS59207696A (ja) 多層プリント配線板の製造方法
JPS6065598A (ja) 多層印刷配線板の製造方法
JPH02177393A (ja) 多層印刷配線板の製造方法
JPH05212991A (ja) プリペイドカ−ド用基材