TW205112B - - Google Patents

Download PDF

Info

Publication number
TW205112B
TW205112B TW081107561A TW81107561A TW205112B TW 205112 B TW205112 B TW 205112B TW 081107561 A TW081107561 A TW 081107561A TW 81107561 A TW81107561 A TW 81107561A TW 205112 B TW205112 B TW 205112B
Authority
TW
Taiwan
Prior art keywords
film
field
area
insulating film
semiconductor substrate
Prior art date
Application number
TW081107561A
Other languages
English (en)
Original Assignee
Hitachi Seisakusyo Kk
Hitachi Cho Lsi Eng Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Seisakusyo Kk, Hitachi Cho Lsi Eng Co Ltd filed Critical Hitachi Seisakusyo Kk
Application granted granted Critical
Publication of TW205112B publication Critical patent/TW205112B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/762Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
    • H01L21/76224Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using trench refilling with dielectric materials
    • H01L21/76237Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using trench refilling with dielectric materials introducing impurities in trench side or bottom walls, e.g. for forming channel stoppers or alter isolation behavior
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/30DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10STECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10S257/00Active solid-state devices, e.g. transistors, solid-state diodes
    • Y10S257/903FET configuration adapted for use as static memory cell

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Element Separation (AREA)
  • Local Oxidation Of Silicon (AREA)

Description

A6 B6 經濟部中央標準局貝工消费合作社印製 五、發明説明(1 ) 〔産業上之利用領域〕 本發明,傜有關具有微细的半導體元件之半導體積體 電路裝置及其製造方法,待別是關於能夠有效抑制MOS 電晶體的扭折電流之半導體積體電路裝置及其製造方法。 〔背景技術〕 在先前的半導髏積體電路裝置,被設在具有複數之記 億元件的記億元件領域,及被設在其外圍之,具有複數元 件的外圍元件領域之元件分離用的氧化膜(元件分離用絶 緣膜),都被使用相同之選擇氣化技術形成。因此,為了 實現極撤細的記億元件領域,由選擇氣化所産生之氣化膜 向横方向的延伸(鳥喙bird’s beak ),如何使之變小成 為很大的問題。 然而,使鳥喙變小,更且為了使元件微細化而提高半 導體基片的雜質濃度结果,在元件領域和元件分離領域之 境界,寄生性地披形成的通道所流之漏電流成為原因,在 Μ〇S電晶體的副閏值特性,扭折變為明顥化。這是外觀 上像臨限電壓低的MOS電晶體被連接成並聯之特性。該 稱為扭折的現象在頻道寬度大之元件也被觀察到,而在頻 道寬度窄的元件,將以臨限電壓之降低的形式出現。 為了抑制該杻折之發生,例如在特開平2 — 237 1 58所述,被提案將有扭折電流(由上述扭折現 象而流的電流)之元件端部的雜質濃度局部性地提高,以 抑制扭折電流之發生的方法。 · 請 先· 閲 讀 背 意 事 項 再 填 寫 裝 訂 本·紙張又度適用中國國家橒準(CNS)甲4规格(210 X 297公蹵) -3 ~ 81.9.25,000 絰濟部中央標準局KK工消費合作社印製 Α6 Β6 五、發明説明(2 ) 把此方法用第1 0圖予以說明。在此傜被使用溝型元 件分離,被形成在元件分離領域的溝内,被埋入有場氣化 膜2。同時,在元件領域上隔著薄的氧化膜3被形成有厚 的多結晶矽膜1 9,而成為打入硼離子之罩。硼離子,將 對半導體基片1垂直地披離子植入所定深度,由此時的横 方向散射,在元件之端部將被形成,比半導體基片1高濃 度的P型層1 5。同時,在場氧化膜2之下,被形成有p 型的元件分離用衝穿停止器層2 0。 做為其他的扭折之對策,例如在特開平2 — 3030 49所述,已被提案使被設在柵電極交叉的元件領域端部 之元件分離溝的側面傾斜之方法。將此方法用第1 1圖予 以說明。此時,偽使用乾式蝕刻,在半導體基Η的表面形 成元件分離溝時,由使激勵用能束向一定方向振動,使其 方向的元件分離溝之側面23對半導體基片的表面21成 為垂直,在其他之元件分離溝側面2 2使之具有傾斜。由 於在此具有傾斜的面使閘電極1 8交叉,而抑制扭折之發 生。在此,記號24僳表示元件分離溝的底面。在元件分 離溝内,被埋入有绝線膜。 一方面,在雖未發生扭折,但是具有鳥喙的短元件分 離绝緣膜之通路寛度窄的元件,雖然未發生扭折,但是元 件全域將成為扭折電流發生領域,而有被稱為逆窄通道效 應的如第1 3圖(a)所示之臨限值電壓降低的問題。 上述先前之技術中,前者僳如第10圖所示,由於局 部性地元件端部的P型層15之雜質濃度會變高,所以扭 (請先閲讀背面之注意事項再填寫私X) -裝. 訂. 本紙張尺度適用中國國家標準(CNS)甲4规格(210 X 297公釐)~ 4 ~ 81.9.25,000 A6 A6 經濟部中央標準局8工消費合作社印製 B6 五、發明説明(3 ) 折電流雖會被抑制,但是源極和漏極間擴散層和半導體基 片1之間的接合特性會劣化,招致接合耐壓之降低或擴散 層漏電流的增加,由此,會産生記億裝置的記億保持待性 之劣化和消耗電流的增加之問題。 為了將半導體積體電路高積成化,必須提高半導體基 片1的雜質濃度,但是隨此也必須提高元件端部之P型層 1 5的雜質濃度。因此,上述接合特性將會更劣化。 再者,上述先前技術之後者,傜將元件分離溝的側面 之傾斜,以將激勵用能束向一定方向振盪而予以控制。因 此,溝的側壁之一定方向的側面2 3將一定會對基片表面 21成垂直,無法進行完全的扭折之對策。因為,多數的 情況,半導體積體電路裝置係由複數之元件所成,各閛極 18的方向並不一定;故對垂直之側面23閘極18將會 交叉,在一部份的元件將會發生扭折。如果使閘極成為一 定方向,雖能解決此問題,但從配置上的限制將會增加晶 方尺寸,而難以實現。 同時,會産生上述逆窄通道效應的通道寬度窄之元件 ,主要傜被設在記億元件領域,所以將會隨著臨限電壓的 降低,MOS電晶體之斷路電流(未施加閘電壓時的電流 )將會增加,而會産生記億保持持性之劣化和消耗電流的 增加之問題。 〔發明之揚示〕 本發明之第1目的·,僳在提供能解決先前技術所具有 (請先閲讀背面之注意事項再填寫本f / 丨裝· 訂· 衣紙張尺度適用中國國家標準(CNS)甲4規格(210 X 297公釐)-5 ~ 81,9.25,000 A6 B6 五、發明説明(4 ) 的上述問題,不會使擴散層之接合持性劣化,而能抑制 MO S電晶體的扭折電流之半導體積體電路裝置及其製造 方法者。 本發明之第2目的,傜在提供能防止臨限電壓的降低 之,具有通道寬度窄的半導體元件之半導體積體電路裝置 及其製造方法者。 為了達成上述第1目的,本發明,主要俗在具有披設 置複數的記億元件之記億元件領域,和被設置複數的外圍 元件之外圍元件領域的半導髏積體電路裝置,使被設在上 述外圍元件領域,各元件間之分離用絶緣膜端部下面的對 基片表面所成角度,成為比在上述記億元件領域被形成之 各元件間的分離用绝綠膜端部下面之對基片表面所成的角 度為小。 同時,在本發明,主要傜,在具有上述記億元件領域 和上述外圍元件領域之半導體積體電路裝置,使被設在上 述外圍元件領域的各元件間之分離用绝緣膜端部下面的對 基片表面所成之角度成為6 0度以下。 為了達成上述第2目的,在本發明,主要傜,在具有 上述記億元件領域和上述外圍元件領域之半導體積體電路 裝置,使在上述記億元件領域的半導體基片表面雜質濃度 ,成為比外圍元件領域者高。 同時,本發明中,主要傜,在具有上述記億元件領域 和上述外圍元件領域之半導體積體電路裝置,被設在上述 記億元件領域的閘極絶緣膜之膜厚,係比外圍元件領域者 (請先閲讀背面之注意事項再填寫本f -裝. 訂· 經濟部中央標準局貝工消费合作社印製 表纸張尺度適用中國國家櫺準(CNS)甲4规格(210 X 297公楚)-6 ~ 81.9.25,000 經濟部t央標準局貝工消費合作社.印製 A6 _B6 五、發明説明(5 ) 為厚。此時,也使分別被設在記億元件領域内及外圍元件 領域内的各元件間之分離用绝緣膜,如上述地形成為理想 〇 為了達成上述第1目的,在本發明的半導體積體電路 裝置之製造方法,僳使用具有所希望形狀的耐氣化性绝緣 膜做為罩,將半導髏基片之露出部份選擇性地氧化,使之 在形成元件間的分離用絶緣膜時,在上述外圍元件領域被 形成之分離用绝線膜的端部和基片之主表面實質上並行方 向的延伸,將成為比上述記億元件領域者長地予以氧化。 同時,本發明的半導髏積體電路裝置及其製造方法, 係將所希望形狀的耐氣化性絶緣膜做為罩,在把半導體基 Η之露出部選擇性地氧化而形成元件間的分離用绝緣膜時 ,使被形成在上述外圍元件領域之分離用絶緣膜的端部下 面之對基片表面所成的角度,會成為比在上述記億元件領 域者為小地予以氣化。 將此等半導體積體電路裝置的製造方法更詳細地說明 時,例如,可以在耐氧化性绝緣膜之下面形成氣化膜而進 行熱氧化時,使在外圍元件領域被形成的該氣化膜之膜厚 ,成為比記億元件領域者厚,而進行上述熱氧化。同時, 也可以只在上述外圍元件領域在耐氧化性絶緣膜下面形成 氣化膜,而在記憶元件領域則在耐氣化性绝緣膜下面不形 成氣化膜,而予以進行氧化。更且,同時也可以使外圍元 件領域的耐氣化性绝緣膜之膜厚,成為比記億元件領域者 薄而進行氧化。 . (請先閲讀背面之注意事項再填寫ίί 裝_ 訂· ^. 本纸張尺度適用中國國家標準(CNTS)甲4規格(210 X 297公犛) -η - 81.9.25,000 03112 A6 B6 五、發明説明(6 ) 同時,在上述外圍元件領域,和上述記億元件領域, 分別用不同的方法,且依所希望之順序形成元件間的分離 用绝緣膜,也能達成上述之第1目的。做為此方法,也可 以,例如,外圍元件領域的分離用绝緣膜之形成,把具有 所希望形狀的耐氧化性绝緣膜做為罩,將半導髏基片之露 出部選擇性地熱氣化而進行,記億元件領域的分離用绝緣 膜,則在半導體之所希望位置設溝,把該溝内以絶緣物填 埋而予以形成。外圍元件領域的分離用绝緣膜,僳使該分 離用絶緣膜端部下面對基Η表面所成之角度,會成為60 度以下地予以氧化被形成為理想。 在此等之任何倩況,選擇性氧化之前事先在其部份的 半導體基片表面,設置深度為0. 2/zm以下之溝,再予 以選擇氧化時元件分離將變為良好。該溝的深度,在 ◦ . 〇5jum到0. 2wm之範圍内時,將能得到極良好 的結果。 再者,為了達成上述第2目的,本發明之半導體積體 電路裝置之製造方法,傺進行在上述外圍元件領域及上述 記億元件領域的兩領域,導入雜質之工程,和只在記億元 件領域導入雜質的工程予以依所希望之順序進行,或者, 把在上述外圍元件領域導入所希望的量之雜質的工程,和 在上述記億元件領域導入比該所希望之量更多的雜質之工 程依所希望的順序進行,使記億元件領域之半導體基片表 面雜質濃度,比外圍元件領域的半導髏基片表面雜質濃度 為高。 (請先閲讀背面之注意事項再填寫本】 •裝. 訂· 經濟部中央標準局8工消費合作社印製 本紙張尺度適用中國國家標準(CNS)甲4規格(210 X 297公釐) -8 - 81.9.25,000 A6 B6 五、發明説明< 7 ) 請先閲讀背面之注意事項再填寫本ί、 為了達成上述第2目的,本發明之半導體積體電路裝 置之製造方法,係由在上述外圍元件領域及記億元件領域 形成第1閘極绝緣膜的工程,和去除外圍元件領域之第1 閘極绝緣膜的工程,在外圍元件領域及記億元件領域形成 第2閛極絶緣膜之工程,使被形成在記億元件領域的閘極 绝緣膜之膜厚,比被形成在外圍元件領域的閛極絶绨膜之 膜厚為厚。 如第12圖(a)、 (b)所示,M〇S電晶體的由 閘電極18被感應之電位的等電位線16,在場氧化膜2 中係分佈到深處,而在半導體基片1之中將分佈在表面。 在元件端部,此兩者中的分佈將會互相影銎,電位之等電 位線1 6將成為歪曲的分佈。特別是在如第1 2圖(a) 所示之鳥喙短而傾斜大的情況,在元件端部之電位分佈 1 6的曲率半徑小,電位將會局部性地上升,而成為扭折 電流之發生原因。 蛵濟部中央標準局S工消費合作社印製 對此,如本發明在延伸鳥喙的第12圖(b)之構造 ,元件端部的電位分佈16很缓和,局部性電位之上升將 消失,扭折電流將被抑制。在此,所諝延伸鳥喙,意指使 鳥喙的形狀(傾斜)變為缓和。 同時,在本發明中,如上述地,在記億元件領域之鳥 喙,僳比在外圍元件領域的鳥喙之傾斜缓和。由廣大的元 件分離領域被包圍四週,而元件孤立地存在時,將如圔 13 (a)所示,其元件之臨限電壓,傜通道寬度愈窄時 ,愈會由於扭折而降低。然而,如圖13 (b)所示,四 未纸張尺度適用中國國家標準(CNS)甲4規格(210 X 297公釐) -9 一 81.9.25,000 05112 A6 B6 經濟部中央標準局WS工消費合作社印3衣 五、發明説明(8 ) 週的元件分離長度變短時,由扭折所産生之臨限電壓的降 低將會減少。 因此,將以最小間隔被配置元件領域和元件分離領域 之記億元件領域,雖然同時具有此等兩者的特性,但是由 於元件分離長度之影響較大,所以即使元件分離絶緣膜的 側面對基片表面垂直,只要使元件分離長度變短將被抑制 扭折,臨限電壓之降低小。因此,扭折對策傜主要對外圍 元件領域進行較有效,在記億元件領域,只要提高基片表 面濃度,或加厚閘極絶緣膜厚度,有時也能防止臨限電壓 之降低。 〔實施例〕 以下,根據圖面,將本發明的實施例詳細地說明。第 1圖(a),傜在根據本發明之半導體積體電路裝置,形 成閘電極18,18/及源•漏擴散層27時的剖面構造 ,第1圔中右邊顯示外圍元件領域,比在右邊顯示之記億 元件領域,在半導體基Η 1的主面上被形成之場氣化膜2 的端部,即鳥喙部份之形狀(傾斜)缓和。 將此形狀的效果用第1圖(b)予以説明。第1圖( b ),顯示場氧化膜2的鳥嗪下面和基片1表面之間的角 度,和Μ Ο S電晶體之臨限電壓的變化之關傜。鳥喙的角 度超過60度時就發生杻折,使臨限電壓降低。因此,延 長鳥喙(使傾斜變缓和),使該角度成為6 0度以下時, 將能防止扭折,使臨限電壓保持為高。對於實現此構造之 (請先閲讀背面之注意事項再填寫 丨裝_ 訂. 線. 本纸張尺度適用中國國家標準(CNS)甲4規格(210 X 297公楚)-1〇 81.9.25,000 A6 B6 五、發明説明(9) 方法,在以下予以說明。 <實施例1 > 首先,對於選擇氧化時的做為面罩被使用之耐氣化下 披形成的氣化膜,予以改變膜厚之情況加以說明。 第2圖(a)〜(d),為顯示本發明的第1實施例 之製造工程的剖面圖。首先,如在第2圖(a)所示,在 雜質濃度1 Oi7/cm3程度之半導體基片1的主表面上 ,以熱氧化法形成厚度1 Onm程度之氧化膜3。接著形 成覆蓋外圍元件領域的照相抗蝕劑圖案4,將此做為面罩 把被形成在記億元件領域之氣化膜3去除。 把上述照相抗蝕劑圖案4去除後,如第2圖(b)所 示,再度進行熱氣化,在記億元件領域形成厚度l〇nm 程度的氧化膜。由此,在半導體基片1之主表面上被形成 的氣化膜3之膜厚,在記億元件領域成為10nm,而在 外圍元件領域則為約1 4 n m。 使用化學氣相成長法,做為耐氧化性絶緣膜形成厚度 約150nm的氮化矽膜5,將之以眾所周知的照相製版 術和乾蝕刻法予以形成圖案,除去元件分離領域之上述氮 化矽膜5。由此,在形成選擇氣化膜時將成為面罩的氮化 矽膜5之下面披形成的氧化膜3,將成為被形成在外圍元 件領域部份之膜厚,比在記億元件領域被形成的部份之膜 厚為大。 接著,如第2圖(c)所示,以氮化矽膜做為面罩進 (請先閲讀背面之注意事項再填寫本 裝. 訂· 經濟部中央標準局DK工消費合作社印製 衣紙張尺度適用中國國家標準(CNTS)甲4规格(210 X 297公楚)-1 1 81.9.25,000 經濟部中央標準局3工消費合作社印製 A6 B6 五、發明説明(10) 行選擇氣化,在元件分離領域形成厚度400nm程度的 場氯化膜2時,將能夠使在外圍元件領域之場氧化膜2之 鳥喙的長度,比在記億元件領域之鳥喙的長度大。這是, 因為在外圍元件領域之氮化矽膜5的下面被形成之氣化膜 3的膜厚大,氣化劑(氣)之通路寬,所以氣化劑容易擴 散到底的原因。依照先前之Μ I S型電場效應電晶體的製 造方法,把氮化矽膜5以熱磷酸選擇性地去除後,如第2 圖(d)所示,在半導體基片1之主表面上形成閘極绝緣 膜17,接著形成閘電極18, 18 —及源•漏極的擴散 層2 7。以後將形成層間膜及配線電極等,但是,和本發 明没有直接關傜,所以省略其說明。 在半導體基片1的主表面上被形成之氧化膜3,也可 以為以化學氣相成長法被形成的氣化膜。根據本實施例時 ,在記億元件領域邊之場氧化膜2的向橫方向之延伸,偽 單邊約0.lwm,其端部下面對基片1的主表面所成之 角度(以下,簡稱為下面之角度)為約70度,在外圍元 件領域的上述橫方向之延伸,為單邊約0. 3/zm,下面 之角度為大約5 0度。 <實施例2 > 第3圖(a)〜(c),為顯示本發明的第2實施例 之製造工程的剖面圖。本實施例,傜和顯示第1實施例之 第2圖大致相同。但是,本實施例和第1實施例的差異, 偽在不進行第2圔(b)所示之,在記億元件領域的氮化 (請先閲讀背面之注意事項再填寫>-κ). 丨裝· 訂. 本紙張尺度適用中囿國家檫準(CNS)甲4規格(210 X 297公楚)-12 81.9.25,000 烴濟部中央標準局員工消費合作社印製 A6 B6 五、發明説明(u) 矽膜5下面之氣化膜形成之點。因此,如在第3圖(b) 所示,在記億元件領域氮化矽膜5的下面,没有氣化膜3 存在。 在本實施例,如第3圖(c)所示,場氧化膜2向橫 方向之延伸(鳥喙的長度),當氧化膜3之膜厚為1 0 nm時,在記億元件領域為單邊約Owm,在外圍元件領 域成為單邊約Ο. 1 /iiri。亦即,能使在兩領域的場氧化 膜2之向横方向的延伸,成為比第1實施例短。但是,在 此情況,由於在外圍元件領域的鳥喙之下面和基片的主表 面之間的角度將成為約7 0度,所以不能抑制扭折。然而 ,使在第3圖(a)被形成的氧化膜3之膜厚成為14 nm程度時,在記億元件領域的場氧化膜2之横方向的延 伸,為單邊約Owrxi而下面和基片的主表面之間的角度為 約9 ◦度,在外圍元件領域之延伸為單邊約〇. 角度成為約50度,而能夠抑制扭折。以後的製造工程, 係和第1實施例相同,所以省略其說明。 <實施例3 > 第4圖(a)〜(c),為顯示本發明的第3實施例 之製造工程剖面圖。首先,如第4圖(a)所示,在雜質 濃度約10i7/ cm3的半導體基片1之主表面上,以眾 所周知的熱氣化法形成厚度約1 5 nm之氧化膜3。接著 ,做為耐氣化性绝緣膜,把厚度150nm的氮化矽膜5 以化學氣相成長法予以形成,將之以眾所周知的照相製版 本·紙張尺度適用中國國家樣準(CNS)甲4規格(210 X 297公楚)—13 81.9.25,000 (請先閱讀背面之注意事項再填寫本ί、 .裝· 訂· A6 B6 經濟部中央標準局貝工消費合作社印制衣 五、發明説明(12) 法和乾蝕刻予以形成圖案,把被形成在元件分離領域之気 化矽膜5去除。 將外圍元件領域以照相抗蝕劑膜(未圖示)予以覆蓋 ,把在記億元件領域的元件分離領域披露出之氧化膜3, 以稀釋的氫氟酸水溶液等予以蝕刻去除。此時,在記億元 件領域被形成的氮化矽膜5之外圍部的下面之氧化膜3也 將被去除。把上述照相抗蝕劑膜去除,形成上述被去除的 氣化膜3之膜厚的1/2以上之20 /im的薄氮化矽膜6 ,得到如第4圖(b)所示之構造。此時,如果薄氮化矽 膜6的膜厚比氣化膜3的膜厚之1/2薄時,將會在氮化 矽膜5和半導體基Ml之間産生空隙,所以不理想。 接著,把薄氮化矽膜6以異方性的乾蝕刻予以去除, 如第4圖(c)所示,只在將成為選擇氧化之面罩的氮化 矽膜5之側壁上,使上述薄的氮化矽膜6保留。由此,在 記億元件領域,氮化矽膜6將和半導體基片1直接接觸, 而在外圍元件領域,在氮化矽膜6的下面,將有氧化膜3 存在。由此,進行選擇氣化時,在記憶元件領域的場氧化 膜之向横方向的延伸,傜如在上述實施例2所示,為大約 Owm,下面和基片的主表面之間的角度為大約90度。 而在外圍元件領域,上述向横方向的延伸為大約0. 3 wm,下面和基片的主表面之間的角度為大約50度。以 後之製造工程,由於和上述實施例1相同,所以予以省略 0 本實施例和實施例2的差異,傈記億元件領域之氮化
(請先閲讀背面之注意事項再塡寫C .裝. 訂 Γ 本紙張尺度適用中國國家標準(CNS)甲4規格(210 X 297公犛)-14 81.9.25,000 Α6 Β6 五、發明説明(13) 矽膜5,通過薄的氮化矽膜6只有四週直接和半導體基片 1接觸。通常,在形成場氣化膜後的氮化矽膜之去除,傜 被使用煮沸的磷酸,由於和矽基片1之選擇性非常低,故 在氮化矽膜和矽基片接镯的領域,矽基片將會被蝕刻。 然而,在本實施例,把氮化矽膜5、 6去除後,被露 出的半導體基片之表面,只有在記億元件領域的氮化矽膜 5之外圍,能夠將矽基片1由磷酸被蝕刻抑制到最小限度 Ο 同時在本實施例,形成第4圖(b)所示的薄氮化矽 膜6之前,由於在例如氨等,包含氮的環境中例如在 900° (進行20分鐘程度的熱處理,將把被露出之半 導體基片1的表面上所形成之自然氣化膜變化為熱氮化矽 膜。如此,將被防止在薄的氮化矽膜6和半導髏基片1之 界面,會有自然氧化膜介在,將能使在記億元件領域的場 氣化膜向横方向之延伸,更加以低減。但是,把自然氧化 膜變換為熱氮化矽膜時,在外圍元件領域的元件分離領域 之氣化膜3,傜比自然氣化膜充份地厚,所以該氧化膜3 不會金部被變換成熱氮化膜。 <實施例4 > 把能設置在實施例3所示的薄氮化矽膜6之向橫方向 的鼓出,用第5圖予以說明。 在本實施例,係在第4圔(b)所示的工程,將氪化 砂膜6予以異方性蝕刻之前,如第5圖(a)所示,使用 (請先閲讀背面之注意事項再填寫^ -裝· .11_ 經濟部中央標準局員工消費合作社印5衣 本紙張尺度適用中國國家標準(CNS)甲4規格(210 X 297公發)-^5 81.9.25,000 205ii2 A6 B6 蛭濟部中央標準局R工消費合作社印製 五、發明説明(14) 化學氣相成長法形成厚度约1 5 0 nm的氧化膜7。 接著,如第5圖(b)所示,將氧化膜7予以異方性 蝕刻,更把在氮化矽膜5的側壁上殘留之氣化膜8做為面 罩,將薄氮化矽膜6予以蝕刻,而在氮化矽膜5之側壁上 ,設置長度約◦. 1/im的薄氮化矽膜6之鼓出。要進行 場氧化時,把氮化矽膜5倒壁的氧化膜8以稀釋之氫氣酸 水溶液等去除。此時,在外圍元件領域,雖然薄的氮化矽 膜6下面的被露出之氣化膜3也將被蝕刻,但是,以化學 氣相成長法被形成的氧化膜8 ,其被蝕刻速度比由熱氧化 被形成的氧化膜3之被蝕刻速度快數倍,所以氧化膜3將 不會被蝕刻太多,而會留下。 在本實施例,也如前述,在形成薄的氮化矽膜6之前 ,己被形成在半導體基片1的表面之自然氣化膜,將被變 化為熱氣化膜。這是,對於低減在記億元件領域的場氣化 膜之向横方向的延伸有效。根據本實施例,將能使在記億 元件領域的場氣化膜之向橫方向的延伸,成為O/im。一 方面,在外圍元件領域,因有氮化矽膜6的上述鼓出,所 以延伸變成約〇. 下面之角度為約50度。 再者,由選擇氣化形成場氧化膜以前,至少在記億元 件領域,由於在元件分離領域的被露出之半導體基片1 , 把氮化矽膜5等做為面罩,將深度約◦.lwm的溝選擇 性地形成,而能提高元件分離能力。這是在本發明的其他 實施例也相同。上述溝之深度成為0. 2//m以上時,在 形成場氧化膜時將會容易發生結晶缺陷,所以避免使深度 本紙張尺度適用中國國家標準(CNS)甲4規格(210 X 297公踅)-16 81.9.25,000 (請先閲讀背面之注意事項再填寫本一f、 —装. 訂· A6 B6 經濟部中央標準局8工消費合作社印製 五、發明説明(15) 成為0. 2 //m以上較好。 如在上述實施例1〜4所示,場氣化膜向横方向的延 伸(鳥喙之角度),可由氮化矽膜5及其下被形成的氧化 膜3的膜厚,或場氣化膜2之膜厚及形成該場氣化膜2時 的熱氣化之溫度等,控制成所希望之值。 <實施例5 > 本實施例,俗顯示將選擇氣化時做為面罩被使用的耐 氧化性絶緣膜之膜厚變更的情況。 如第6圖(a)所示,在雜質濃度為l〇〃/cm3 程度之半導體基HI的主表面上,以熱氧化法形成厚度約 10nm之氧化膜3,接著以化學氣相成長法,形成厚度 約1 OOnm的氮化矽膜5 /。然後,形成覆蓋記億元件 領域之照相抗蝕劑圖案9,以此做為面罩,把外圍元件領 域的氮化矽膜5/去除。 如第6圖(b)所示,更形成膜厚lOOnm程度的 氮化矽膜,結果,使氮化矽膜5之膜厚,在記億元件領域 成為2 0 0 nm,而在外圍元件領域則成為1 0 0 nm。 把照相抗蝕劑膜圖案1 0在上述氮化矽膜5上面形成,將 此做為面罩把元件分離領域的氮化矽膜5之披露出部份予 以蝕刻去除。 把上述照相抗蝕劑圖案10去除後,如第6圖(c) 所示,將半導體基片1的所定部份予以選擇性地熱氧化, 在元件分離領域形成場氧化膜2。此時,在外圍元件領域 (請先閲讀背面之注意事項*填寫】 t
•I Γ 本纸張尺度適用中國國家標準(CNS)甲4規格(210 X 297公釐)-17 81.9.25,000 A6 B6 五、發明説明(16) ,由於將成為選擇氧化的面罩之氮化矽膜5的膜厚,只有 1 0 0 n m,所以抑制場氣化膜之横方向的延伸之效果小 ,在單邊的延伸為约0. 3/im,下面和基片表面之角度 為約5 0度。相對地,在記億元件領域,由於將成為選擇 氧化的面罩之氮化矽膜5的膜厚為200nm而很厚,場 氧化膜之向横方向的延伸將有效地被抑制,在單邊之延伸 為約0. l//m,下面和基片表面的角度為70度,比在 外圍元件領域之延伸遠為小。以後的製造工程,由於和實 施例1相同,故省略其說明。 <實施例6 > 第7圖(a)所示的到氮化矽膜5之形成圖案為止的 工程,傜和在前述實施例5之到第6匾(b)為止的工程 相同。接著,把被形成在元件分離領域之氣化膜3的被露 出部份,以稀釋之氫氟酸水溶液予以去除後,如第7圖( b)所示,形成膜厚為上述氣化膜3的一半以上之20 nm的薄之氮化矽膜6,接著以化學氣相成長法,形成厚 度約150nm的氣化膜7。如第7圔(c)所示,將上 述厚的氣化膜7予以異方性乾蝕刻,使氧化膜8只留在氮 化矽膜5之側壁上。把留下的氧化膜8做為面罩,更將上 述薄的氮化矽膜6蝕刻。此工程,係和第5圖所示之實施 例4的情況相同。 此時,在記億元件領域和外圍元件領域,由於氮化矽 膜5的膜厚互異,所以薄的氮化矽膜6之橫方向的鼓出( 本紙張尺度適用中园國家標準(CNS)甲4規格(210 X 297公犛)-18 (請先閲讀背面之注意事項再填寫本i —裝. 訂· 經濟部中央標準局8工消費合作社印*1* 81.9.25,000 20511:¾ A6 B6 經濟部中央標準局貝工消費合作社印製 五、發明説明(17) 氮化矽膜6和半導髏基片1直接接觸之部份),傜在記億 元件領_者,變成比在外圍元件領域者長,薄的氮化矽膜 6在和半導髏基片1直接接觸之領域的剖面之長度,偽如 第7圖(d)、 (e)所示,在外圍元件領域為L1,而 相對地在記億元件領域則為L 2。因此,以選擇熱氣化形 成場氧化膜時,如果使之向橫方向的延伸比L1長,且比 L2短時,將能使在記億元件領域的場氣化膜之橫方向的 延伸不變大,而使在外圍元件領域的場氣化膜之横方向延 伸變長。這是由於薄的氮化矽膜6和半導體基片1,超過 直接接觸之領域和氧化膜3接觸,而使鳥喙的端部變為容 易延伸之故。在外圍元件領域,由於做為選擇氧化的面罩 被使用之氮化矽膜5的膜厚薄,所以場氣化膜之横方向延 伸,變成更容易産生。形成場氧化膜以後的工程,由於和 實施例1相同,所以予以省略。 根據本實施例時,不僅是做為選擇氣化的面罩被使用 之氮化矽膜5的膜厚,連薄的氮化矽膜6之鼓出長度也能 變更,故能把具有不同形狀的鳥喙,有效地形成。 <實施例7 > 首先,如第8僵(a)所示,在雜質濃度為10i7/ c m 3程度的半導體基片1之主表面上,以熱氧化法形成 厚度約1 0 n m的氣化膜3 ,接箸以化學’氣相成長法堆積 厚度約2 0 0 nrn之氮化矽膜5。然後,以照相抗蝕劑膜 1 〇做為面罩的乾蝕刻,去除元件分離領域上之氮化矽膜 請先閲讀背面之注意事項再填寫本!ί. -裝. 訂· .線. 本紙張尺度適用中國國家標準(CMS)甲4規格(210 X 297公嫠)-jg 81.9.25,000 A6 B6 五、發明説明(18) 5 〇 如第8圖(b)所示,以照相抗蝕劑膜4把外圍元件 領域覆蓋,使用稀釋的氫氟酸水溶液等,把在記億元件領 域被露出之氧化膜3去除。將照相抗蝕劑膜4去除,並以 稀釋的氫氣酸水溶液等把全面蝕刻,去除在外圍元件領域 被露出之氣化膜3。此時,在記億元件領域,氣化膜3的 蝕刻將比外圍元件領域進行到氮化矽膜5下面之深處。這 是由於以氫氟酸水溶液等的蝕刻為等方性,在記億元件領 域之蝕刻時間長的原因。在此,只有記億元件領域之氧化 膜3的蝕刻,和氧化膜3之全面蝕刻,使順序相反也能得 到相同的效果。 如第8圖(c)所示,在形成薄的氮化矽膜6之後, 將進行異方性乾蝕刻把元件分離領域的薄的氮化矽膜6去 除,但是,留存之氮化矽膜6和半導體基片1直接接觸的 領域長度,在記億元件領域為◦. 1 w m ,將比在外圍元 件領域之0. 05wm變為更長。該長度,可由改變上述 使用稀釋的氫氣水溶液之蝕刻條件,予以控制。 經濟部中央標準局S工消费合作社印製 為了在氮化矽膜5的側壁,形成被設置薄的氮化矽膜 6之鼓出的構造,雖然可以使用在上述實施例6的第7圖 所示之方法,但此時,由於氪化矽膜5的膜厚,偽在記億 元件領域和外圍元件領域相同,故在兩領域之鼓出的長度 也將成為相同。 如第8圖(d)所示,把氮化矽膜5做為面罩進行選 氣化,在元件分離領域形成場氣化膜2。薄的氮化矽膜6 衣紙張尺度適用中國國家標準(CNS)甲4规格(210 X 297公釐)-20 81.9.25,000 A6 B6 經濟部中央標準局ΒΚ工消费合作社印製 五、發明説明(19) 和半導體基片1直接接觭之領域,在記億元件領域為 〇.lwm,比在外圍元件領域的◦. 05Wm變成大約 長0. 05/zm。因此,和實施例6的情況一樣,把場氣 化之條件調整,例如把在記億元件領域之鳥喙的延伸成為 0. 07wm,將能把在記億元件領域的場氣化膜之横方 向延伸維持抑制,而使在外圍元件領域的場氣化膜之橫方 向延伸變長。 <實施例8 > 上述實施例,都是將場氣化膜不論是記億元件領域或 是外圍元件領域,全部以選擇氧化予以形成,但是在本實 施例,偽顯示在記億元件領域和外圍元件領域改變元件分 離的形成法之情況。 首先,如第9圖(a)所示,在雜質濃度為約10〃 /cm3的半導體基片1之主表面上,以熱氣化法形成厚 度約1 5 n m的氧化膜3,接著以化學氣相成長法形成厚 度約2 ◦ 0 n m之氮化矽膜5。以照相抗蝕劑膜1 0做為 面罩的乾蝕刻,把元件分離領域上之被露出的氮化矽膜5 去除。 如第9圖(b )所示,將外圍元件領域以照相抗蝕劑 膜4覆蓋,以該照相抗蝕劑膜4及被形成在記憶元件領域 的氮化矽膜5做為面罩,把被露出之記億元件領域的氣化 膜3去除,使半導體基片1之表面露出,更將被露出的半 導髏基片1蝕刻,而在元件分離領域形成深度約〇. 5 (請先《讀背面之注意事項再塡寫本!ί、 丨裝· 訂. 線· 本纸張尺度適用中國國家標準(CNS)甲4規格(210 X 297公釐)-?1 81.9.25,000 A6 B6 五、發明説明(20) w m之溝1 1。 把上述照相抗蝕劑膜4去除後,如第9圖(c)所示 ,進行在溫度約10001的熱氧化,在上述溝11内形 成厚度约20nm之熱氯化膜12,並且,由化學氣相成 長法,將厚度約5〇nm的氮化矽膜13全面地形成。 如第9圖(d)所示地,形成厚度約1. Owm的具 有熱流動性之磷玻璃所成的绝緣膜14後,在此以後之工 程所用的最高溫度更高之溫度進行熱處理,使先前形成的 絶緣膜14流動,而使表面成為平坦。接著把金面予以背 面蝕刻,直到在外圍元件領域之元件分離領域被形成的上 述氪化矽膜13露出,將上述絶緣膜14予以蝕刻。再者 ,由於背面蝕刻為眾所周知的方法,所以對其詳細省略說 明。 埯濟部中央捸準局®TX消費合作钍印製 由此,如第9圖(e)所示,絶緣膜14,將會只留 在記億元件領域内的元件分離領域被形成之溝内部。其後 ,進行異方性乾蝕刻把氮化矽膜1 3蝕刻,將被形成在外 圍元件領域内的元件分離領域之薄的氮化矽膜13去除而 使氣化膜3露出,進行以氮化矽膜5做為面罩之選擇氣化 ,而形成場氣化膜。此時,場氧化膜在外圍元件領域内的 氧化膜3被露出之元件分離領域將被形成,但是,記億元 件領域,因為由耐氧化性絶緣膜的氮化矽膜5和薄的氮化 砂膜13被覆蓋,故由選擇氯化之場氣化膜將不會被形成 。以後的工程僳和上述其他實施例相同,所以省略其説明 81.9.25,000 (請先閲讀背面之注意事項再填寫本一/、 訂. 衣紙張尺度適用中國國家標準(CNTS)甲4規格(210 X 297公犛)-22 經濟部中央標準局貝工消费合作社印製 A6 B6 五、發明説明(21) 根據本實施例時,能夠使場氣化膜只形成在外圍元件 領域,場氧化膜的横方向之延伸,也只有在外圍元件領域 存在。由此,外圍元件領域的場氧化膜下面之角度將和上 述其他實施例一樣地成為約50度,而在記億元件領域, 將依溝的形狀被決定場氣化膜下面之角度(傾斜)。 上述實施例,傣把會發生扭折的外圍元件領域之鳥喙 予以延伸者。一方面,在記億元件領域雖然不發生扭折, 但是會産生由逆窄通道效應而會使臨限電壓降低的問題。 以下,顯示如記億元件領域,防止通道寬度狹窄的元件之 臨限電壓降低的方法之實施例。 <實施例9 > 首先,如第14圖(a)所示,在雜質濃度約10i5 /cm3的半導體基片1之主表面上,由熱氣化法形成厚 度約1 5nm的氧化膜3,在金面把例如1 X 1 〇〃/ cm2程度之硼,以植入能2〇KeV程度予以注入。然 後,把外圍元件領域以厚度約1 w m的照相抗蝕劑膜4覆 蓋後,將2X10 程度之硼,以植入能20
KeV程度注入到記億元件領域。由此,在半導體基片1 的表面之雜質2 5的注入量,記億元件領域之注入量將變 成比外圍元件領域的注入量多2X1 0i3/ cm2。該離 子注入工程,也可以將順序倒過來。 . 接著,如第14圔(b)所示,把上述照相抗蝕劑膜 4去除,進行1 2001C, 4小時程度的熱處理,使雜質 (請先閲讀背面之注意事項再填寫 丨裝· 訂· 本紙張尺度適用中國國家揉準(CNS)甲4規格(210 X 297公楚) - ?3 81.9.25,000 ^051: A6 B6 五、發明説明(22) 請先閱讀背面之注意事項再填寫ίν 25擴散到半導體基片1内,形成雜質層26。因此,半 導體基片1之表面雜質濃度,記億元件領域將變成比外圍 元件領域大約高2. 5倍。更且,由厚度約1的照相 抗蝕劑膜4,再度把外圍元件領域覆蓋後,將記億元件領 域内之氣化膜3去除。 如第14圃(c)所示,把厚度約15〇nm的氮化 矽膜5在金面形成後,以眾所周知之照相製版法和乾蝕刻 ,將元件分離領域的前述氮化矽膜5之所定部份去除。 其後,和實施例2—樣地,進行把氮化矽膜5做為面 罩的選擇氧化,在元件分離領域形成場氧化膜。 訂. 在本實施例,係在形成元件分離領域之場氧化膜前, 形成雜質層26,但是,也可以使之倒過來,在形成場氧 化膜後,將多段的離子注入,在外圍元件領域和記億元件 領域各別進行,而形成場氧化膜。同時,在本實施例,係 做為場氣化膜的形成方法使用和上述實施例2相同之方法 ,但是也可以把在其他實施例的方法予以組合,將能得到 相同之效果。因此,把以後的工程之說明省略。 經濟部中央標準局R工消费合作社印則农 <實施例1〇> 如第15圖所示,在表面的雜質濃度相同(IX 10〃/cm3)之半導體基片1上,把元件分離用的場 氧化膜去除。接著,為了設定外圍元件領域的MOS電晶 髏之臨限電壓,在半導體基片1的表面之全面,把第1次 之硼注入約1 X 1 0〃/cm2後,將外圍元件領域以厚 本紙張尺度適用中國國家標準(CNS)甲4規格(210 X 297公蹵)-24 81.9.25,000 A6 B6 五、發明説明(23) f請先閲讀背面之注意事項再填寫本IX、 度約1 /zm的照相抗蝕劑膜4覆蓋,更且向記億元件領域 ,把第2次之硼注入約5ΧΐΟ〃/〇πι2 ,補充第1次 的硼離子注入之不足份。由此,能使記億元件領域的半導 體基片1之表面濃度,成為比外圍元件領域高。 該離子注入工程,也可以使順序相反。同時,也可以 把覆蓋記億元件領域的離子注入之面罩另外製作,首先把 記億元件領域以照相抗蝕劑膜覆蓋,在外圍元件領域注入 約1 X 1 0i2/ cm2的硼之後,接著,相反地將外圍元 件領域以照相抗蝕劑膜覆蓋,在記億元件領域注入約 1. 5X10〃/ cm2的硼,進行在兩領域各別的離子 注入也可以。再者,場氧化膜2之形成,也可以用實施例 1或3〜8所述的任何一種方法進行。 •Τ: 在上述實施例8及10的離子注入之條件,到底只是 一例,當然能夠依適用的製品或場氧化膜之形狀等,使用 其他的條件。 <實施例1 > 經濟部中央標準局S工消費合作社印製 本實施例,係在外圍元件領域和記憶元件領域改變閘 極绝緣膜的膜厚之例。 首先如第16圖(a)所示地,以和上述第2實施例 相同的方法,在半導體基片1之表面形成元件分離用的場 氧化膜2後,在記億元件領域,用熱氣化法形成厚度約 1 ◦ n m之閘極氧化膜1 7 —。接著把記億元件領域以照 相抗独劑膜9覆蓋後,用稀釋的氫氟酸水溶液等,把被形 81.9.25,000 本紙張尺度適用中國國家標準(CNTS)甲4規格(210 X 297公犛)-25 A6 B6 五 '發明説明(24) 成在被露出之外圍元件領域的閘極绝緣膜去除。把上述照 相抗蝕劑膜9去除後,再度進行熱氣化,在外圍元件領域 之元件領域形成厚度約1 Onm的閘極絶綠膜1 7。結果 ,由於以上述第16圔(a)所示之工程,在記億元件領 域留下閘極絶線膜17<,故如第16圖(b)所示,記 億元件領域的閘極絶緣膜1 7 *•將比外圍元件領域之閘極 絶緣膜17厚,變成大約14nm。 然後,如第16圖(c)所示,依照先前的MIS型 堤效應電晶體之製造方法,形成閘電極1 8,1 8 >及擴 散層27等。此後的配線形成等工程,因為和本發明無直 接關傈,所以省略其說明。 再者,場氧化膜之形成,也可以由實施例1或3〜8 的任何一種方法進行。同時,本實施例中,像將閘極絶線 膜由熱氣化形成,但也可以由,例如化學氣相成長法等其 他方法形成。再者,也可以使用氧化矽以外的绝緣物質。 更且,也能夠將上述實施例9及10予以組合。此時,由 於記億元件領域的基片1表面濃度高,所以需要使閘極绝 緣膜之膜厚在記億元件領域成為約12nm,此時將使第 1次的閘極絶緣膜1 7 /之膜厚成為大約5nm。 根據上述實施例9〜11時,將能夠防止在記億元件 領域的MOS電晶體之臨限電壓的降低,避免記億保持特 性之劣化。 在上述實施例,係使半導體基Η 1的雜質濃度為1 X 10〃/ cm3程度,但是,此濃度當然依適用之半導體 81.9.25,000 (請先閲讀背面之注意事項再填寫本一 裝. 訂. 經 濟 部 中 央 標 準 局 员 工 消 費 合 作 社 印 製 本纸張尺度適用中國國家標準(CNS)甲4规格(210 x 297公釐)-26 A6 B6 五、發明説明(25) 積體電路裝置的種類或製造方法而異,膜厚和雜質量等其 請先閲讀背面之注意事項再塡寫本一JC' 他條件也是如此。形成場氧化膜之氧化溫度,愈高溫時愈 能抑制在不延伸鳥喙的記億元件領域之结晶缺陷發生,故 以1 1 oot程度的高溫進行氣化為理想。 並且,在上述實施例,係為了使說明變成簡單,而使 在半導體基片上被形成的MOS電晶體成為1導電型,但 是,本發明也能適用到相輔型之半導體裝置,此時,只要 把第1導電型的半導體基Η之表面領域,區盖為第1導電 型領域和第2導電型領域即可。 訂. 如上所述,根據本發明,由於在通道寬度大的外圍元 件領域,使場氧化膜之橫方向的延伸(鳥喙)變長,將能 減少由在元件端部之場氧化膜内,和在半導體基片内的電 位分佈之時變,而能抑制杻折的發生。由此,將不需要提 高在元件端部之基片的雜質濃度,能夠抑制擴散層之接合 特性的劣化。 娌濟部中央標準扃貝工消費合作杜印一衣 同時,不能使場氣化膜之横方向的延伸變長之通道寬 度短的記億元件領域,雖然具有容易發生扭折之形狀,但 是由於鄰接的元件分離領域之寬度短,電位不會分佈到上 述場氣化膜中的深處,所以和上述外圍元件領域一樣,在 元件端部之電位分佈的畸變小,而不易發生扭折。 更且,在由逆窄通道效應而臨限電壓會降低之記億元 件領域被使用的通道寬度狹窄之元件,可由提高基片表面 濃度,或加厚閘極絶緣膜厚,而被防止臨限電壓降低,能 夠防止記億元件的保持待性之劣化和消耗電流的增加。 81.9.25,000 本紙張尺度適用中國國家標準(CNS)甲4規格(210 X 297公釐)-27 A6 _B6_ 五、發明説明(26) 再者,本發明中,做為上述記億元件,可以使用由1 個MO S電晶體和1値容量被構成記億單元的動態隨意出 入記億器(DRAM)為首,SRAM、EPROM、閃 爍記億器,雙極記億器等多種之記億器。同時,做為上述 外圍元件,當然能使用使此等各種記億元件動作用的,各 種外圍元件。 4.圖面之簡單說明 第1圖為顯示本發明的場氧化膜剖面構造圖及其特性 圖之一例的圖,第2圖為顯示本發明的第1實施例之製造 工程的剖面圖,第3圖為顯示本發明的第2實施例的製造 工程之剖面圖,第4圔為顯示本發明的第3實施例之製造 工程的剖面圖,第5圖為顯示本發明的第4實施例之製造 工程之剖面圖,第6圖為顯示本發明的第5實施例之製造 工程的剖面圖,第7圔為顯示本發明的第6實施例的製造 工程之剖面圔,第8圖為顯示本發明的第7實施例之製造 工程的剖面圖,第9圖為顯示本發明的第8實施例的製造 工程之剖面圖,第10圖為顯示第1的先前之扭折對策例 的剖面圔,第11圔為顯示第2之先前的扭折對策例之俯 視圔,第12圔為說明對電位分佈的場氣化膜形狀之影響 用的圖,第13圖為顯示臨限電壓之元件分離尺'寸依存性 的圖,第14圖為顯示本發明之第9實施例的製造工程之 剖面圖,第15圖為顯示本發明的第10實施例之製造工 程的剖面圖,第16圖為顯示本發明之第11實施例的製 本紙張尺度適用中國國家標準(CNS)甲4規格(210 X 297公犛)_ 〇8 81.9.25,000 (請先閱讀背面之注意事項再填寫h,, 裝- 訂. :線. 經濟部中央標準局β:工消費合作杜印*'衣 A6 B6 五、發明説明(27) 造工程之剖面圖。 (請先閱讀背面之注意事項再填寫本κ. 訂- -線- 經濟部中央標準局MK工消費合作社印5衣 本紙張尺度適用中國國家標準(CNS)甲4規格(210 X 297公蹵)-29 81.9.25,000

Claims (1)

  1. 六、申請專利範面 經浒部屮央櫺準局貝工消贽合作社印製 第81107561號專利申請案 中文申請專利範圍修正本 民國82年3月修正 1. 一種半導體積體電路,主要偽,具有在半導體基 片的主表面領域被形成之包含複數的記億元件之記億元件 領域,和被形成在半導體的主表面域之包含複數的外圍元 件之外圍元件領域,其特徵為,在上述記億元件領域和上 述外圍元件領域,分別被形成將鄰接的上述記億元件和外 圍元件互相分離之分離用絶緣膜,在上述外圍元件領域被 形成的上述分離用絶緣膜之端部下面和上述半導體基片的 主表面之間的角度,係比在上述記億元件領域被形成之上 述分離用絶緣膜和上述半導體基片的主表面之間的角度小 者。 2. 如申請專利範圍第1項所述之半導體積體電路裝 置,其中,被形成在上述外圍元件領域的上述分離用絶緣 膜之端部下面和上述半導體基片的主表面之間的角度,為 6 0度以下者。 3. 如申請專利範圍第1或2項所述之半導體積體電 路裝置,其中,在上述記億元件領域的半導體基片表面雜 質濃度,俗比在上述外圍元件領域之半導體基片表面雜質 濃度高者。 4. 如申請專利範圍第1項或2項所述之半導體積體 電路裝置,其中,在上述記億元件領域内被形成MOS電 晶體,該MOS電晶體的閘極絶緣膜之膜厚,傺比被形成 本紙》尺度適用中國Η家櫺準(CNS)甲4規格(210x297公釐) (請先閲讀背面之注意事項再填寫本頁) •装· •線· -30 - B7 C7 D7 經濟部屮央櫺準局貝工消费合作社印製 六、申請專利範面 在上述外圍元件領域内的MO S電晶髏之閘極絶緣膜的膜 厚大者。 5. —種半導體積髏電路裝置之製造方法,主要偽, 包含在半導體基板的主表面上形成具有所定形狀之耐氣化 性絶緣膜的工程,和在氧化性環境中進行熱處理將上述半 導體基片之被露出的主表面氧化,形成分離用絶緣膜之工 程,其待徵為,上述氧化,係被形成在複數的外圍電路元 件將被形成~在其中之外圍元件領域的上述分離用絶緣膜之 端部的,在實質上和上述半導體基片的主表面並行方向之 延伸,會比被形成在將被形成複數的記億元件之記億元件 領域的上述分離用絶緣膜之端部的,和上述半導體基片之 主表面實質上並行方向的延伸更長地被進行者。 6. 如申請專利範圍第5項所述之半導體積髏電路裝 置之製造方法,其中,上述氧化,係被形成在上述外圍元 件領域的上述分離用絶緣膜端部下面和上述半導體基片的 主表面之間的角度,將比被形式在上述記憶元件領域之上 述分離用絶緣膜端部下面和上述半導體基片的主表面之間 的角度小地被進行者。 7. 如申請專利範圍第5項或第6項所述之半導體積 體電路裝^之製造方法,其中,形成上述耐氧化性絶緣膜 的工程之前,具有在上述半導體基Η上形成氧化膜的工程 ,形成該氣化膜之工程,僳使被形成在上述外圍元件領域 的該氧化膜之膜厚,會比被形成在上述記憶元件領域的該 氣化膜之膜之膜厚大地進行者。 (請先閱讀背面之注意事項再填寫本頁) 本纸》尺度適用中國a家標準(CNS)甲4規格(210x297公釐) 經濟部十央標準局貝工消费合作社印製 Α7 Β7 C7 D7 六、申請專利範® 8. 如申請專利範圍第5項或第6項所述之半導體積 髏電路裝置之製造方法,其中,在形成上述耐氧化性絶緣 膜的工程之前,具有只在上述外圍元件領域,在上述半導 體基片上形成氧化膜之工程者。 9. 如申請專利範圍第5項或第6項所述之半導體積 體電路裝置之製造方法,其中,使在上述外圍元件領域被 形成的上述耐氧化性絶緣膜之膜厚,比在上述記億元件領 域被形成的上述耐氣化性絶緣膜之膜厚小者。 10. 如申請專利範圍第5項或第6項所述之半導體 積髏電路裝置之製造方法,其中,上述耐氣化性絶緣膜, 僳使該耐氧化性絶緣膜的中心部,會接在被設在上述半導 體基片上之氧化膜的上面,上述耐氧化性絶\緣膜之外圍部 ,將接在上述半導體基片,而被形成在上述記億元件領域 者。 1 1 .如申請專利範圍第5項所述之半導體積體電路 裝置之製造方法,其中,具備有在上述半導體基片上形成 第1氧化膜的工程,和將被形成在上述記億元件領域之上 述第1氣化膜選擇性地去除的工程,和在上述半導體基片 上形成第2氧化膜,使在上述外圍元件領域被形成之氣化 膜的膜厚成為比被形成在記億元件領域上之氧化膜的膜厚 大之工程\和在上述第2氧化膜上形成耐氧化性絶緣膜, 把該耐氧化性絶緣膜只從元件分離領域選擇性地去除之工 程,和進行熱處理,在上述元件分離領域形成分離用絶緣 膜之工程者。 本紙張尺度適用中國國家棵準(CNS)甲4規格(210x297公釐) (請先閱請背面之注意事項再填"本頁) .装· •綠· -32 - 經浒部屮央標準局貝工消費合作社印奴 Α7 Β7 C7 D7 六、申請專利乾ffl 1 2.如申請專利範圍第6項所述之半導體積體電路 置之製造方法,其中,具備有在上述半導體基片上形成第 1氣化膜的工程,和將被形成在上述記億元件領域之上述 第1氧化膜選擇性地去除的工程,和在上述半導體基片上 形成第2氧化膜,使上述外圍元件領域上之氣化膜的膜厚 比被形成在記億元件領域上之氧化膜的膜厚大之工程,和 在上述第2氣化膜上形成耐氧化性絶綠膜後,把該耐氧化 性絶緣膜只從元件分離領域選擇性地去除之工程,和將上 述半導體基片的被露出之部份選擇性地氧化,在元件分離 領域形成分離用絶緣膜之工程者。 13. 如申請專利範圍第5項所述之半導體積體電路 置之製造方法,其中,具備有在上述半導體基片上形成氧 化膜的工程,和把被形成在上述記億元件領域之上述氧化 膜選擇性地去除,在上述外圍元件領域上留下該氧化膜的 工程,和把耐氣化性絶緣膜形成後,把該耐氧化性絶緣膜 只從上述元件分離領域選擇性地去除之工程,和將被露出 的上述半導體基片之表面氣化,在元件分離領域形成分離 用絶緣膜之工程者。\ 14. 如申請專利範圍第6項所述之半導體積體電路 置之製造方法,其中,具備有在上述半導體基片上形成氧 化膜的工程,和把被形成在上述記憶元件領域之上述氧化 膜選擇性地去除,在上述外圍元件領域上留下該氧化膜的 工程,和把耐氧化性絶緣膜形成後,把該耐氧化性絶緣膜 只從上述元件分離領域選擇性地去除之工程,和將被露出 本紙張尺度適用中國國家標準(CNS)甲4規格(210X297公釐) (請先閱磧背面之注意事項再填窝本頁) 裝· •綠· 33 - A7
    D7 六、申請專利範園 的上述半導體基片之表面氧化,在元件分離領域形成分離 用絶緣膜之工程者。 (請先閱讀背面之注意事項再填商本頁) k. 經漪部屮央櫺準局貝工消费合作社印M 本纸張尺度適用中國國家標準(CNS)甲4規格(210x297公#) _ *^/1 -
TW081107561A 1991-10-01 1992-09-24 TW205112B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP25347291 1991-10-01

Publications (1)

Publication Number Publication Date
TW205112B true TW205112B (zh) 1993-05-01

Family

ID=17251862

Family Applications (1)

Application Number Title Priority Date Filing Date
TW081107561A TW205112B (zh) 1991-10-01 1992-09-24

Country Status (5)

Country Link
US (1) US5455438A (zh)
EP (1) EP0560985A1 (zh)
KR (1) KR100253696B1 (zh)
TW (1) TW205112B (zh)
WO (1) WO1993007641A1 (zh)

Families Citing this family (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08111462A (ja) * 1994-10-12 1996-04-30 Mitsubishi Electric Corp 半導体記憶装置およびその製造方法
US5815433A (en) * 1994-12-27 1998-09-29 Nkk Corporation Mask ROM device with gate insulation film based in pad oxide film and/or nitride film
JPH08316223A (ja) * 1995-05-16 1996-11-29 Mitsubishi Electric Corp 半導体装置およびその製造方法
US5576573A (en) * 1995-05-31 1996-11-19 United Microelectronics Corporation Stacked CVD oxide architecture multi-state memory cell for mask read-only memories
US5680345A (en) * 1995-06-06 1997-10-21 Advanced Micro Devices, Inc. Nonvolatile memory cell with vertical gate overlap and zero birds beaks
KR100214068B1 (ko) * 1995-11-21 1999-08-02 김영환 반도체 장치의 소자분리막 형성방법
KR100214469B1 (ko) * 1995-12-29 1999-08-02 구본준 반도체소자의 격리막 형성방법
KR100232197B1 (ko) * 1996-12-26 1999-12-01 김영환 반도체 소자의 제조 방법
KR19980057003A (ko) * 1996-12-30 1998-09-25 김영환 반도체 메모리 디바이스 및 그 제조방법
JPH10233392A (ja) * 1997-02-20 1998-09-02 Mitsubishi Electric Corp 半導体装置の製造方法
US5858830A (en) * 1997-06-12 1999-01-12 Taiwan Semiconductor Manufacturing Company, Ltd. Method of making dual isolation regions for logic and embedded memory devices
KR19990008496A (ko) * 1997-07-01 1999-02-05 윤종용 복합 반도체 장치의 비대칭 게이트 산화막 제조 방법
JP3583583B2 (ja) * 1997-07-08 2004-11-04 株式会社東芝 半導体装置及びその製造方法
JPH11145397A (ja) * 1997-11-11 1999-05-28 Mitsubishi Electric Corp 半導体集積回路装置
US6440819B1 (en) 1998-03-03 2002-08-27 Advanced Micro Devices, Inc. Method for differential trenching in conjunction with differential fieldox growth
JP4030198B2 (ja) * 1998-08-11 2008-01-09 株式会社ルネサステクノロジ 半導体集積回路装置の製造方法
US6674134B2 (en) * 1998-10-15 2004-01-06 International Business Machines Corporation Structure and method for dual gate oxidation for CMOS technology
JP3733252B2 (ja) * 1998-11-02 2006-01-11 セイコーエプソン株式会社 半導体記憶装置及びその製造方法
JP2001068564A (ja) * 1999-08-30 2001-03-16 Mitsubishi Electric Corp 半導体装置およびその製造方法
JP2001203347A (ja) 2000-01-18 2001-07-27 Mitsubishi Electric Corp 半導体装置およびその製造方法
JP4592193B2 (ja) * 2001-02-06 2010-12-01 ルネサスエレクトロニクス株式会社 半導体装置の製造方法
JP4738840B2 (ja) * 2004-03-16 2011-08-03 キヤノン株式会社 電子写真感光体
KR100591184B1 (ko) * 2004-12-30 2006-06-19 동부일렉트로닉스 주식회사 듀얼 버즈 비크 로코스 소자 분리 형성 방법

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6379371A (ja) * 1986-09-24 1988-04-09 Hitachi Vlsi Eng Corp 半導体集積回路装置の製造方法
JPS63140567A (ja) * 1986-12-01 1988-06-13 Mitsubishi Electric Corp 半導体記憶装置
US5196910A (en) * 1987-04-24 1993-03-23 Hitachi, Ltd. Semiconductor memory device with recessed array region
JPS6411343A (en) * 1987-07-03 1989-01-13 Matsushita Electric Ind Co Ltd Manufacture of semiconductor device
JPH0237158A (ja) * 1988-07-27 1990-02-07 Walbro Far East Inc ダイヤフラム型気化器
JPH02303049A (ja) * 1989-05-17 1990-12-17 Toshiba Corp 半導体装置およびその製造方法
JPH0346345A (ja) * 1989-07-14 1991-02-27 Nec Kyushu Ltd 半導体装置
JP2512216B2 (ja) * 1989-08-01 1996-07-03 松下電器産業株式会社 半導体装置の製造方法
JP2689004B2 (ja) * 1989-12-15 1997-12-10 三菱電機株式会社 半導体装置
US5057449A (en) * 1990-03-26 1991-10-15 Micron Technology, Inc. Process for creating two thicknesses of gate oxide within a dynamic random access memory
JPH1011343A (ja) * 1996-06-19 1998-01-16 Canon Inc 情報処理装置及び方法

Also Published As

Publication number Publication date
US5455438A (en) 1995-10-03
EP0560985A1 (en) 1993-09-22
WO1993007641A1 (en) 1993-04-15
KR930702784A (ko) 1993-09-09
KR100253696B1 (ko) 2000-04-15
EP0560985A4 (zh) 1994-02-02

Similar Documents

Publication Publication Date Title
TW205112B (zh)
TW511293B (en) Semiconductor device and its manufacturing method
TWI305669B (en) Method for making a raised vertical channel transistor device
TW200539381A (en) Semiconductor manufacturing method and semiconductor device
JPS6273772A (ja) 半導体デバイスの製作方法
TW392308B (en) Method of making metal oxide semiconductor (MOS) in IC
JPH03245553A (ja) 素子分離領域の形成方法
JPH06252359A (ja) 半導体装置の製造方法
JP2001015734A (ja) トランジスタ素子製造におけるトレンチ分離構造を利用した高圧素子と低圧素子の整合方法
TW419730B (en) Mehgod for fabricating a semiconductor device having different gate oxide layers
TW406356B (en) A method of manufacturing shallow trench isolation structure
TW313699B (zh)
TW454271B (en) Hybrid 5F2 cell layout for buried surface strap aligned to vertical transistor
JPH09120989A (ja) スペーサを利用した半導体装置のトレンチの形成方法
TW419793B (en) Secmiconductor integrated circuit
JP3923768B2 (ja) 半導体基板構造の製造方法
TW531875B (en) SOI structure and method of producing same
TW307921B (zh)
JP2565111B2 (ja) 半導体記憶装置及びその製造方法
TW301055B (en) Fabrication method of dynamic random access memory with vertical channel and structure thereof
TW301034B (zh)
TW396570B (en) Method for forming semiconductor local interconnect
JPH1197529A (ja) 半導体装置の製造方法
TW392253B (en) Semiconductor device and its manufacture
JPH113982A (ja) 半導体装置及びその製造方法