TW202301448A - 晶圓的加工方法 - Google Patents

晶圓的加工方法 Download PDF

Info

Publication number
TW202301448A
TW202301448A TW111122629A TW111122629A TW202301448A TW 202301448 A TW202301448 A TW 202301448A TW 111122629 A TW111122629 A TW 111122629A TW 111122629 A TW111122629 A TW 111122629A TW 202301448 A TW202301448 A TW 202301448A
Authority
TW
Taiwan
Prior art keywords
metal layer
wafer
cutting
dicing
blade
Prior art date
Application number
TW111122629A
Other languages
English (en)
Inventor
久保敦嗣
山田千悟
山本直子
Original Assignee
日商迪思科股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日商迪思科股份有限公司 filed Critical 日商迪思科股份有限公司
Publication of TW202301448A publication Critical patent/TW202301448A/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B24GRINDING; POLISHING
    • B24BMACHINES, DEVICES, OR PROCESSES FOR GRINDING OR POLISHING; DRESSING OR CONDITIONING OF ABRADING SURFACES; FEEDING OF GRINDING, POLISHING, OR LAPPING AGENTS
    • B24B27/00Other grinding machines or devices
    • B24B27/06Grinders for cutting-off
    • B24B27/0616Grinders for cutting-off using a tool turning around the workpiece
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/304Mechanical treatment, e.g. grinding, polishing, cutting
    • H01L21/3043Making grooves, e.g. cutting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3205Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
    • H01L21/321After treatment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L22/00Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
    • H01L22/30Structural arrangements specially adapted for testing or measuring during manufacture or treatment, or specially adapted for reliability measurements
    • H01L22/34Circuits for electrically characterising or monitoring manufacturing processes, e. g. whole test die, wafers filled with test structures, on-board-devices incorporated on each die, process control monitors or pad structures thereof, devices in scribe line
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2223/00Details relating to semiconductor or other solid state devices covered by the group H01L23/00
    • H01L2223/544Marks applied to semiconductor devices or parts
    • H01L2223/54426Marks applied to semiconductor devices or parts for alignment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/544Marks applied to semiconductor devices or parts, e.g. registration marks, alignment structures, wafer maps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/562Protection against mechanical damage

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Mechanical Engineering (AREA)
  • Dicing (AREA)
  • Constituent Portions Of Griding Lathes, Driving, Sensing And Control (AREA)
  • Finish Polishing, Edge Sharpening, And Grinding By Specific Grinding Devices (AREA)
  • Automation & Control Theory (AREA)

Abstract

[課題]本發明提供一種新穎的技術,其在以切割刀片沿著配設有金屬層之切割道進行切割而分割晶圓時,能防止發生絕緣層彼此的剝離、金屬層與絕緣層的層間剝離、金屬層的毛邊。[解決手段]一種晶圓的加工方法,其在以交叉之多條切割道13所劃分之各區域分別形成元件11,且在至少一部分的該切割道13層積有絕緣層17a、17b與金屬層18,所述晶圓的加工方法具備:去除步驟,其將切割刀片51a的前端定位於到達金屬層18的下端之深度,並以切割刀片51a沿著切割道13進行切割,藉此去除金屬層18,所述切割刀片51a具有在切割道13的寬度方向(Y軸方向)中之金屬層18的寬度18w以上的刃厚51w;以及分割步驟,其在實施該去除步驟後,沿著該切割道13分割該晶圓10。

Description

晶圓的加工方法
本發明係關於一種晶圓的加工方法,其在以交叉之多條切割道所劃分之各區域分別形成元件,且在至少一部分的該切割道層積有絕緣層與金屬層。
通常半導體元件係以功能層所構成,所述功能層係形成於由半導體材料所構成之晶圓的正面。此功能層包含由金屬所構成之配線層與配設於配線層間之絕緣層(層間絕緣膜)。作為絕緣層的材料,能使用所謂Low-k材料之低介電常數材料。
作為Low-k材料,已知有:SiO 2、SiOC、SiLK等無機物系材料;為聚醯亞胺系、聚對二甲苯系、聚四氟乙烯系等聚合物之有機物系材料;以及含甲基之聚矽氧烷等多孔二氧化矽材料。
形成配線層之元件部分係形成於藉由設定成格子狀之切割道所劃分之各區域,絕緣層則在相鄰之元件間以跨越切割道之方式層積而存在。若以切割刀片將此絕緣層進行切割,則絕緣層會雲母狀地剝離,此剝離會影響至元件內的絕緣層,而引起元件內的配線層與絕緣層的層間剝離。
此層間剝離亦被稱為脫層(delamination),專利文獻1中,鑒於此剝離問題而揭示了一種方法,其在藉由雷射加工裝置而形成雷射加工槽後,以切割刀片將雷射加工槽進行切割。 [習知技術文獻] [專利文獻]
[專利文獻1]日本特開2006-190779號公報
[發明所欲解決的課題] 但是,一般而言,如專利文獻1所揭示之雷射加工裝置係價格昂貴,期望能藉由切割裝置而一邊防止脫層的發生一邊進行加工。
又,在切割道有構成TEG(Test Element Group,測試元件組)之金屬層之情形中,若以雷射加工裝置實施燒蝕加工,則確認到包含金屬之碎屑會附著於晶圓的正面,且此包含金屬之碎屑會隨著時間而肥大化之現象。
若已肥大化之包含金屬之碎屑與元件或安裝基板的端子接觸,則有引起晶片的配線或電極的短路之風險。因此,即便是使用如專利文獻1般之雷射加工裝置之方法亦會存在此風險。
此外,作為金屬層,有在TEG、元件製造時之對準圖案用標識、作為研磨時的碟型凹陷(dishing)對策而埋入之金屬結構體等各種類型。此等金屬層有在晶圓正面露出者,也有埋設於晶圓內者,需要考量此等所有形態的金屬層。
另一方面,在假定由切割裝置進行切割之情形中,在切割道有金屬層之情形中,會出現金屬層與絕緣層的層間剝離、金屬層產生毛邊之現象。若產生毛邊,則擔心位於切割道之絕緣層會被往上推而影響到位於元件內之絕緣層,進而引起元件內的配線層與絕緣層的層間剝離。
本發明鑒於以上問題,提出一種新穎的技術,其在以切割刀片沿著配設金屬層之切割道進行切割而分割晶圓時,能防止發生絕緣層彼此的剝離、金屬層與絕緣層的層間剝離、金屬層的毛邊。
[解決課題的技術手段] 本發明所欲解決之課題如上所述,接著說明用於解決此課題的技術手段。
根據本發明之一態樣,係一種晶圓的加工方法,其在以交叉之多條切割道所劃分之各區域分別形成元件,且在至少一部分的該切割道層積有絕緣層與金屬層,所述晶圓的加工方法具備:去除步驟,其將切割刀片的前端定位於到達該金屬層的下端之深度,並以該切割刀片沿著該切割道進行切割,藉此去除該金屬層,所述切割刀片具有在該切割道的寬度方向中之該金屬層的寬度以上的刃厚;以及分割步驟,其在實施該去除步驟後,沿著該切割道分割該晶圓。
又,根據本發明之一態樣,具備:刀片形狀確認步驟,其在對多個晶圓實施該去除步驟後,確認該切割刀片的前端形狀。
又,根據本發明之一態樣,在該分割步驟中,以比該切割刀片薄的第二切割刀片沿著該切割道進行切割而分割該晶圓。
又,根據本發明之一態樣,進一步具備:金屬層確認步驟,其在該去除步驟之前,確認配設該金屬層之切割道、該切割道的寬度方向的該金屬層的位置與寬度、以及該切割道的厚度方向的該金屬層的位置與厚度,並且,僅對配置該金屬層之位置實施去除步驟。
[發明功效] 作為本發明的功效,發揮如以下所示之功效。
亦即,根據本發明之一態樣,去除金屬層之切割刀片的刃厚因被設定為大於金屬層的寬度,故可完全地去除金屬層整體,亦包含金屬層與絕緣層的交界部分。藉由將容易發生層間剝離之金屬層與絕緣層的交界部分去除,而能抑制切割道內的絕緣層的層間剝離,進而可抑制存在於元件內之絕緣層與配線層之間的層間剝離(脫層)的發生。再者,亦可防止金屬層的毛邊、由金屬層所導致之絕緣層的上推等情況的發生。
又,根據本發明之一態樣,去除步驟僅針對全部切割道之中配置金屬層之位置進行,藉此可縮短整體的加工時間。
又,根據本發明之一態樣,可防止金屬層未被完全地去除而形成殘留部。
以下,參照隨附圖式詳細地說明本發明的實施方式。 圖1係表示藉由本發明之加工方法進行加工之晶圓10的一實施方式之圖。 在晶圓10的正面10a,在藉由交叉之多條切割道13所劃分之區域分別形成有元件11、11。切割道13被設定成在互相正交之第一方向F1、第二方向F2延伸且配置成格子狀。
作為晶圓10的素材,可考慮矽、玻璃、藍寶石、SiC等,並未被特別限定。
圖2係放大表示晶圓的剖面與切割道的局部之圖。 在晶圓10的正面10a層積功能層14。在切割道13、13之間形成有元件11,在此元件11的位置,層積由金屬所構成之多個配線層與配設於配線層之間之絕緣層而構成積體電路。
絕緣層係由Low-k材料(低介電常數材料)所構成,亦被稱為Low-k膜。作為Low-k材料,為以下者:SiO 2、SiOC、SiLK等無機物系材料;為聚醯亞胺系、聚對二甲苯系、聚四氟乙烯系等聚合物之有機物系材料;以及含甲基之聚矽氧烷等多孔二氧化矽材料。
在切割道13的位置,層積多個絕緣層17a、17b…。此絕緣層17a、17b…係與存在於元件11部分之絕緣層連續者。
在切割道13的位置,在所層積之多個絕緣層17a、17b之間配設金屬層18。此金屬層18例如為TEG、元件製造時之對準圖案用標識、作為研磨時的碟型凹陷對策而埋入之金屬結構體等。
如圖2的例子所示,金屬層18有埋設於所層積之多個絕緣層17a、17b之間的多處者,也有在晶圓正面(切割道13的正面)露出者。
金屬層18除了配設於一部分的切割道13之情形以外,也有配設於全部切割道13之情形。又,金屬層18除了配設於切割道13交叉的位置之情形以外,也有配設於夾著切割道13而相鄰之元件11、11之間的位置之情形。
圖3係表示用於晶圓10的切割加工之切割裝置的一例之圖。 切割裝置50具有兩個切割單元51、52,而構成為雙切割機(dual dicer)。
在切割裝置50的基台55配設保持台60。保持台60被構成為藉由未圖示之移動機構而在加工進給方向亦即X軸方向往返移動。又,被構成為藉由未圖示之旋轉機構而在水平面內旋轉。
將在膠膜T黏貼有晶圓10之晶圓單元U依序供給至保持台60,並在保持台60的保持面61a透過膠膜T吸引保持晶圓10。
在基台55上立設有門型形狀的柱部56,在柱部56設有移動機構57、58,所述移動機構57、58以分別能在Y軸方向及Z軸方向移動之方式支撐第一切割單元51及第二切割單元52。在各切割單元51、52設有藉由未圖示之馬達而旋轉驅動之切割刀片51a、52a。
在保持台60的周圍配設有多個夾具63、防水蓋64。在防水蓋64的上表面設有副卡盤台68,所述副卡盤台68使修整板67的上表面露出並進行保持。防水蓋64與保持台60一起在X軸方向移動,且隨著此防水蓋64的移動而副卡盤台68亦在X軸方向移動。
接著,說明本發明之晶圓的加工方法的實施例。 圖4係表示本發明之加工方法的一實施方式的流程之流程圖。以下依序說明各步驟。
<金屬層確認步驟> 如圖2所示,為確認配設金屬層之切割道13、切割道13的寬度方向(Y軸方向)的金屬層18的位置與寬度18w、以及切割道13的厚度方向(Z軸方向)的金屬層18的位置與厚度18h之步驟。
能取得包含晶圓中之金屬層18的配置位置、金屬層18的尺寸等資訊之晶圓10的設計資訊之情形中,根據此設計資訊而特定金屬層18存在之切割道13、該切割道13內之金屬層18在切割道的寬度方向(Y軸方向)的位置與寬度18w(尺寸)、切割道的厚度方向(Z軸方向)的位置與厚度。此等資訊被記憶於控制器100(圖3),在控制器100中,根據此等資訊而決定在後續的去除步驟中的加工位置及加工條件。另外,操作員亦可根據設計資訊等而輸入加工條件(用於完全地去除金屬層之切割道內的切割刀片在Y軸方向的位置、切入深度等)並使其記憶於控制器。
在無法取得包含晶圓中之金屬層18的配置位置、金屬層18的尺寸等資訊之晶圓10的設計資訊之情形中,例如,預先以切割刀片將形成相同圖案之晶圓進行切割,特定金屬層18存在之切割道13、該切割道13內之金屬層18在切割道的寬度方向(Y軸方向)的位置與寬度18w(尺寸)、切割道的厚度方向(Z軸方向)的位置與厚度,並記憶於控制器100。在控制器100中,根據此等資訊而決定在後續的去除步驟中的加工位置及加工條件。另外,操作員亦可根據已特定之此等資訊而輸入加工條件(用於完全地去除金屬層之切割道內的切割刀片在Y軸方向的位置、切入深度等)並使其記憶於控制器。
<去除步驟> 如圖5及圖6所示,為將切割刀片51a的前端定位於到達金屬層18的下端之深度,並以切割刀片51a沿著切割道13進行切割,藉此去除金屬層18之步驟,其中,所述切割刀片51a具有在切割道13的寬度方向(Y軸方向)中之金屬層18的寬度18w以上的刃厚51w。
藉此,在切割道13中,在與切割刀片51a的刃厚51w對應之範圍中,將絕緣層17a、17b與金屬層18去除。切割刀片51a的刃厚51w被設定為大於金屬層18的寬度18w,因此會完全地去除金屬層18的整體,亦包含金屬層18與絕緣層17a、17b的交界部分。
於此,藉由將容易發生層間剝離之金屬層18與絕緣層17a、17b的交界部分去除,而能抑制切割道13內的絕緣層17a、17b的層間剝離,進而可抑制存在於元件11內之絕緣層與配線層之間的層間剝離(脫層)的發生。再者,亦可防止金屬層18的毛邊、由金屬層18所導致之絕緣層的上推等情況的發生。
又,如圖6所示,切割刀片51a的刃厚51w也能以可將存在於晶圓10之全部金屬層18去除之方式,被設定為比晶圓10內寬度最寬的金屬層18的寬度18w更大。
或者,如圖3所示之切割裝置50的構成所示,亦可在具有兩個切割單元51、52之構成中,因應成為去除對象之金屬層18的寬度18w(圖6),區分使用兩個切割單元51、52,藉此去除全部的金屬層18,其中,所述兩個切割單元51、52具備刃厚不同之切割刀片51a、52a。
又,如圖6所示,切割刀片51a的前端較佳為被設定成雖在深度方向(Z軸方向)中比金屬層18的下端更下側,但在功能層14的範圍內切入。亦即,避免切入至晶圓10。
據此,能確實地去除金屬層18,且可減輕切入時對切割刀片51a所造成的負擔。然後,變得能加快晶圓10的加工進給速度,進而可縮短去除步驟所需的時間。
又,此去除步驟係僅針對全部的切割道之中配置金屬層18之切割道進行,或僅針對在各切割道之中配置金屬層之位置進行,藉此可縮短整體的加工時間。此外,亦可藉由切割刀片51a而針對全部的切割道進行切割,藉此預先在全部的切割道形成共通的淺槽19(圖7)。
<分割步驟> 如圖7所示,為在實施去除步驟後,沿著切割道13分割晶圓10之步驟。 圖7的例子係以刃厚比在去除步驟中所使用之切割刀片51a(圖6)薄的切割刀片52a進行完全切斷之例子,在圖3所示之雙切割機中,進行所謂的階梯式切割(step cut),其在以切割單元51進行去除步驟而形成淺槽19後,藉由另一切割單元52進行完全切斷。
此外,在此分段切割中,除了針對各切割道13依序進行去除步驟與分割步驟以外,亦可在針對全部的切割道13實施去除步驟後,實施分割步驟。
如圖7所示,在藉由切割刀片52a而進行切割時,金屬層18(圖6)被完全地去除,因此可不進行由切割刀片52a所進行之金屬層18(圖6)的切割,而沿著切割道將殘留之絕緣層17c、晶圓10進行切割。
此外,分割步驟除了如圖7所示以由切割刀片52a所進行之完全切斷進行以外,亦可在藉由雷射加工裝置而沿著切割道形成改質層後進行擴片而分割,或藉由雷射燒蝕加工而進行分割。
<刀片形狀確認步驟> 如圖8(A)所示,為在預定的時間點確認切割刀片51a的前端形狀(刀鋒形狀)之步驟。
在去除步驟中,需要完全地去除金屬層18(圖6),如圖8(A)所示,若反覆進行去除步驟,則切割刀片51a的刀鋒會磨耗,前端的邊緣會消失,而形成U形的前端剖面形狀。此情形,如圖8(B)所示,例如,在針對另一晶圓10進行去除步驟時,會形成槽的底面成為U形之槽,導致金屬層18未被完全地去除而會形成殘留部18a。
於是,例如,在針對預先設定之片數的晶圓進行去除步驟後等的預定的時間點確認切割刀片51a的前端形狀,並採取適當、必要的應對。藉此,可防止金屬層18未被完全地去除而形成殘留部18a。此外,所謂預定的時間點,除了是在針對預先設定之片數的晶圓進行去除步驟後以外,亦可考慮一個晶圓的加工中、一個晶圓的加工後等。
作為必要的應對,例如為以可去除金屬層18之方式加深切入深度(Z軸方向的高度調整)、藉由平面修整而磨平刀鋒、更換切割刀片等。平面修整係藉由將圖3所示之修整板67的上表面進行切割,而藉由將刀鋒平坦化所進行。
切割刀片51a的前端形狀的確認,例如,首先,在晶圓的外周緣從晶圓的上方使旋轉之切割刀片下降而切入晶圓,藉此形成已將切割刀片的前端形狀轉印至兩端之切割痕。或者,以定位於預定高度之切割刀片將晶圓的外周緣進行切割,且在切割中途使切割刀片撤離,而形成已在一端側轉印有切割刀片的前端形狀之切割痕。可藉由將所形成之切割痕進行影像分析而進行確認。
或者,亦可在實施去除步驟的過程中,在切割刀片到達晶圓的未形成有元件之外周剩餘區域時,使切割刀片撤離至晶圓的上方,並對所形成之切割痕進行影像分析。
除此之外,亦可藉由以圖3所示之副卡盤台68保持試驗片,在試驗片上形成切割痕並將切割痕進行影像分析而進行確認,或藉由直接拍攝晶圓的剖面並進行影像分析而進行確認。
如上所述,根據本發明,去除金屬層18之切割刀片51a的刃厚51w被設定為大於金屬層18的寬度18w,因此可完全地去除金屬層18整體,亦包含金屬層18與絕緣層17a、17b的交界部分。藉由將容易發生層間剝離之金屬層18與絕緣層17a、17b的交界部分去除,而能抑制切割道13內的絕緣層17a、17b的層間剝離,進而可抑制存在於元件11內之絕緣層與配線層之間的層間剝離(脫層)的發生。再者,亦可防止金屬層18的毛邊、由金屬層18所導致之絕緣層的上推等情況的發生。
10:晶圓 10a:正面 11:元件 13:切割道 14:功能層 17a:絕緣層 17b:絕緣層 18:金屬層 50:切割裝置 51:切割單元 51a:切割刀片 52:切割單元 52a:切割刀片 55:基台 56:柱部 57:移動機構 58:移動機構 60:保持台 61a:保持面 63:夾具 64:防水蓋 67:修整板 68:副卡盤台 T:膠膜 U:晶圓單元
圖1係表示藉由本發明之加工方法進行加工之晶圓的一實施方式之圖。 圖2係放大表示晶圓的剖面與切割道的局部之圖。 圖3係表示切割裝置的一實施方式之圖。 圖4係表示本發明之加工方法的一實施方式的流程之流程圖。 圖5係表示由切割刀片所進行之切割加工之圖。 圖6係說明去除步驟之圖。 圖7係說明分割步驟之圖。 圖8(A)係說明切割刀片的磨耗之圖,圖8(B)係說明藉由已磨耗之切割刀片所形成之槽的剖面之圖。
10:晶圓
10a:正面
11:元件
13:切割道
14:功能層
17a:絕緣層
17b:絕緣層
18:金屬層
18w:寬度
51a:切割刀片
51w:刃厚

Claims (4)

  1. 一種晶圓的加工方法,其在以交叉之多條切割道所劃分之各區域分別形成元件,且在至少一部分的該切割道層積有絕緣層與金屬層,該晶圓的加工方法具備: 去除步驟,其將切割刀片的前端定位於到達該金屬層的下端之深度,並以該切割刀片沿著該切割道進行切割,藉此去除該金屬層,該切割刀片具有在該切割道的寬度方向中之該金屬層的寬度以上的刃厚;以及 分割步驟,其在實施該去除步驟後,沿著該切割道分割該晶圓。
  2. 如請求項1之晶圓的加工方法,其中,具備: 刀片形狀確認步驟,其在對多個晶圓實施該去除步驟後,確認該切割刀片的前端形狀。
  3. 如請求項1或2之晶圓的加工方法,其中, 在該分割步驟中,以比該切割刀片薄的第二切割刀片沿著該切割道進行切割而分割該晶圓。
  4. 如請求項1或2之晶圓的加工方法,其中,進一步具備: 金屬層確認步驟,其在該去除步驟之前,確認配設該金屬層之切割道、該切割道的寬度方向的該金屬層的位置與寬度、以及該切割道的厚度方向的該金屬層的位置與厚度, 並且,僅針對配置該金屬層之位置實施去除步驟。
TW111122629A 2021-06-22 2022-06-17 晶圓的加工方法 TW202301448A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2021103055A JP2023002054A (ja) 2021-06-22 2021-06-22 ウェーハの加工方法
JP2021-103055 2021-06-22

Publications (1)

Publication Number Publication Date
TW202301448A true TW202301448A (zh) 2023-01-01

Family

ID=84500911

Family Applications (1)

Application Number Title Priority Date Filing Date
TW111122629A TW202301448A (zh) 2021-06-22 2022-06-17 晶圓的加工方法

Country Status (4)

Country Link
JP (1) JP2023002054A (zh)
KR (1) KR20220170353A (zh)
CN (1) CN115513129A (zh)
TW (1) TW202301448A (zh)

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4694845B2 (ja) 2005-01-05 2011-06-08 株式会社ディスコ ウエーハの分割方法

Also Published As

Publication number Publication date
KR20220170353A (ko) 2022-12-29
JP2023002054A (ja) 2023-01-10
CN115513129A (zh) 2022-12-23

Similar Documents

Publication Publication Date Title
CN105097678B (zh) 晶片的加工方法
JP4694845B2 (ja) ウエーハの分割方法
US7952167B2 (en) Scribe line layout design
CN105047612B (zh) 晶片的加工方法
WO2007140144A2 (en) Back side wafer dicing
JP2008182015A (ja) ウエーハの研削方法
CN107634032B (zh) 晶片及晶片制造方法
KR20180066864A (ko) 웨이퍼의 가공 방법
JP6298723B2 (ja) 貼り合わせウェーハ形成方法
JP5271610B2 (ja) 半導体装置の製造方法
CN109904119B (zh) 一种芯片的制备方法
TW202301448A (zh) 晶圓的加工方法
KR20100010841A (ko) 칩 분리 영역을 갖는 반도체칩의 레이아웃 및 반도체칩
KR102629098B1 (ko) 웨이퍼의 가공 방법
JP6305867B2 (ja) ウエーハの加工方法
JP4675559B2 (ja) 積層ウェーハの加工方法
JP2007049066A (ja) 半導体ウェハ、並びに、半導体チップおよびその製造方法
JP2016162809A (ja) ウエーハの加工方法
JP2012231058A (ja) ウエーハの加工方法
TWI745547B (zh) 被加工物的加工方法
KR102527032B1 (ko) 금속이 노출된 기판의 가공 방법
JP6896347B2 (ja) 被加工物の加工方法
JP2005101181A (ja) 半導体装置のおよびその製造方法
JP6140325B2 (ja) 脆性材料基板の分断装置
JP2007081038A (ja) 半導体ウェハ、並びに、半導体チップおよびその製造方法