TW202143285A - 使用脈衝電子束的電漿處理方法 - Google Patents

使用脈衝電子束的電漿處理方法 Download PDF

Info

Publication number
TW202143285A
TW202143285A TW109146850A TW109146850A TW202143285A TW 202143285 A TW202143285 A TW 202143285A TW 109146850 A TW109146850 A TW 109146850A TW 109146850 A TW109146850 A TW 109146850A TW 202143285 A TW202143285 A TW 202143285A
Authority
TW
Taiwan
Prior art keywords
duration
plasma
negative bias
processing chamber
plasma processing
Prior art date
Application number
TW109146850A
Other languages
English (en)
Inventor
彼得 凡特薩克
艾洛克 蘭傑
Original Assignee
日商東京威力科創股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日商東京威力科創股份有限公司 filed Critical 日商東京威力科創股份有限公司
Publication of TW202143285A publication Critical patent/TW202143285A/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/32Gas-filled discharge tubes
    • H01J37/32009Arrangements for generation of plasma specially adapted for examination or treatment of objects, e.g. plasma sources
    • H01J37/32082Radio frequency generated discharge
    • H01J37/321Radio frequency generated discharge the radio frequency energy being inductively coupled to the plasma
    • H01J37/3211Antennas, e.g. particular shapes of coils
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/311Etching the insulating layers by chemical or physical means
    • H01L21/31127Etching organic layers
    • H01L21/31133Etching organic layers by chemical means
    • H01L21/31138Etching organic layers by chemical means by dry-etching
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/44Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
    • C23C16/455Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating characterised by the method used for introducing gases into reaction chamber or for modifying gas flows in reaction chamber
    • C23C16/45523Pulsed gas flow or change of composition over time
    • C23C16/45525Atomic layer deposition [ALD]
    • C23C16/45527Atomic layer deposition [ALD] characterized by the ALD cycle, e.g. different flows or temperatures during half-reactions, unusual pulsing sequence, use of precursor mixtures or auxiliary reactants or activations
    • C23C16/45536Use of plasma, radiation or electromagnetic fields
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/32Gas-filled discharge tubes
    • H01J37/32431Constructional details of the reactor
    • H01J37/3244Gas supply means
    • H01J37/32449Gas control, e.g. control of the gas flow
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/32Gas-filled discharge tubes
    • H01J37/32431Constructional details of the reactor
    • H01J37/32715Workpiece holder
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02118Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer carbon based polymeric organic or inorganic material, e.g. polyimides, poly cyclobutene or PVC
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/0226Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
    • H01L21/02263Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase
    • H01L21/02271Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition
    • H01L21/02274Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition in the presence of a plasma [PECVD]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/0226Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
    • H01L21/02263Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase
    • H01L21/02271Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition
    • H01L21/0228Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition deposition by cyclic CVD, e.g. ALD, ALE, pulsed CVD
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/311Etching the insulating layers by chemical or physical means
    • H01L21/31105Etching inorganic layers
    • H01L21/31111Etching inorganic layers by chemical means
    • H01L21/31116Etching inorganic layers by chemical means by dry-etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67017Apparatus for fluid treatment
    • H01L21/67063Apparatus for fluid treatment for etching
    • H01L21/67069Apparatus for fluid treatment for etching for drying etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/6831Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using electrostatic chucks
    • H01L21/6833Details of electrostatic chucks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76897Formation of self-aligned vias or contact plugs, i.e. involving a lithographically uncritical step
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2237/00Discharge tubes exposing object to beam, e.g. for analysis treatment, etching, imaging
    • H01J2237/32Processing objects by plasma generation
    • H01J2237/33Processing objects by plasma generation characterised by the type of processing
    • H01J2237/332Coating
    • H01J2237/3321CVD [Chemical Vapor Deposition]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2237/00Discharge tubes exposing object to beam, e.g. for analysis treatment, etching, imaging
    • H01J2237/32Processing objects by plasma generation
    • H01J2237/33Processing objects by plasma generation characterised by the type of processing
    • H01J2237/334Etching
    • H01J2237/3341Reactive etching

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Plasma & Fusion (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Analytical Chemistry (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • General Chemical & Material Sciences (AREA)
  • Inorganic Chemistry (AREA)
  • Electromagnetism (AREA)
  • Materials Engineering (AREA)
  • Mechanical Engineering (AREA)
  • Metallurgy (AREA)
  • Organic Chemistry (AREA)
  • Plasma Technology (AREA)
  • Drying Of Semiconductors (AREA)
  • Recrystallisation Techniques (AREA)

Abstract

一種電漿處理方法包含在第一歷時期間連續地提供一氣體至處理腔室中且連續地提供AC源功率至一源功率耦合元件。該AC源功率在該處理腔室中產生電漿。該方法更包含:在提供該氣體及該AC源功率時,在第二歷時期間將第一負偏壓施加至一電子源電極,並且在該第二歷時結束時,在第三歷時期間從該電子源電極去除該第一負偏壓以中止該電子束的產生。該第一負偏壓產生被導向基板固持件的電子束。該方法亦包含在提供該氣體及該AC源功率時將第二負偏壓施加至該基板固持件。該第一歷時等於該第二歷時與該第三歷時的總和。

Description

使用脈衝電子束的電漿處理方法
[相關申請案的交互參照] 本申請案主張2020年1月08日提交之美國非臨時專利申請案第16/737,716號的優先權和申請日之權益,在此將其全文引入以供參照。
本發明大體上關於電漿處理的方法,且在特定實施例中係關於使用脈衝電子束的電漿處理之系統、設備、及方法。
微電子工件之上和之內的元件形成可涉及包括在基板上多個材料層的形成、圖案化、及移除之一系列的製造技術。為了達成目前與下一世代半導體元件的物理與電性規格,能夠縮小特徵部尺寸並同時維持結構整體性的處理設備及方法對於各種圖案化製程而言係所期望的。隨著元件結構的緻密化和垂直發展,對精密材料處理的需求變得越來越迫切。
電漿處理中的原子級精度對於各種電漿處理中的輪廓控制係有用的。然而,歸因於氣體切換速度的限制,使得習知電漿處理可能無法以單層的精細度沉積及/或蝕刻薄膜。因此,可能需要包含在比氣體切換速度更快的時間尺度下(例如,在與單一單層薄膜生長相關的時間尺度下)控制沉積/蝕刻處理之手段的電漿處理方法。
依據本發明之實施例,一種電漿處理方法包含:在第一歷時期間連續地提供一氣體至處理腔室中,並且在提供該氣體時在該第一歷時期間連續地提供交流(AC)源功率至一源功率耦合元件。該方法更包含:在提供該氣體及該AC源功率時,在第二歷時期間將第一負偏壓施加至一電子源電極,並且在該第二歷時結束時,在第三歷時期間從該電子源電極去除該第一負偏壓以中止該電子束的產生。該第一負偏壓產生被導向基板固持件的電子束。該方法亦包含:在提供該氣體及該AC源功率時,將第二負偏壓施加至該基板固持件。該第一歷時等於該第二歷時與該第三歷時的總和。可循環地執行該方法。
依據本發明之另一實施例,一種電漿蝕刻方法包含:在一處理腔室中產生一感應耦合式電漿,並且利用被導向設置於該處理腔室中之基板之第一表面的第一電子束在該第一表面處形成第一聚合物層。該第一電子束係在面對該第一表面之電子源電極的第二表面處藉由第一負偏壓在第一歷時期間產生。該方法更包含:在該第一歷時之後藉由利用在第二歷時期間施加的第二負偏壓使該感應耦合式電漿之正離子朝向該第一表面加速,以蝕刻該第一聚合物層及該基板的該第一表面。
依據本發明之又另一實施例,一種電漿處理設備包含:一處理腔室;一第一直流(DC)功率供應節點;一電子源電極,其係耦合至該第一DC功率供應節點且包含第一表面;一基板固持件,其係設置於該處理腔室中;以及一射頻(RF)源功率耦合元件,其係設置於該處理腔室外,該RF源功率耦合元件係配置以將RF源功率感應式地耦合至在該處理腔室內所產生的電漿。該電子源電極係配置以利用由該第一DC功率供應節點供應至該電子源電極的第一脈衝DC偏壓電位在該處理腔室中產生脈衝電子束。該第一表面位在該處理腔室內。該基板固持件包含面對該第一表面的第二表面。
以下詳細討論各種實施例之產生與使用。然而,應理解,本文所述之各種實施例可應用於各種特定情況中。所述之特定實施例僅係說明產生和使用各種實施例的特定方式,而不應於受限範圍內加以解釋。
精密電漿處理(例如原子層蝕刻(ALE)處理及原子層沉積(ALD)處理)可利用表面改質技術來增進對基板處的後續反應之控制。習知的表面改質技術可能係耗時且不精密的。例如,使表面化學作用啟動和停止的氣體注射和處理腔室抽空時間可能需要非所欲之較長時間尺度以達到期望的結果。因此,使習知的表面改質步驟加速係有可能的,但僅有在犧牲精度的情況下可得。
在電漿處理期間,可將源功率耦合至源功率耦合元件(例如,螺旋諧振器的線圈)以產生電漿。電漿可包含反應性物種及非反應性物種,例如電子、離子、及自由基。可將偏壓功率施加至基板固持件,以將能量耦合至被基板固持件所支撐之基板處的電漿物種。可利用電子束以調整電漿特性並且在基板表面處引發反應。在電漿處理期間調制源功率、偏壓功率、電子束生成、及氣體注射之其中一或多者之施加情況的先進脈衝技術(APT),可有利地在基板處實現精密控制。
電子束介導的處理可用以在主體電漿內且亦在基板表面處激發化學作用。撞擊在基板表面上的電子(例如,彈道電子)可在基板表面處產生懸鍵並激發化學作用(例如聚合物生長)。電子亦可能穿透深入基板的特徵部中,其取決於電子能量及基板材料。可使用適當的電位梯度以使穿過所生成之電漿的電子束中的電子減慢,俾使該射束中的一些或所有電子在主體電漿內進行交互作用。此等交互作用可於主體電漿內激發化學作用,例如聚合作用。
可利用在處理腔室中生成的現有電漿來產生電子束。現有的電漿可為任何合適類型的電漿如感應耦合式電漿(ICP)、電容耦合式電漿(CCP)、表面波電漿(SWP)、波加熱電漿等。電漿可透過AC功率源(例如RF電源、特高頻(VHF)源等)加以維持。可將DC偏壓施加至處理腔室內的導電表面,以從電漿中產生電子束。例如,可將負DC偏壓施加至現有電漿附近的導電表面,從而將帶正電之離子吸引至導電表面,其因離子轟擊所引起之二次發射而產生電子束。可將脈衝DC偏壓或雙極DC偏壓施加至介電質表面,只要脈衝的持續時間短於電漿帶電物種通量使表面帶電並消除介電質前方之電場所花費的時間即可。
歸因於電子的高能量,使得所產生之電子束可實質上垂直於導電表面。DC偏壓可直接控制電子束的產生。換言之,當施加DC偏壓時,可實質上瞬間地「啟動」電子束。相似地,當去除DC偏壓時,可實質上瞬間地「關閉」電子束。
習知上利用氣體切換來實現基板表面上之化學作用(如聚合物生長),其可能係緩慢且不精密的。電子束介導的處理可有利地提供另一種方式來獲得相似或改良的結果,而沒有與氣體切換相關的缺點。例如,氣體切換無法被輕易實施,且無法在單層聚合物生長之時間尺度下切換。換言之,氣體切換可能受限於比與單一單層至若干單層之聚合物生長相關的時間尺度更長的時間尺度。然而,使用鄰近現有電漿的DC偏壓電極,可有利地在與單一單層至若干單層之聚合物生長相同的時間尺度下(或甚至更快)啟動和關閉電子束。歸因於DC偏壓與電子束之間的關係的即時性,使得可嚴密地控制聚合作用。例如,在基板處或在主體電漿中的聚合物生成本質上可為近乎數位式的(亦即,聚合物生長的「開」和「關」狀態)。聚合物生成速率亦可在電子束關閉時呈相對較低,而在電子束啟動時呈相對較高(亦即,聚合物生長的「高」和「低」狀態)。
在許多實施例中,一種電漿處理方法包含在一持續時間內連續地提供氣體至處理腔室中和提供AC源功率至源功率耦合元件。AC源功率在處理腔室中產生電漿。在提供氣體及AC源功率時,將第一負偏壓施加至電子源電極。第一負偏壓產生被導向基板固持件的電子束。接著,在仍提供氣體及AC功率時,從電子源電極去除第一負偏壓。第一負偏壓的去除中止了電子束的產生。在該持續時間的部分或全部期間將第二負偏壓(例如,由AC功率所產生的DC自給偏壓)施加至基板固持件。
AC源功率可為RF源功率,其被感應式地耦合至電漿。源功率耦合元件可為例如螺旋形線圈或平面線圈。基板可被基板固持件固定。基板可包括面對電子束的表面。在一實施例中,該方法為電漿蝕刻處理。在電漿蝕刻處理期間,利用電子束在基板表面處形成聚合物層,隨後利用電漿之離子對聚合物層和基板表面一起進行蝕刻。
本文所述之電漿處理的實施例方法可有利地實現對電漿處理的單層級控制。例如,該等實施例方法可有利地被應用於涉及高深寬比特徵部及/或高精度需求的各種電漿處理中,例如圖案化、ALD、準ALD、ALE、準ALE、自對準接觸窗(SAC)蝕刻、高深寬比接觸窗(HARC)蝕刻、及用於形成接觸窗、NAND結構、動態隨機存取記憶體(DRAM)的其他處理等等中。該等實施例方法亦可有利地增進電漿處理期間的輪廓控制。所述之實施例的另一個可能優點為使得期望的化學作用能夠優先在基板的水平表面上被激發。該等實施例方法可進一步有利地促成在很少或沒有氣體切換之情況下進行循環電漿處理。本文所述之實施例的另一可能優點為即使在沒有自限性化學反應的情況下,仍可在電漿處理期間提供原子層控制。實施例方法亦可有利地改善區域選擇性蝕刻處理(例如,SAC處理或圖案化)中的空間控制。
以下提供的實施例描述電漿處理(尤其係使用脈衝電子束的電漿處理)之各種系統、設備、及方法。以下說明描述該等實施例。利用圖1及圖2描述包括電子源電極及源功率耦合元件的兩個實施例電漿處理設備。利用圖3描述包括DC脈衝和偏壓脈衝之電漿處理的實施例方法的示意性時序圖。利用圖4描述電漿蝕刻的實施例方法。利用圖5描述使用DC脈衝和偏壓脈衝之電漿處理的另一實施例方法。利用圖6描述一實施例電漿處理系統。利用圖7及圖8描述電漿處理的兩種實施方式,第二種為電漿蝕刻處理。
圖1顯示根據本發明之包括電子源電極及源功率耦合元件的例示性電漿處理設備的示意圖。
參照圖1,電漿處理設備100包含處理腔室10及源功率耦合元件112。處理腔室10包含導電材料,並且可在全部或某些導電表面處接地。在某些實施例中,取決於製程應用,處理腔室10的某些表面可塗佈有抗蝕刻介電材料,例如Y2O3、陽極氧化鋁、或其他化合物。在一實施例中,源功率耦合元件112係設置於處理腔室10的外部。或者,可將源功率耦合元件112設置在處理腔室10的內部。源功率耦合元件112接收源功率SP,其在許多實施例中可為AC源功率。源功率SP係耦合至處理腔室10,並且在處理腔室10內產生電漿20。
在許多實施例中,源功率耦合元件112為RF耦合元件。在一實施例中,源功率耦合元件112為如圖示之同軸ICP線圈。源功率耦合元件112可為具有任何合適的幾何形狀之感應線圈,例如圓柱形(例如螺旋)線圈、平面(例如蝸線)線圈等。在某些實施例中,在螺旋諧振器配置中,源功率耦合元件112可被接地的圓柱形屏蔽所包圍。雖然顯示為圍繞處理腔室10的側壁,但源功率耦合元件112亦可被設置在處理腔室10的上方或內部。例如,源功率耦合元件112亦可為依電容耦合配置的形式設置在處理腔室10中的電極。
電漿20可包含電子21、離子、及自由基27的混合物。離子可帶正電或帶負電。例如,電漿20可包含電子21及帶正電的離子25。電漿20可為任何合適類型的電漿。在一實施例中,電漿20為ICP。在其他實施例中,電漿20可為CCP、SWP、波加熱電漿、及其他者。電漿20可於電子源電極14附近產生。
電子源電極14包含設置在處理腔室10內的射極表面15。電子源電極14可被完全設置在處理腔室10內(如圖所示)或部分設置在處理腔室內。將DC偏壓V DC 施加至電子源電極14以在處理腔室10內產生包含彈道電子22的電子束29。在一實施例中,DC偏壓V DC 為負DC偏壓。DC偏壓V DC 可為連續的、脈衝的、或脈衝雙極的。藉由吸引電漿20的離子25以撞擊在射極表面15上並產生彈道電子22,電子源電極14的射極表面15可用作電子發射器。彈道電子22可具有顯著高於電漿電位的能量,從而使它們能夠實質上不受阻礙地通過電漿20。
電子束29可實質上垂直於射極表面15。例如,DC偏壓V DC 的數值可足以將實質垂直的速度賦予電子束29的彈道電子22。如圖所示,電子束29被導向設置在處理腔室10中的基板固持件16。基板固持件16可為例如靜電吸盤。基板140可被基板固持件16所支撐。基板140包括相對的表面19,其可接收穿過電漿20之入射的彈道電子22。
選用性地,亦可將AC功率施加至電子源電極14。選用性的AC功率可用作用於電漿20的額外來源。在一實施例中,選用性的AC功率為RF功率。在另一實施例中,選用性的AC功率為VHF功率。
基板固持件16接收一偏壓,該偏壓可為RF偏壓V RF ,如圖所示。例如,RF偏壓V RF 可避免在連續電壓偏移下會發生的基板140處帶電荷之情況。在許多實施例中,RF偏壓V RF 為負值。RF偏壓V RF 可使帶正電的離子25或其他帶電物種朝向相對的表面19加速。處理腔室10可於基板固持件16處包含偏壓的返回路徑(另一DC表面、接地表面、或受反向偏壓的表面)。例如,返回路徑可鄰近電子源電極14或另一合適位置,其可取決於特定實施例的特定設計要求。
電子束29中之電子的行為(例如,路徑、能量等)可取決於電子源電極14與基板固持件16之間的電位特性。例如,至少三種電位可能影響電子束29的行為。這三種電位可為DC偏壓V DC 、電漿電位、及RF偏壓V RF 。該等電位之間的關係可能在電子束29中之電子位於電漿20中時影響該等電子的能量,從而造成具區別性的定性狀態。
如圖所示,電子束29中之電子可被視為處於三種不同的狀態(彈道電子22、俘獲電子23、及俘獲並傾卸之電子24)。當DC偏壓V DC 遠大於電漿電位與RF偏壓V RF 之峰間平均的組合時,可產生彈道電子22。彈道電子22的能量可為足夠大而足以減小或有效消除彈道電子22與電漿20中之物種的交互作用截面。因此,彈道電子22可實質上不受阻礙地穿過電漿,並在具有足夠能量之情況下到達相對的表面19,以破壞鍵結且/或改變在基板140處的反應性。
當DC偏壓V DC 遠小於電漿電位與RF偏壓V RF 之峰間平均的組合時,可產生俘獲電子23。在此狀態下,電子束29中之電子的能量係足夠小,從而在電漿20內被阻滯和「俘獲」。俘獲電子23可與電漿20中之物種有較大的交互作用截面,從而與中性氣體發生許多碰撞。此外,可減慢俘獲電子23,使得俘獲電子23的能量與電漿電位相當。
俘獲並傾卸之電子24可被視為處於彈道和俘獲狀態之間的「混合狀態」。當DC偏壓V DC 與電漿電位和RF偏壓V RF 之組合相當(例如,稍高)時,可產生俘獲並傾卸之電子24。在此狀態下,電子束29之電子與電漿20中之物種有不可忽略的交互作用截面。換言之,俘獲並傾卸之電子24可具有足夠的能量以穿過電漿20而沒有進行交互作用,或者即使在電漿20內進行交互作用之後仍保持朝向基板固持件16的軌跡。在俘獲並傾卸之狀態下,電子束29之電子可具有能量使得一部分電子直接穿過電漿20、一部分電子在電漿20中被完全俘獲、且其餘部分進行交互作用然後離開電漿20。結果,在俘獲並傾卸之狀態下穿過電漿20之電子的角分佈比在彈道狀態下穿過電漿20之電子的角分佈更高。
在彈道狀態之一範例中,DC偏壓V DC 可為約500 V、RF偏壓V RF 可為關斷的、且電漿電位可為約30V。在此情況下,電子束29之相當大部份的電子將為彈道電子22,其在具有接近470 V之能量的情況下到達相對的表面19。在此狀態下,在電子束29與電漿20之間可能實際上不會發生交互作用。然而,撞擊在基板140之相對的表面19上的彈道電子22可具有足夠的能量以產生懸鍵並激發化學反應(例如聚合物形成)。
在俘獲狀態之一範例中,DC偏壓V DC 可為約500 V、電漿電位可為約30V、且峰間RF偏壓V RF 可為約650 V。在此狀態下,電子束29之相當大部份的電子將作為俘獲電子23而保留在電漿中。例如,俘獲電子23可促進主體電漿聚合作用(例如,氟碳化物碎片)。電漿20之解離亦可利用俘獲電子23加以控制。例如,弱電漿源可能具有較小的解離度,從而允許藉由電子束29而非源功率來控制聚合作用。
根據本發明之實施例,圖2顯示包含電子源電極及源功率耦合元件之另一例示性電漿處理設備的示意圖。圖2之電漿處理設備可為本文所述之其他電漿處理設備(例如,圖1的電漿處理設備100)的替代配置(例如,具有可依不同方式配置的同樣特徵)。以類似方式標記的元件可如前所述。
參照圖2,電漿處理設備200包含設置在處理腔室10中的電子源電極14及基板固持件16,所有的該等元件皆可如前所述。與圖1所示之電漿處理設備100形成對比,電漿處理設備200包含設置於處理腔室10之外部和上方的源功率耦合元件212。源功率耦合元件212可為圖1之源功率耦合元件112的特定實施例。源功率耦合元件212可為平面感應線圈。
在一實施例中,源功率耦合元件212為依盤餅形(pancake) ICP配置方式設置於處理腔室10上方的盤餅形感應線圈。可將受DC偏壓的法拉第籠設置在盤餅形感應線圈與電子源電極14之間,以減小或消除它們之間的耦合。抑制線圈與其他金屬表面之間的電流耦合之另一種方法可為在電子源電極14之面對線圈的表面中包含凹槽以增加阻抗。可以足夠的速率脈衝DC偏壓V DC 以避免石英窗帶電。替代地或附加地,電子源電極14可包含諸如槽孔的結構性去耦機構以防止影像電流(image current)。電子源電極14亦可包含配置以用作法拉第屏蔽的DC表面。
亦可藉由將源功率耦合電極212設置於電子源電極14的外徑65之外而進一步減小源功率耦合元件212與電子源電極14之間的耦合,如圖所示。換言之,源功率耦合電極212的內徑66可大於外徑65。
根據本發明之實施例,圖3顯示包含直流脈衝和偏壓脈衝之電漿處理的例示方法之示意性時序圖。該示意性時序圖可表示由本文所述之電漿處理設備或電漿處理系統中之任何者(例如圖1之電漿處理設備100或圖2之電漿處理設備200)所執行的電漿處理方法。
參照圖3,示意性時序圖300包含指示源功率SP施加至源功率耦合電極之情況的源脈衝334、指示DC功率施加至電子源電極之情況的DC脈衝332、以及指示偏壓功率BP施加至基板固持件之情況的偏壓脈衝336。示意性時序圖300亦可包含指示氣體注入至處理腔室中之情況的氣體脈衝338。例如,如圖所示,氣體脈衝338可為連續的,因為氣體脈衝原則上可處於較長的時間尺度(至少為停留時間之數量級)。可於電漿處理期間循環式地施加脈衝至電漿處理設備。例如,可週期性地施加脈衝,使得脈衝型樣隨脈衝週期331而重複,如圖所示。
如圖所示,可連續地施加源功率SP。例如,源脈衝334可具有相等於脈衝週期331的源脈衝歷時335。附加地或替代地,可脈衝源功率SP,俾使源脈衝歷時短於脈衝週期331。相似地,氣體可被連續地注入而具有相等於脈衝週期331的氣體脈衝歷時339、或者亦可在脈衝週期331內加以調整。在一實施例中,在電漿處理期間連續地施加源功率SP及氣體。
在脈衝週期331之一部分期間啟動DC功率。具體而言,DC脈衝332具有短於脈衝週期331的DC脈衝歷時333。例如,DC脈衝歷時333可有利地小於習知電漿處理中可達到的氣體切換速度。DC脈衝332係用於在處理腔室中產生電子束。電子束係在施加DC功率之情況下實質上瞬間地產生(亦即,「啟動」),並且在去除DC功率之情況下實質上瞬間地中止(亦即,「關閉」)。例如,當DC功率被關閉時,可使電子源電極耦合至接地電位。
DC脈衝歷時333可約為氣體停留時間。在許多實施例中,DC脈衝歷時333短於約500 ms。例如,DC脈衝歷時333可介於約100 ms至約3 s之間。在一實施例中,DC脈衝歷時333為約100 ms。在一實施例中,DC脈衝歷時333為約1 ms。在某些實施例中,DC脈衝歷時333亦可大於3 s。
可在脈衝週期331之一部分期間連續地施加或啟動偏壓功率BP。如前所述,偏壓功率BP可為帶有DC偏移的RF功率。在許多實施例中,偏壓脈衝336具有短於脈衝週期331的偏壓脈衝歷時337。在某些實施例中,在各個脈衝週期331內,偏壓脈衝336之各者係在DC脈衝歷時333之後開始。例如,偏壓脈衝336之各者可緊接在相應的DC脈衝332結束之後開始(如圖所示),或者亦可被延遲。此外,偏壓脈衝歷時337未必延伸至每個脈衝週期331的末端。例如,在偏壓脈衝336之各者之前及/或之後,可存在DC功率與偏壓功率BP兩者皆關閉的區間。
根據本發明之實施例,圖4顯示電漿蝕刻之例示性方法的示意圖,該方法包括使用電子束在基板處形成聚合物層以及對聚合物層和基板一起進行蝕刻。電漿蝕刻之方法可為如本文所述之電漿處理之例示性方法的特定實施例,例如圖3的電漿處理方法。
參照圖4,電漿蝕刻方法400包括射束啟動階段41及射束關閉階段47,在射束啟動階段41期間,在處理腔室內產生被導向基板440的電子束,而在射束關閉階段47期間,電子束被關閉且帶正電之離子25被吸引朝向基板440。可將電漿蝕刻方法400應用於任何合適的蝕刻處理,包括特定類型的蝕刻處理。在一實施例中,電漿蝕刻方法可為SAC蝕刻處理。或者,電漿蝕刻方法400可為HARC蝕刻處理。
在基板440內可包含各種特徵部,例如高深寬比特徵部44,其包括遠小於垂直尺寸61的橫向尺寸63。例如,高深寬比特徵部44可為渠溝、孔洞、或具有較小橫向尺寸和較大垂直尺寸之區域的任何合適形狀。在許多實施例中,高深寬比特徵部44的深寬比(例如,垂直尺寸61除以橫向尺寸63)大於約25。在某些實施例中,高深寬比特徵部44的深寬比大於約50,且在一實施例中約為100。
可將遮罩43設置在基板440的主體材料42上方。薄保形層45可被設置於主體材料42的各種表面上,例如所示之高深寬比特徵部44的側壁及底表面。在一實施例中,薄保形層45為薄氮化物層。高深寬比特徵部44可填充有填充層46。填充層46可為欲在電漿蝕刻處理期間加以蝕刻的目標材料。在一實施例中,填充層46為氧化物填充層。
在射束啟動階段41期間,彈道電子22撞擊在基板440之暴露表面處。彈道電子22可相對於水平表面(如遮罩43、薄保形層45、及填充層46之暴露表面)而實質上呈垂直。帶正電之離子25在射束啟動階段41期間加速遠離基板440,而自由基27(例如,不帶電的物種)之運動可由擴散效應主導。
歸因於入射的彈道電子22,使得聚合物層48可於射束啟動階段41期間生長在基板440的表面上。彈道電子22的垂直特性可有利地促進主要或完全在基板440之水平表面上的聚合物生長,如圖所示。聚合物層48可用以保護未被電漿蝕刻處理特別標定的下伏材料,例如遮罩43及薄保形層45。例如,薄保形層45的幾何(例如,隅角)可被聚合物層48保護。
可藉由將DC偏壓施加至電子源電極而嚴密地控制聚合物層48的生長。例如,即使在聚合物已在薄保形層45及填充層46上生長之後,高深寬比特徵部44仍可有利地保持開啟。相比之下,習知的電漿蝕刻處理可能不利地「夾止(pinch off)」高深寬比特徵部,從而導致特徵部內之材料的蝕刻效率降低。
在射束啟動階段41之後,將包含彈道電子22的電子束關閉(例如,藉由自電子源電極去除DC偏壓)。接著,基板440的暴露表面在射束關閉階段47期間被蝕刻。因此,射束啟動階段41可被視為DC偏壓階段或彈道電子模式,而射束關閉階段47可被視為電漿蝕刻方法400的蝕刻階段或高能離子階段。例如,可將偏壓功率施加至基板固持件,以在射束關閉階段47期間使帶正電之離子25加速至基板440。聚合物層48及填充層46在射束關閉階段47期間被蝕刻。
聚合物層48與填充層46之間可存在適當的化學品,俾使填充層46被去除的量係可控制的。可透過射束啟動階段41的歷時而有利地控制在填充層46上生長之聚合物的量。於是可在射束關閉階段47期間達到填充層46的期望蝕刻深度49。在許多實施例中,蝕刻深度49小於三個單層的填充層46。在一實施例中,蝕刻深度49實質上為一個單層的填充層46。可循環式地執行射束啟動階段41及射束關閉階段47以精確地蝕刻填充層46,而實質上不改變遮罩43及/或薄保形層45。
電漿蝕刻方法400可有利地在無需氣體切換步驟之情況下引起基板440的表面化學作用。射束啟動階段41的歷時可有利地與生長單一的聚合物單層(例如在填充層46上)之時間相似或相同。例如,射束啟動階段41的歷時可與氣體在基板440處的停留時間相當。
在一特定範例中,氟碳化物(其可用於蝕刻氧化物(例如,在SAC蝕刻處理中))可自行生長,並且在習知電漿蝕刻處理中使得保護性氮化物層(例如,在隅角處)的幾何擴大。此等偏離下伏氮化物幾何之情況可能會在小尺寸的開口(例如,當橫向尺寸63約為10–20 nm時)附近(例如對於高深寬比特徵部44)出現問題。例如,在習知電漿蝕刻處理期間未受控制的額外氟碳化物聚合可能會堵塞高深寬比特徵部44的開口。
由於氮化物層遮蔽氧化物層,因此此等受堵塞之特徵部的結果為在蝕刻階段期間防礙所期望之氧化物蝕刻。然而,在電漿蝕刻方法400及電漿處理的其他實施例方法中,在單層形成之時間尺度下對電子束進行數位(或近數位)控制(及因此引起的表面化學及/或主體電漿化學)可有利地減少或消除幾何偽影(geometrical artifacts),從而防止高深寬比特徵部44的堵塞。該等及類似的優點大體上亦可於諸如ALD、準ALD、ALE、準ALE、HARC、NAND元件形成、DRAM元件形成等的電漿處理中實現。
根據本發明之實施例,圖5顯示包括直流脈衝和偏壓脈衝之電漿處理的另一例示性方法的示意性時序圖。圖5之示意性時序圖可表示由本文所述之電漿處理設備或電漿處理系統之任何者(例如圖1之電漿處理設備100或圖2之電漿處理設備200)所執行的電漿處理方法。
參照圖5,示意性時序圖500可為圖3之示意性時序圖300的特定實施例,其中偏壓功率BP係與DC功率同時施加。如圖所示,示意性時序圖500包含具有源脈衝歷時535的源脈衝534、具有DC脈衝歷時533的DC脈衝532、及具有偏壓脈衝歷時537的偏壓脈衝536。亦可以具有氣體脈衝歷時539之氣體脈衝538的型式將氣體注入。
DC脈衝歷時小於脈衝週期531,而源脈衝歷時535及偏壓脈衝歷時537與脈衝週期531相等。或者,可於DC脈衝532的期間施加偏壓脈衝536,但偏壓脈衝536仍可短於脈衝週期531(亦即,在每個脈衝週期531期滿之前結束且/或相對於每個脈衝週期531的起始點而延遲)。作為另一替代方式,可在每個脈衝週期531期間施加多次偏壓脈衝536。例如,一偏壓脈衝可與DC脈衝同時傳遞,而另一偏壓脈衝可於DC功率關閉時傳遞。
在DC脈衝532的期間施加偏壓功率BP可有利地用於調制所產生之電子束中之電子的狀態和調整在主體電漿內及/或基板表面處所誘發的化學交互作用。應注意,DC功率啟動時的偏壓功率BP可與DC功率關閉時的偏壓功率BP相同或不同。
根據本發明之實施例,圖6顯示一例示性電漿處理系統的示意圖,該電漿處理系統包括耦合至直流偏壓供應節點的電子源電極及耦合至源功率供應節點的源功率耦合元件。圖6之電漿處理系統可包含如本文所述之電漿處理設備之任何者,例如圖1之電漿處理設備100或圖2之電漿處理設備200。以類似方式標記的元件可如前所述。
參照圖6,電漿處理系統600包含設置在處理腔室10中之具有射極表面15的電子源電極14。電子源電極14係耦合至DC偏壓產生器電路52,其係進而耦合至DC偏壓供應節點53,DC偏壓供應節點53係耦合至接地50。電子源電極14可經由選用性的AC功率產生器電路58而耦合至選用性的AC功率供應節點59。可將選用性的AC功率供應節點59耦合至選用性的接地51,其在某些實施例中可為接地50。如前所述,AC功率供應節點59可供應RF功率、VHF功率、或任何其他合適的AC功率。
電漿處理系統600亦包含經由源功率產生器電路54而耦合至源功率供應節點55的源功率耦合元件112、以及經由偏壓功率產生器電路56而耦合至偏壓功率供應節點57的基板固持件16。源功率供應節點55及偏壓功率供應節點57亦可經由接地50或經隔離的接地而加以接地。
雖然顯示為單獨的電路,但可取決於給定應用的特定設計參數而根據需要將該等產生器電路及/或該等供應節點之其中一或多者結合。此外,可將處理腔室10的一些或全部的表面接地。該等接地可為公共接地、參考接地、或參考電位。
圖7顯示根據本發明之實施例的電漿處理的例示性方法。圖7之方法可由本文所述之實施例電漿處理設備或電漿處理系統之任何者(例如圖1之電漿處理設備100、圖2之電漿處理設備200、或圖6之電漿處理設備600)執行。此外,本文所述之示意性時序圖(例如圖3之示意性時序圖300或圖5之示意性時序圖500)可與圖7之方法中的一些或所有部分相對應。
參照圖7,方法700包含連續地提供氣體至處理腔室中的步驟701,其係與連續地提供AC源功率至源功率耦合元件的步驟702同時執行,該AC源功率在處理腔室中產生電漿。例如,可於第一歷時期間執行步驟701及702。
在執行步驟701及702的同時,方法700更包含執行步驟703,其將第一負偏壓施加至電子源電極。第一負偏壓產生被導向基板固持件的電子束。在短於第一歷時的第二歷時期間施加第一負偏壓。
在執行步驟703之後,執行步驟704,其從電子源電極去除第一負偏壓以中止電子束的產生。步驟704可具有短於第一歷時的第三歷時。在一實施例中,第一歷時等於第二歷時與第三歷時的總和。
在執行步驟701及702的同時,方法700亦包含執行步驟705,其將第二負偏壓施加至基板固持件。在一實施例中,在第一歷時期間連續地執行步驟705。或者,可在第一歷時之後開始的第四歷時期間執行步驟705。在一實施例中,第四歷時係與步驟705同時開始,並且等於第三歷時。
選用性地,可藉由執行步驟706而重複進行方法700,其中步驟706重複進行步驟701、702、703、704、及705。可根據需要而重複執行選用性的步驟706以循環式地執行方法700。在某些實施例中,在循環地執行方法700的期間,可在實質上大於第一歷時的時間尺度下調制(例如,脈衝)步驟701中所提供之氣體中之一或多者、步驟702中所提供之AC源功率、或步驟705中所提供之第二負偏壓(例如,當連續施加時)。
圖8顯示根據本發明之實施例的電漿蝕刻之例示性方法。圖8之方法可由本文所述之實施例電漿處理設備或電漿處理系統之任何者(例如圖1之電漿處理設備100、圖2之電漿處理設備200、或圖6之電漿處理設備600)執行。此外,本文所述之示意性時序圖(例如圖3之示意性時序圖300或圖5之示意性時序圖500)可與圖8之方法中的一些或所有部分相對應。圖8之方法可為圖7之方法700的特定實施例。
參照圖8,方法800包含在處理腔室中產生電漿的步驟801。在許多實施例中,該電漿為ICP。在產生感應耦合式電漿之後,該方法包含步驟802,其利用被導向設置於處理腔室中之基板之第一表面的電子束在該第一表面處形成聚合物層。該電子束係在面對第一表面之電子源電極的第二表面處藉由第一負偏壓在第一歷時期間產生。
在第一歷時之後,方法800更包含步驟803,其藉由使用在第二歷時期間施加的第二負偏壓使電漿之正離子朝向第一表面加速而蝕刻聚合物層及基板的第一表面。
接著,可重複進行步驟801、802、及803中的一些或所有步驟。例如,在步驟801中的初始電漿生成之後,可在重複進行選用性的步驟804(執行步驟802和803)時連續地產生電漿。換言之,方法800包含重複地形成聚合物層和隨後對聚合物層及基板表面進行蝕刻。替代地或附加地,在執行步驟803之後,可於某個時間點中止電漿生成。在此情況下,可執行返回到步驟801之選用性的步驟805,俾循環地執行方法800。
在此將本發明的例示實施例總結。從整體說明書及本文提出的申請專利範圍亦可理解其他實施例。
範例1:一種電漿處理方法包含循環地執行下列步驟:在第一歷時期間連續地提供一氣體至處理腔室中;在提供該氣體時,在該第一歷時期間連續地提供AC源功率至一源功率耦合元件,該AC源功率在該處理腔室中產生電漿;在提供該氣體及該AC源功率時,在第二歷時期間將第一負偏壓施加至一電子源電極,該第一負偏壓產生被導向基板固持件的電子束,在該第二歷時結束時,在第三歷時期間從該電子源電極去除該第一負偏壓以中止該電子束的產生;在提供該氣體及該AC源功率時,將第二負偏壓施加至該基板固持件;並且其中該第一歷時等於該第二歷時與該第三歷時的總和。
範例2:如範例1之方法,其中施加該第二負偏壓之步驟包含:在該第二歷時之後,在第四歷時期間將該第二負偏壓施加至該基板固持件,該第四歷時短於該第一歷時。
範例3:如範例2之方法,其中該第四歷時等於該第三歷時,且其中該第二負偏壓係在該第二歷時結束時施加。
範例4:如範例1至3之其中一者之方法,其中施加該第二負偏壓之步驟包含:在該第一歷時期間連續地將該第二負偏壓施加至該基板固持件。
範例5:如範例4之方法,其中,該第二負偏壓在該第二歷時期間處於第一數值,且該第二負偏壓在該第三歷時期間處於與該第一數值不同的第二數值。
範例6:如範例1至5之其中一者之方法,其中該第二歷時短於約3 ms。
範例7:如範例1至6之其中一者之方法,其中該第一負偏壓為實質恆定的DC電壓,且其中施加該第二負偏壓之步驟包括將包含負DC偏移的射頻信號施加至該基板固持件。
範例8:一種電漿蝕刻方法包含:在一處理腔室中產生一感應耦合式電漿;利用被導向設置於該處理腔室中之基板之第一表面的第一電子束在該第一表面處形成第一聚合物層,該第一電子束係在面對該第一表面之電子源電極的第二表面處藉由第一負偏壓在第一歷時期間產生;以及在該第一歷時之後,藉由利用在第二歷時期間施加的第二負偏壓使該感應耦合式電漿之正離子朝向該第一表面加速,以蝕刻該第一聚合物層及該基板的該第一表面。
範例9:如範例8之方法,更包含:在該第一歷時期間施加該第二負偏壓,該第二負偏壓小於該第一負偏壓。
範例10:如範例8及9之其中一者之方法,其中該電漿蝕刻方法為ALE處理。
範例11:如範例8至10之其中一者之方法,其中該電漿蝕刻方法為SAC蝕刻處理。
範例12:如範例8至11之其中一者之方法,其中該基板之該第一表面為設置於包含高深寬比之凹陷區域中的填充材料的暴露表面。
範例13:如範例12之方法,其中該高深寬比大於約50。
範例14:如範例8至13之其中一者之方法,更包含:利用被導向該基板之第三表面的第二電子束在該第三表面處形成第二聚合物層,該第二電子束係在該第二表面處藉由第三負偏壓在第三歷時期間產生,其中該第三表面為透過蝕刻該第一聚合物層及該第一表面而形成的經蝕刻之表面;以及在該第三歷時之後,藉由利用在第四歷時期間施加的第四負偏壓使該感應耦合式電漿之正離子朝向該第三表面加速,以蝕刻該第二聚合物層及該基板的該第三表面。
範例15:一種電漿處理設備包含:一處理腔室;一第一DC功率供應節點;一電子源電極,其係耦合至該第一DC功率供應節點且包含第一表面,該電子源電極係配置以利用由該第一DC功率供應節點供應至該電子源電極的第一脈衝DC偏壓電位在該處理腔室中產生脈衝電子束,其中該第一表面位在該處理腔室內;一基板固持件,其係設置於該處理腔室中,該基板固持件包含面對該第一表面的第二表面;以及一RF源功率耦合元件,其係設置於該處理腔室外,該RF源功率耦合元件係配置以將RF源功率感應式地耦合至在該處理腔室內所產生的電漿。
範例16:如範例15之電漿處理設備,其中該RF源功率耦合元件為設置於該處理腔室周圍的感應線圈。
範例17:如範例15及16之其中一者之電漿處理設備,其中該RF源功率耦合元件為一螺旋諧振器。
範例18:如範例15至17之其中一者之電漿處理設備,其中該RF源功率耦合元件為設置於該處理腔室上方的感應線圈。
範例19:如範例15至18之其中一者之電漿處理設備,其中該基板固持件係耦合至第二DC功率供應節點,該第二DC功率供應節點係配置以供應第二脈衝DC偏壓電位。
範例20:如範例15至19之其中一者之電漿處理設備,更包含:一AC功率供應節點,其係耦合至該電子源電極,該電子源電極係進一步配置以將AC功率耦合至該電漿。
雖然已參照說明性實施例而描述本發明,但此實施方式章節不應被解釋為具限制性。該等說明性實施例之修改及組合及本發明之其他實施例對於參照實施方式後的熟習本技藝者而言係顯而易見的。因此,意圖使隨附的申請專利範圍任何此等修改或實施例。
10:處理腔室 14:電子源電極 15:射極表面 16:基板固持件 19:表面 20:電漿 21:電子 22:彈道電子 23:俘獲電子 24:俘獲並傾卸之電子 25:離子 27:自由基 29:電子束 41:射束啟動階段 42:主體材料 43:遮罩 44:高深寬比特徵部 45:薄保形層 46:填充層 47:射束關閉階段 48:聚合物層 49:蝕刻深度 50:接地 51:接地 52:DC偏壓產生器電路 53:DC偏壓供應節點 54:源功率產生器電路 55:源功率供應節點 56:偏壓功率產生器電路 57:偏壓功率供應節點 58:選用性AC功率產生器電路 59:選用性AC功率供應節點 61:垂直尺寸 63:橫向尺寸 65:外徑 66:內徑 100:電漿處理設備 112:源功率耦合元件 140:基板 200:電漿處理設備 212:源功率耦合元件 331:脈衝週期 332:DC脈衝 333:DC脈衝歷時 334:源脈衝 335:源脈衝歷時 336:偏壓脈衝 337:偏壓脈衝歷時 338:氣體脈衝 339:氣體脈衝歷時 400:電漿蝕刻方法 440:基板 531:脈衝週期 532:DC脈衝 533:DC脈衝歷時 534:源脈衝 535:源脈衝歷時 536:偏壓脈衝 537:偏壓脈衝歷時 538:氣體脈衝 539:氣體脈衝歷時 600:電漿處理系統 700:方法 701:步驟 702:步驟 703:步驟 704:步驟 705:步驟 706:步驟 800:方法 801:步驟 802:步驟 803:步驟 804:步驟 805:步驟
為了更完整地理解本發明及其優點,現結合附圖而參照以下描述,其中:
依據本發明之實施例,圖1顯示包括電子源電極及源功率耦合元件的例示性電漿處理設備的示意圖;
依據本發明之實施例,圖2顯示包含電子源電極及源功率耦合元件之另一例示性電漿處理設備的示意圖;
依據本發明之實施例,圖3顯示包含直流脈衝和偏壓脈衝之電漿處理的例示方法之示意性時序圖;
依據本發明之實施例,圖4顯示電漿蝕刻之例示性方法的示意圖,該方法包括使用電子束在基板處形成聚合物層和蝕刻該聚合物層以及基板;
依據本發明之實施例,圖5顯示包括直流脈衝和偏壓脈衝之電漿處理的另一例示性方法的示意性時序圖;
依據本發明之實施例,圖6顯示一例示性電漿處理系統的示意圖,該電漿處理系統包括耦合至直流偏壓供應節點的電子源電極及耦合至源功率供應節點的源功率耦合元件;
依據本發明之實施例,圖7顯示電漿處理的例示性方法;
依據本發明之實施例,圖8顯示電漿蝕刻之例示性方法;
除非另外指出,否則在不同圖示中之對應的數字及符號一般指涉對應的部件。該等圖式係繪製以清楚地顯示實施例的相關態樣,且未必係按比例繪製。在該等圖式中所繪製之特徵的邊緣未必指示該特徵的範圍之終止。
10:處理腔室
14:電子源電極
15:射極表面
16:基板固持件
19:表面
20:電漿
21:電子
25:離子
27:自由基
29:電子束
50:接地
51:接地
52:DC偏壓產生器電路
53:DC偏壓供應節點
54:源功率產生器電路
55:源功率供應節點
56:偏壓功率產生器電路
57:偏壓功率供應節點
58:選用性AC功率產生器電路
59:選用性AC功率供應節點
112:源功率耦合元件
140:基板
600:電漿處理系統

Claims (20)

  1. 一種電漿處理方法,包含循環地執行下列步驟: 在第一歷時期間連續地提供一氣體至處理腔室中; 在提供該氣體時,在該第一歷時期間連續地提供交流(AC)源功率至一源功率耦合元件,該AC源功率在該處理腔室中產生電漿; 在提供該氣體及該AC源功率時, 在第二歷時期間將第一負偏壓施加至一電子源電極,該第一負偏壓產生被導向基板固持件的電子束, 在該第二歷時結束時,在第三歷時期間從該電子源電極去除該第一負偏壓以中止該電子束的產生; 在提供該氣體及該AC源功率時,將第二負偏壓施加至該基板固持件;並且 其中該第一歷時等於該第二歷時與該第三歷時的總和。
  2. 如請求項1之電漿處理方法,其中施加該第二負偏壓之步驟包含: 在該第二歷時之後,在第四歷時期間將該第二負偏壓施加至該基板固持件,該第四歷時短於該第一歷時。
  3. 如請求項2之電漿處理方法,其中該第四歷時等於該第三歷時,且其中該第二負偏壓係在該第二歷時結束時施加。
  4. 如請求項1之電漿處理方法,其中施加該第二負偏壓之步驟包含: 在該第一歷時期間連續地將該第二負偏壓施加至該基板固持件。
  5. 如請求項4之電漿處理方法,其中,該第二負偏壓在該第二歷時期間處於第一數值,且該第二負偏壓在該第三歷時期間處於與該第一數值不同的第二數值。
  6. 如請求項1之電漿處理方法,其中該第二歷時短於約3 ms。
  7. 如請求項1之電漿處理方法,其中該第一負偏壓為實質恆定的DC電壓,且其中施加該第二負偏壓之步驟包括將包含負DC偏移的射頻信號施加至該基板固持件。
  8. 一種電漿蝕刻方法,包含: 在一處理腔室中產生一感應耦合式電漿; 利用被導向設置於該處理腔室中之基板之第一表面的第一電子束,在該第一表面處形成第一聚合物層,該第一電子束係在面對該第一表面之電子源電極的第二表面處藉由第一負偏壓在第一歷時期間產生;以及 在該第一歷時之後,藉由利用在第二歷時期間施加的第二負偏壓使該感應耦合式電漿之正離子朝向該第一表面加速,以蝕刻該第一聚合物層及該基板的該第一表面。
  9. 如請求項8之電漿蝕刻方法,更包含: 在該第一歷時期間施加該第二負偏壓,該第二負偏壓小於該第一負偏壓。
  10. 如請求項8之電漿蝕刻方法,其中該電漿蝕刻方法為原子層蝕刻(ALE)處理。
  11. 如請求項8之電漿蝕刻方法,其中該電漿蝕刻方法為自對準接觸窗(SAC)蝕刻處理。
  12. 如請求項8之電漿蝕刻方法,其中該基板之該第一表面為設置於包含高深寬比之凹陷區域中的填充材料的暴露表面。
  13. 如請求項12之電漿蝕刻方法,其中該高深寬比大於約50。
  14. 如請求項8之電漿蝕刻方法,更包含: 利用被導向該基板之第三表面的第二電子束在該第三表面處形成第二聚合物層,該第二電子束係在該第二表面處藉由第三負偏壓在第三歷時期間產生,其中該第三表面為透過蝕刻該第一聚合物層及該第一表面而形成的經蝕刻之表面;以及 在該第三歷時之後,藉由利用在第四歷時期間施加的第四負偏壓使該感應耦合式電漿之正離子朝向該第三表面加速,以蝕刻該第二聚合物層及該基板的該第三表面。
  15. 一種電漿處理設備,包含: 一處理腔室; 一第一直流(DC)功率供應節點; 一電子源電極,其係耦合至該第一DC功率供應節點且包含第一表面,該電子源電極係配置以利用由該第一DC功率供應節點供應至該電子源電極的第一脈衝DC偏壓電位在該處理腔室中產生脈衝電子束,其中該第一表面位在該處理腔室內; 一基板固持件,其係設置於該處理腔室中,該基板固持件包含面對該第一表面的第二表面;以及 一射頻(RF)源功率耦合元件,其係設置於該處理腔室外,該RF源功率耦合元件係配置以將RF源功率感應式地耦合至在該處理腔室內所產生的電漿。
  16. 如請求項15之電漿處理設備,其中該RF源功率耦合元件為設置於該處理腔室周圍的感應線圈。
  17. 如請求項15之電漿處理設備,其中該RF源功率耦合元件為一螺旋諧振器。
  18. 如請求項15之電漿處理設備,其中該RF源功率耦合元件為設置於該處理腔室上方的感應線圈。
  19. 如請求項15之電漿處理設備,其中該基板固持件係耦合至第二DC功率供應節點,該第二DC功率供應節點係配置以供應第二脈衝DC偏壓電位。
  20. 如請求項15之電漿處理設備,更包含: 一交流(AC)功率供應節點,其係耦合至該電子源電極,該電子源電極係進一步配置以將AC功率耦合至該電漿。
TW109146850A 2020-01-08 2020-12-30 使用脈衝電子束的電漿處理方法 TW202143285A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US16/737,716 2020-01-08
US16/737,716 US20210210355A1 (en) 2020-01-08 2020-01-08 Methods of Plasma Processing Using a Pulsed Electron Beam

Publications (1)

Publication Number Publication Date
TW202143285A true TW202143285A (zh) 2021-11-16

Family

ID=76654955

Family Applications (1)

Application Number Title Priority Date Filing Date
TW109146850A TW202143285A (zh) 2020-01-08 2020-12-30 使用脈衝電子束的電漿處理方法

Country Status (5)

Country Link
US (1) US20210210355A1 (zh)
KR (1) KR20220123674A (zh)
CN (1) CN114902372A (zh)
TW (1) TW202143285A (zh)
WO (1) WO2021141651A1 (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9824941B2 (en) * 2015-11-17 2017-11-21 Lam Research Corporation Systems and methods for detection of plasma instability by electrical measurement
JP2022018776A (ja) * 2020-07-16 2022-01-27 東京エレクトロン株式会社 プラズマ処理装置及びプラズマ処理方法

Family Cites Families (57)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4533448A (en) * 1982-02-19 1985-08-06 Westinghouse Electric Corp. Amine-free and surfactant-free electrodeposition of polyesters, polyamic acids, polyimides, and polyamide-imides
US5510164A (en) * 1994-12-16 1996-04-23 International Business Machines Corporation Single-sided ablative worm optical disk with multilayer protective coating
US6095159A (en) * 1998-01-22 2000-08-01 Micron Technology, Inc. Method of modifying an RF circuit of a plasma chamber to increase chamber life and process capabilities
US6344419B1 (en) * 1999-12-03 2002-02-05 Applied Materials, Inc. Pulsed-mode RF bias for sidewall coverage improvement
JP4334723B2 (ja) * 2000-03-21 2009-09-30 新明和工業株式会社 イオンプレーティング成膜装置、及びイオンプレーティング成膜方法。
US6485572B1 (en) * 2000-08-28 2002-11-26 Micron Technology, Inc. Use of pulsed grounding source in a plasma reactor
US6806201B2 (en) * 2000-09-29 2004-10-19 Hitachi, Ltd. Plasma processing apparatus and method using active matching
JP4877884B2 (ja) * 2001-01-25 2012-02-15 東京エレクトロン株式会社 プラズマ処理装置
US6962879B2 (en) * 2001-03-30 2005-11-08 Lam Research Corporation Method of plasma etching silicon nitride
TW552624B (en) * 2001-05-04 2003-09-11 Tokyo Electron Ltd Ionized PVD with sequential deposition and etching
US20030104141A1 (en) * 2001-08-27 2003-06-05 Amato-Wierda Carmela C. Dielectric barrier discharge process for depositing silicon nitride film on substrates
DE10309711A1 (de) * 2001-09-14 2004-09-16 Robert Bosch Gmbh Verfahren zum Einätzen von Strukturen in einem Ätzkörper mit einem Plasma
US6620670B2 (en) * 2002-01-18 2003-09-16 Applied Materials, Inc. Process conditions and precursors for atomic layer deposition (ALD) of AL2O3
US7901545B2 (en) * 2004-03-26 2011-03-08 Tokyo Electron Limited Ionized physical vapor deposition (iPVD) process
US6897155B2 (en) * 2002-08-14 2005-05-24 Applied Materials, Inc. Method for etching high-aspect-ratio features
KR100752800B1 (ko) * 2003-03-12 2007-08-29 동경 엘렉트론 주식회사 반도체처리용의 기판유지구조 및 플라즈마 처리장치
JP4558296B2 (ja) * 2003-09-25 2010-10-06 東京エレクトロン株式会社 プラズマアッシング方法
US7740737B2 (en) * 2004-06-21 2010-06-22 Tokyo Electron Limited Plasma processing apparatus and method
US7326358B2 (en) * 2004-09-27 2008-02-05 Tokyo Electron Limited Plasma processing method and apparatus, and storage medium
JP4827081B2 (ja) * 2005-12-28 2011-11-30 東京エレクトロン株式会社 プラズマエッチング方法およびコンピュータ読み取り可能な記憶媒体
US7713430B2 (en) * 2006-02-23 2010-05-11 Micron Technology, Inc. Using positive DC offset of bias RF to neutralize charge build-up of etch features
WO2008007944A1 (en) * 2006-07-12 2008-01-17 Technische Universiteit Eindhoven Method and device for treating a substrate by means of a plasma
US7642193B2 (en) * 2006-08-07 2010-01-05 Tokyo Electron Limited Method of treating a mask layer prior to performing an etching process
JP5082338B2 (ja) * 2006-08-25 2012-11-28 東京エレクトロン株式会社 エッチング方法及びエッチング装置
US7829469B2 (en) * 2006-12-11 2010-11-09 Tokyo Electron Limited Method and system for uniformity control in ballistic electron beam enhanced plasma processing system
JP5065787B2 (ja) * 2007-07-27 2012-11-07 東京エレクトロン株式会社 プラズマエッチング方法、プラズマエッチング装置、および記憶媒体
JP5102653B2 (ja) * 2008-02-29 2012-12-19 東京エレクトロン株式会社 プラズマエッチング方法、プラズマエッチング装置及びコンピュータ記憶媒体
US8263499B2 (en) * 2008-03-31 2012-09-11 Tokyo Electron Limited Plasma processing method and computer readable storage medium
JP5171683B2 (ja) * 2009-02-18 2013-03-27 東京エレクトロン株式会社 プラズマ処理方法
JP5364514B2 (ja) * 2009-09-03 2013-12-11 東京エレクトロン株式会社 チャンバ内クリーニング方法
US7993937B2 (en) * 2009-09-23 2011-08-09 Tokyo Electron Limited DC and RF hybrid processing system
US20110139748A1 (en) * 2009-12-15 2011-06-16 University Of Houston Atomic layer etching with pulsed plasmas
WO2011093258A1 (ja) * 2010-01-26 2011-08-04 株式会社 アルバック ドライエッチング方法
JP5558224B2 (ja) * 2010-06-23 2014-07-23 東京エレクトロン株式会社 基板処理方法
US9666414B2 (en) * 2011-10-27 2017-05-30 Applied Materials, Inc. Process chamber for etching low k and other dielectric films
GB2499816A (en) * 2012-02-29 2013-09-04 Oxford Instr Nanotechnology Tools Ltd Controlling deposition and etching in a chamber with fine time control of parameters and gas flow
JP5976377B2 (ja) * 2012-04-25 2016-08-23 東京エレクトロン株式会社 被処理基体に対する微粒子付着の制御方法、及び、処理装置
US9224803B2 (en) * 2013-03-13 2015-12-29 Macronix International Co., Ltd. Formation of a high aspect ratio contact hole
US20140263182A1 (en) * 2013-03-15 2014-09-18 Tokyo Electron Limited Dc pulse etcher
US9017526B2 (en) * 2013-07-08 2015-04-28 Lam Research Corporation Ion beam etching system
US9147581B2 (en) * 2013-07-11 2015-09-29 Lam Research Corporation Dual chamber plasma etcher with ion accelerator
JP6207947B2 (ja) * 2013-09-24 2017-10-04 東京エレクトロン株式会社 被処理体をプラズマ処理する方法
US9117855B2 (en) * 2013-12-04 2015-08-25 Applied Materials, Inc. Polarity control for remote plasma
KR101745686B1 (ko) * 2014-07-10 2017-06-12 도쿄엘렉트론가부시키가이샤 기판의 고정밀 에칭을 위한 방법
US10249498B2 (en) * 2015-06-19 2019-04-02 Tokyo Electron Limited Method for using heated substrates for process chemistry control
US9761459B2 (en) * 2015-08-05 2017-09-12 Lam Research Corporation Systems and methods for reverse pulsing
JP6770848B2 (ja) * 2016-03-29 2020-10-21 東京エレクトロン株式会社 被処理体を処理する方法
JP6759004B2 (ja) * 2016-08-29 2020-09-23 東京エレクトロン株式会社 被処理体を処理する方法
US10818502B2 (en) * 2016-11-21 2020-10-27 Tokyo Electron Limited System and method of plasma discharge ignition to reduce surface particles
US10692724B2 (en) * 2016-12-23 2020-06-23 Lam Research Corporation Atomic layer etching methods and apparatus
US10770305B2 (en) * 2018-05-11 2020-09-08 Tokyo Electron Limited Method of atomic layer etching of oxide
US10790153B2 (en) * 2018-06-29 2020-09-29 Applied Materials, Inc. Methods and apparatus for electron beam etching process
US20200058469A1 (en) * 2018-08-14 2020-02-20 Tokyo Electron Limited Systems and methods of control for plasma processing
EP4050641A4 (en) * 2019-11-08 2023-12-13 Tokyo Electron Limited ENGRAVING PROCESS
US11456180B2 (en) * 2019-11-08 2022-09-27 Tokyo Electron Limited Etching method
TW202232567A (zh) * 2020-10-30 2022-08-16 日商東京威力科創股份有限公司 蝕刻方法及電漿處理裝置
US20220293884A1 (en) * 2021-03-15 2022-09-15 SDK New Materials, Inc. Encapsulated Electronic Device with Improved Protective Barrier Layer and Method of Manufacture Thereof

Also Published As

Publication number Publication date
KR20220123674A (ko) 2022-09-08
US20210210355A1 (en) 2021-07-08
CN114902372A (zh) 2022-08-12
WO2021141651A1 (en) 2021-07-15

Similar Documents

Publication Publication Date Title
US6849857B2 (en) Beam processing apparatus
US6861642B2 (en) Neutral particle beam processing apparatus
JP6002556B2 (ja) プラズマ処理装置およびプラズマ処理方法
KR20210038938A (ko) 플라즈마 공정을 위한 방법 및 장치
US7144520B2 (en) Etching method and apparatus
TWI590294B (zh) Multi-frequency pulsed plasma processing device and its processing method and cleaning method
JP2009010376A (ja) 分離プラズマ制御を利用したハイブリッドエッチングチャンバ
US6909087B2 (en) Method of processing a surface of a workpiece
JPH08181125A (ja) プラズマ処理方法及びその装置
TW201442077A (zh) 用於處理基底的系統與方法
TW202143285A (zh) 使用脈衝電子束的電漿處理方法
TW202306442A (zh) 用於在電漿處理腔室中減少特徵充電的方法及設備
US6909086B2 (en) Neutral particle beam processing apparatus
JP2019519064A (ja) 電荷が中和されたイオンビームのための無線周波数抽出システム
KR20200011342A (ko) 플라스마 처리 장치 및 플라스마 처리 방법
US20040074604A1 (en) Neutral particle beam processing apparatus
JP2001313284A (ja) プラズマ処理方法および装置
CN115066735A (zh) 使用低频偏置脉冲的等离子体加工方法
KR102482734B1 (ko) 고주파 펄스 소스 및 저주파 펄스 바이어스를 이용한 플라즈마 극고종횡비 식각 방법
JP2024514409A (ja) プラズマ処理のための高速中性粒子発生
JPH09162169A (ja) プラズマ処理方法及びその装置
WO2023211665A1 (en) Method to enhance etch rate and improve critical dimension of features and mask selectivity
CN117769757A (zh) 等离子体处理方法