TW201246449A - Superior integrity of high-k metal gate stacks by capping STI regions - Google Patents

Superior integrity of high-k metal gate stacks by capping STI regions Download PDF

Info

Publication number
TW201246449A
TW201246449A TW101105209A TW101105209A TW201246449A TW 201246449 A TW201246449 A TW 201246449A TW 101105209 A TW101105209 A TW 101105209A TW 101105209 A TW101105209 A TW 101105209A TW 201246449 A TW201246449 A TW 201246449A
Authority
TW
Taiwan
Prior art keywords
layer
forming
dielectric material
semiconductor
electrode structure
Prior art date
Application number
TW101105209A
Other languages
English (en)
Other versions
TWI506726B (zh
Inventor
Thilo Scheiper
Sven Beyer
Peter Baars
Original Assignee
Globalfoundries Us Inc
Globalfoundries Dresden Mod 1
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Globalfoundries Us Inc, Globalfoundries Dresden Mod 1 filed Critical Globalfoundries Us Inc
Publication of TW201246449A publication Critical patent/TW201246449A/zh
Application granted granted Critical
Publication of TWI506726B publication Critical patent/TWI506726B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/8238Complementary field-effect transistors, e.g. CMOS
    • H01L21/823878Complementary field-effect transistors, e.g. CMOS isolation region manufacturing related aspects, e.g. to avoid interaction of isolation region with adjacent structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/28008Making conductor-insulator-semiconductor electrodes
    • H01L21/28017Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon
    • H01L21/28026Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon characterised by the conductor
    • H01L21/28123Lithography-related aspects, e.g. sub-lithography lengths; Isolation-related aspects, e.g. to solve problems arising at the crossing with the side of the device isolation; Planarisation aspects
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/762Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
    • H01L21/76224Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using trench refilling with dielectric materials
    • H01L21/76232Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using trench refilling with dielectric materials of trenches having a shape other than rectangular or V-shape, e.g. rounded corners, oblique or rounded trench walls
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823437MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of the gate conductors, e.g. particular materials, shapes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823481MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type isolation region manufacturing related aspects, e.g. to avoid interaction of isolation region with adjacent structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/8238Complementary field-effect transistors, e.g. CMOS
    • H01L21/823828Complementary field-effect transistors, e.g. CMOS with a particular manufacturing method of the gate conductors, e.g. particular materials, shapes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/1025Channel region of field-effect devices
    • H01L29/1029Channel region of field-effect devices of field-effect transistors
    • H01L29/1033Channel region of field-effect devices of field-effect transistors with insulated gate, e.g. characterised by the length, the width, the geometric contour or the doping structure
    • H01L29/1054Channel region of field-effect devices of field-effect transistors with insulated gate, e.g. characterised by the length, the width, the geometric contour or the doping structure with a variation of the composition, e.g. channel with strained layer for increasing the mobility
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • H01L29/4966Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET the conductor material next to the insulator being a composite material, e.g. organic material, TiN, MoSi2
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • H01L29/51Insulating materials associated therewith
    • H01L29/511Insulating materials associated therewith with a compositional variation, e.g. multilayer structures
    • H01L29/513Insulating materials associated therewith with a compositional variation, e.g. multilayer structures the variation being perpendicular to the channel plane
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823418MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of the source or drain structures, e.g. specific source or drain implants or silicided source or drain structures or raised source or drain structures
    • H01L21/823425MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of the source or drain structures, e.g. specific source or drain implants or silicided source or drain structures or raised source or drain structures manufacturing common source or drain regions between a plurality of conductor-insulator-semiconductor structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7842Field effect transistors with field effect produced by an insulated gate means for exerting mechanical stress on the crystal lattice of the channel region, e.g. using a flexible substrate
    • H01L29/7848Field effect transistors with field effect produced by an insulated gate means for exerting mechanical stress on the crystal lattice of the channel region, e.g. using a flexible substrate the means being located in the source/drain region, e.g. SiGe source and drain

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Manufacturing & Machinery (AREA)
  • Ceramic Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Composite Materials (AREA)
  • Materials Engineering (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
  • Electrodes Of Semiconductors (AREA)

Description

201246449 六、發明說明: • 【發明所屬之技術領域】 ' 树明係有關於—種製造包含先進電晶體元件的高精 密積體電路’該先進電晶體元件包括電容增加的間極結 構,該閘極結構包含高介電閘極介電材料。 【先前技術】 製造先進積體電路如CPUs、儲存裝罟Λ〇τ^ χ 』 于衣置、ASICs(特殊應 用積體電路)及類似者,根據特定的電路佈局,需要在給定 的晶片面積上形成許多電路元件。在不同的積體電路、;, 場效電晶體代表一種重要的電路元件型式,實質上決定積 體電路的效能。通常,目前實施多種製程技術,形=效 電晶體,其中,對於許多複雜的電路型式,⑽技術因為 操作速度及/或功率消耗及/或成本效應而成為最好的方式 之一。在使用CMOS技術製造複雜積體電路的過程中,在包 含晶半導體層的基板上,形成百萬個電晶體,亦即n_通道 電晶體及P-通道電晶體。無論場效電晶體是n_通道電晶體 或p-通道電晶體,典型地包括藉由高摻雜區域的介面形成 所謂的ρη-接合’稱為汲極及源極區域,與該高摻雜區域 相鄰為輕推雜或非捧雜的區域如通道區域。在場效電晶體 中’通道區域的傳導性亦為傳導通道的驅動電流能力,是 由閘極電極控制’該閘極電極與該通道區域相鄰且被薄絕 緣層分離。在形成傳導通道之後,由於施加適當的控制電 壓至閘極電極’通道區域的傳導性取決於通道區域中電荷 載體的移動性。 95517 3 201246449 電晶體元件關鍵尺寸的持續縮小已經造成場效電晶體 的閘極長度為50 nm或更小,因而提供具有更高效能及更 高封裝密度的精密半導體裝置。該電晶體的電性效能的增 加與通道長度縮小有關,造成場效電晶體的驅動電流及切 換速度增加。在另一方面,通道長度的縮小與這些電晶體 的通道可控制性及靜漏電流有關。已知為了提供所要的靜 態及動態電流流動可控制性,具有非常短通道的場效電晶 體可能需要在閘極電極結構及通道區域之間增加電容耦 合。一般而言,由於矽/二氧化矽介面的超特性,利用減少 閘極介電材料的厚度來增加電容耦合,該閘極介電材料的 形成通常以二氧化矽材料為基礎,可能結合氮物種。然而, 實施上述辨識程度的通道長度後,以閘極介電材料為基礎 的二氧化矽之厚度可達到1.5奈米或更小,其後由於通過 非常薄閘極介電材料電荷載體的直接隧道,造成明顯的漏 電流。由於更進一步減少二氧化矽閘極介電材料的厚度 後,指數增加的漏電流無法與熱功率設計需求兼容,所以 已經發展其他機制,能更進一步促進電晶體效能及/或降低 整體電晶體尺寸。 例如,藉由在矽通道區域為基礎的電晶體元件中產生 應變元件,可促進電荷載體移動性以及通道的整體傳導 性。對於具有標準晶圖架構的矽材料,亦即(100)表面定 向,通道長度方向定向沿著<100〉均等方向,在電流方向中 拉伸應變可促進電子的傳導性,因而改善η-通道電晶體的 電晶體效能。在另一方面,在電流方向中壓縮應變可增加 95517 4 201246449 電洞的移動性,且可因而提供P-通道電晶體中的超傳導 性。因此,已經發展多應變誘導機制,就其本身而言,需 要複雜的製造順序用於實施适些技術。在進一步裝置比例 之後’「内部」應變誘導源妒嵌入式的應變誘導半導體材料 可代表非常有效率的應變讀導機制。例如,為了促進這此 電晶體的效能,常在P—通道電晶體的及極及源極區域中, 施加併入壓縮應變誘導矽/鍺合金。為了達到此目的,在前 製造階段中,在側向相鄰於p-通道電晶體閘極電極結構的 主動區域中,形成凹槽,藉由間隔層覆蓋n_通道電晶體。 接著以選擇性磊晶生長技術為基礎,用矽/鍺合金填=這些 凹槽。在形成凹槽的蝕刻製程及後續磊晶生長製程過^ 中,為了不使閘極電極的敏感材料如矽為基礎的電極材 料,過度暴露於形成凹槽及選擇性生長矽/鍺合金的環产, 必須封裝P-通道電晶體的閘極電極。其後,可暴露該卩7極 電極結構,且可根據任何適當製程策略,藉由彤:?亟 源極區域,繼續進-步的處理。 4及極及 料 有效率的概念,用 乂改善P-通道電晶體的電晶體效能,其中, 用 晶體通道區域中的應變效率,主要取轉 1到在電
的應變程度,以及此材料對於通道區域的 金内。P 地^變誘導半導體合金的材料組成受限於目二麟。典型 精密選擇性蟲晶沉積方法,…錄合金目前 可獲件的 =約如原子百分比。因此,在通道區域^鍺遭度超 要降低石夕/錯合金對料道區域的侧向抵銷;的改善需 95517 所从’任何保 5 201246449 護間隔結構的寬度必須減小。 克服晶體中提供應變誘導機制外,為了 $ ’曰曰石夕間極電極結構的限制,已經提出 精被的間極電極材料。為此 已从出 料至少部純㈣騎謂的高介極介電材 料,亦即介電常數為μ或更高的介電材料,;造成= 極及通道區域之間的高電容,而提供最小物閉= 付的漏電⑽持在可接受的 字斤 種介電材料如氧化铪材料、氧⑽為了;^到讀目的,多 於精密間極電極結構。再者,心n及類似者可用 多晶卿到電荷載體消耗而降材:附近’ 在,介電材料附近亦可#換多日_二所m 間極介電材料,標準多f用精❹介電常數 再足以提供所需要的間極電 至少在開極介巧料_ ^,為了 極電極材料的傳導性,在_ #^功=數以及增加間 料中,典型併入纲敕八府材枓及/或適當的電極材 特定功函數。、物種(例如’銘、鑭及類似者)的 因此已㈣衫簡密製程策略 法中,可在前製η在些方 介電材料及含金屬的電㈣精在間極材料如高介電常數 功函數,結合多晶石夕材:’可能包含調整金屬物種的 相容性’用於形成精密:效=供;習知製程策略的高 ㈣電曰曰體。然而’為了避免臨界 17 201246449 電壓偏移或是精密高介電常數金屬閘極電極結構的任何其 他變數,必須保證對於包含高介電常數介電材料及含金屬 電極材料的敏感材料系統有可靠的限制。 為了進一步促進精密場效電晶體的裝置效能,已經提 出結合精密高介電常數閘極電極結構及應變誘導機制,例 如,在電晶體的主動區域中藉由併入應變誘導半導體合 金。在此例子中,電晶體的閘極電極結構的封裝可能需要 併入嵌入式的應變誘導半導體合金,必須在不利的要求基 礎上實施。在一方面,例如,在併入應變誘導半導體材料 之前、過程中以及之後,閘極電極結構的限制必須確保敏 感材料系統的完整,以及在另一方面,考慮應變誘導機制 的增進效率,任何保護間隔元件,例如,選擇氮化矽材料 的厚度為較小厚度。所以,典型使用間隔組件的厚度折衷 及精密電晶體的效能增加。 然而,在許多習知方法中,在精密高介電常數金屬閘 極電極結構的圖案化過程中,整體缺陷需要有效率的濕化 學清理製程。為了達到此目的,已經證實SPM(硫酸及過氧 化氫的混合物)溶液是非常有效率的清理劑,然而「有效」 移除精密閘極電極結構中的含金屬電極材料如氮化鈦。在 S P Μ基礎上省略清理步驟或提供較低銷率的清理方法可明 顯地增加整體缺陷,因而造成顯著的產率損失。然而,使 用有效率的SPM清理溶液會造成在精密半導體設针中明顯 的閘極錯誤,詳細說明如第la圖至第If圖所示。 第la圖係根據複雜設計,係示意地顯示半導體裝置 95517 7 201246449 100的俯㈣。如圖所示’裝置⑽或其設計包括主動區 域102a ’其係半導體區域,於其中形成—或多個電晶體。 例如,該主動區域l〇2a包括三個電晶體15〇a,個別具有 閘極電極結構130a。閘極電極結構13〇a可包含複雜材料 系統’包含高介電常數介電材料及含金屬的電極材料,如 上所述。基本上,閘極電極結構13Qa代表傳導線延伸通過 該主動區域馳,並且典型在端部形成隔離區域丨.,側 向刻晝該主動區域lG2a及任何其他的主動區域(未顯 示)。再者,根據設計需求,閘極電極結構130c亦可延伸 在隔離區域職上接近該主動區域l〇2a。在精密應用中, 閘極電極結構腿、丨•的長度可為5Qnm或更小,因而 閘極電極結構13Gc及主動區域論之間的距離可顯著小 於關鍵閘極長度。再者’電晶體15Ga可代表需要併入應變 誘導半導體材料的裝置,該應變誘導半導體材料如石夕/錯合 金’可能結合半導體合金用於適度調整電晶體15()&的臨界 電壓。 所以,根據第la圖所示的幾何架構,在形成該裝置 1〇〇之後,需要多個複雜製程步驟,形成該隔離區域1〇2c 及該主動區域1〇2,其後是用於實施該閘極電極結構 130a、130c的精密圖案化製程,結合形成用於調整該電晶 體150a的臨界電壓半導體合金的任何製程。為了達到此目 的,典型使用複雜濕化學清理方法,對於最後得到的裝置 特性具有負面影響,甚至造成顯著的閘極錯誤。例如,已 經發現,特別是在該閘極電極結構13〇a、13〇c中敏感材料 95517 8 201246449 系統的含金屬電極材料明顯受到破壞或是缺失,造成對應 電曰曰體7L件的降低效能或總錯誤。因此,為了適當地封裝 - 敏感閘極材料系統,在圖案化該閘極電極結構130a、130c 之後,立即提供適當的侧壁間隔結構或保護墊。雖然這概 念明顯地減少閘極錯誤,但是會發生更多的產率損失,其 中,已知特別關鍵區100c顯著地有助於任何的裝置錯誤。 例如,關鍵區l〇〇C之一為閘極電極結構或閘極線13〇c, 位置接近於該主動區域l〇2a。再者,從該主動區域1〇2a 延伸至該隔離區l〇2c的閘極電極結構13〇a之端部亦代表 關鍵帶,其中發現敏感閘極材料的較差完整性。特別是該 主動區域102a附近隔離區域i〇2c的明顯凹陷,提供閘極 電極結構130a、130c較低的效率封裝,其後造成後續製程 中明顯的產率損失’詳細說明如第lb-If圖所示。 第lb圖係根據第la圖中的ib,係示意地顯示半導體 裝置100的橫切面。如圖所示,該裝置1〇〇包括基板1〇1 及石夕材料的半導體層102。當嵌入式絕緣材料(未顯示)形 成在該半導體層1〇2下方時,該基板ι〇1及該半導體層ι〇2 可形成SOI(絕緣體上矽)架構》在其他例子中,當該半導 體層102是該基板101的結晶半導體材料之部分時,該半 導體層102及該基板101形成塊配置。該半導體層1〇2典 裂包括多個主動區域如該主動區域l〇2a,由該隔離區域 102c側向刻晝。該隔離區域1 〇2c典型由二氧化石夕組成, 且具有明顯凹陷102r接近該主動區域l〇2a。再者,該閑 極電極結構130a、130c分別形成在該主動區域1〇2a及該 95517 9 201246449 上’並包括材料系統 料,土含高介電常數介電 =極:電材 知的介電材料如氮氧化石夕及類似者。再者習 包括含金屬蓋或電極材料 ,4系統13i 物種,而得到所要的功 3適當的金屬 ;131包括多個個別材料層,其中,不同材二系 量及組成取決於裝置及製程需求。再者,^特疋數 13〇a、130c包括其他電極材料132,例如::極::構 是介電覆蓋材料133如氣化彻、二氧化二2 合以及類似者。再者,在該材料132及ΐ3ι的== 如由氮化石夕組成的塾或間隔134,因而在該 :成 何敏感材料被受到適當保護。 Μ中任 第lc圖係示意地顯示第la圖中沿著區段 面。因此’如圖所示’在主動區域购上方 ^ 極結構驗,並且一端部延伸至隔離區域1〇二間極電 區域中,該明顯凹陷赂典型存在,並且對於該間極= 結構130a的最後特性可具有顯著影響。 电極 在以下製程技術的基礎上’形成如第lb圖及第1 所示的半導體裝置100。其後,可使用適當的掩膜方二圖 在不同的主動區域中如該主動區域1〇2a,併入所要、 質物種,因而調整基本的電晶體特性如傳導性形式、、9摻 電壓等。典型地必須使用多個清理製程, 臨界 ^成在該隔離 區域102c中某程度的材料腐蝕,其中,蝕刻製程的其 修製程可進一步造成不想要的材料腐鞋。再者,如上所述f 95517 10 201246449 在一些主動區域中,在選擇性磊晶成長技術基礎上,例如, 適當調整P-通道電晶體的臨界電壓,常提供其他半導體材 料(未顯示),其中,對應的掩膜製程結合選擇性磊晶成長 技術以及在隔離區域102c中相關的表面製備製程造成明 顯的材料損失’特別是在該主動區域102a的附近當對應於 P-通道電晶體時。其後,繼續進一步的製程,藉由提供材 料層給系統131,可結合其他熱處理,擴散功函數調整金 屬物種及類似者。最後,在適當製程技術基礎上,沉積該 材料132及該覆蓋材料133可結合附加的犧牲材料如硬掩 膜材料及類似者。應該理解,提供適當功函數金屬,分別 用於P-通道電晶體及n-通道電晶體亦可涉及個別的圖案 化製程。接著,使用精密蝕刻及蝕刻技術,將複雜層堆疊 圖案化,其後沉積間隔層或墊,後續圖案化成為墊^間隔 結構134。為了達到此目的,可使用不同的製程策略,其 中,在其他裝置區域中,稍後製造階段可將間隔或墊材料 圖案化,而在其他例子中,可在沉積間隔材料之前,形成 且圖案化墊材料,該間隔材料可用於形成該結構。 參照第Id圖至第Η圖,製程順序被描述為實例,用 以說明錯誤機制,其中’該閘極電極結構如該閘極電極結 構130c(參照第lb圖)的封裝可能不足,並且造成明顯的 產率損失。然而,應該理解如第lc圖所示,藉由該明顯凹 陷l〇2r造成的閘極電極結構13〇的端部,亦會發生敏感閘 極材料的類似暴露。 第Id圖係示意地顯示在钱刻製程1〇3過程中,該裝置 95517 11 201246449 100用於在相鄰於該隔離區域102c的主動區域i〇2a中, 形成凹槽103a。如圖所示’該覆蓋材料133及該墊134 < 作為蝕刻掩膜。 第le圖係示意地顯示為了移除任何蝕刻副產物及其 他污染的清理製程1〇4過程中的裝置100,亦造成在該四 陷103a中暴露側壁表面區域的一些材料腐蝕。 第If圖係示意地顯示進一步清理製程1〇6過程中的爭 導體裝置100,為了移除天然氧化物及類似者,在開始遞 擇蟲晶成長之前’進行該清理製程106。另一方面,在该 凹陷103a中可能發生某程度的材料腐蝕,因而敏感材料系 先131的側壁表面區域131 s可暴露至該閘極電極結構13〇c 的側壁間隔結構134下方。所以,敏感材料可受到攻擊以 ^被^除’這取決於使用的清理或#刻化學。再者,在進 ^製程過程中,例如,在該凹陷l〇3a中的蟲晶成長應變 。導半導體合金後,可能未有效覆蓋侧壁,因造 成在後續製程中系統⑶的材料破壞。 部處=地1在該閘極電極結構130c(參照第1c圖)的嬙 任何該隔離區域102c的凹陷架構亦可能造成 f感材枓的暴露,因而造成整雜料特性,著偏移。 及半所述’本發明的揭露内容係有關於製造技術 電常數全屬門梅i中,可在前製造階段中’形成精密高介 上述=電極結構’而避免或至少減少-個或多個 【發明内容】 95517 12 201246449 一般而言,本發明提供製造技術及半導體裝置,其中, 減少主動區域附近溝渠隔離區域的凹陷程度,以超效率確 保敏感閘極材料的整合。已經知道,特別是在接近主動區 域的溝渠隔離區域的凹陷架構造成閘極錯誤或閘極退化, 而明顯地造成產率損失。根據本發明揭露的原理,藉由提 供適當的介電覆蓋層,在隔離區域中完成超表面形態,對 於多種清理方法造成超阻性,因而在形成高介電常數金屬 閘極電極結構的複雜製造製程之前及其過程中,明顯地降 低過度的材料腐蝕。由於在主動區域附近的超表面形態, 可在進一步處理過程中,例如,至少對於一種電晶體型式, 在形成應變誘導半導體合金之後,保留敏感閘極材料的封 裝。再者,溝渠隔離區域的超蝕刻阻性亦可用於改善整體 表面形態,例如,在選擇性形成臨界調整半導體合金的製 程順序過程中,典型地產生p-通道電晶體及η-通道電晶體 的主動區域之間的任意高度差。例如,由於存在具有超触 刻阻性的介電覆蓋層,可使用適當高度的主動區域,而不 明顯地影響主動區域附近溝渠隔離區域的表面形態。 本發明揭露的一種方法包括使用第一介電填充材料, 在半導體裝置的半導體層中,形成溝渠隔離區域,其中, 溝渠隔離區域侧向刻晝在半導體層中的主動區域。該方法 復包括在第一介電材料上,使用第二介電材料,形成覆蓋 層,其中,該第一及第二介電材料具有不同的材料組成。 此外,該方法包括在主動區域及溝渠隔離區域上,形成閘 極電極結構,其中,包含該覆蓋層。 95517 13 201246449 本發明揭露的另一方法包括凹陷溝渠隔離區域的第一 介電材料以及在凹陷的第一介電材料上形成第二介電材料 成為覆蓋層,而在半導體裝置的半導體層中,形成溝渠隔 離區域。該方法復包括在溝渠隔離區域的覆蓋層上,形成 閘極電極結構,其中,該閘極電極結構包括高介電常數介 電材料。 本發明揭露一種半導導體裝置包括溝渠隔離區域,側 向刻晝半導體層巾的主動區域。㈣渠隔離輯包括第一 介電材料以及形成在第一介電材料上的第二介電材料,其 中,該第一及第二介電材料的材料組成不同。該半導體裝 置復包括在主動區域的通道區上形成的閘極電極結構,其 中’該閘極電極結構包括材m賴㈣統包括高介 電常數介電材料及含金屬電極材料1極電極結構復包括 在高介電常數介電材料及含金屬電極材料的側壁 保護墊。 【實施方式】 雖然本發明可參照以下詳細說明的實施例及圖式,作 ^應該理解,以下的詳細說明及圖式並不限制本發明及揭 露的特^實施例,描述的實施例只適用於朗本發明的不 同方面,本發明的範圍如申請專利範圍所定義的内容。 本申請針對閘極錯誤的問題,閘極錯誤是發生:習知 方法在前製造階段中形成高介電係數閉極電極結構時發 生。為了達到這個目的,藉由提供適t的介電覆蓋芦,明 顯地增進溝渠隔離區域的表面㈣,對於多_刻 201246449 反應濕化學清理方法’具有明顯地增加強度,因而特別是 • 在提供臨界調整半導體合金及類似者所需要的複雜製程之 - 前,明顯地減少或實質上避免過度的材料移除。由於超表 面型態,在進行進一步複雜製造製程之後,例如,併入應 變誘導半導體材料、適應P-通道電晶體及n__通道電晶體的 高度之後,可保留敏感閘極材料的封裝。特別地,可明顯 地減少在主動區域鄰近的隔離區域明顯凹陷區造成的任何 閘極錯誤,因此造成製造製程中較佳產率,其中,可在前 製造階段中,形成高介電常數金屬閘極結構。 參照第2a圖至第2j圖,詳細說明其他實施例,亦可 參照第la圖至第If圖。 第2a圖係示意地顯示在前製造階段中半導體裝置2〇〇 的橫切面。如圖所示’該裝置200可包括基板2〇1如半導 體材料或適合形成於其上或是在半導體層2〇2上的任何其 他載體材料。當在該半導體層202下提供嵌入式的絕緣材 料(未顯示)十,該基板201及該半導體層202可形成s〇I 配置,而在其他例子中,當考慮塊配置時,該半導體層2〇2 可直接連接該基板201的結晶半導體材料。再者,在該半 導體層202上方形成硬掩膜層210,在所示的實施例中, 可包括第一掩膜層210a如二氧化矽層,其後為第二掩膜層 210b,例如,氮化矽材料。可在任何已建立的製程技術基 礎上,形成層210a、210b,例如,該層210a的氧化作用., 或是熱活化CVD(化學蒸氣沉積)的沉積。同樣地,可用任 何適當的沉積技術沉積該層210b。該第一掩膜層210a厚 95517 15 201246449 度約為10 nm至25 nm’在溝渠隔離區域中形成介電覆蓋 層時,在進一步製程中提供足夠的製程空間。再者,該層 21〇b厚度約為60至100 nm,取決於整體裝置需求。因此, 該第一掩膜層210a的厚度21 Ot典变地大於接收習知溝渠 隔離區域的半導體裝置的氧化層,如上所述,請參照該半 導體裝置100。 第2b圖係示意地顯示進一步製造階段中的裝置2〇〇, 其中’形成溝渠202t,延伸通過該半導體層202,因而侧 向刻晝多個主動區域如主動區域2〇2a、202b。為了達到這 個目的’為了圖案化掩膜層21〇,可使用電阻材料,在微 影餘刻製程基礎上,將該掩膜層21〇適當圖案化,其後該 掩膜層210作為蝕刻該半導體層2〇2的硬掩膜。為了達到 這個目的’可使用習知方法中任何已知的非等向蝕刻技術。 第2c圖係示意地顯示裝置2〇〇,具有形成在該溝渠 2〇2t内以及形成在該掩膜層210上方的第一介電材料 211。可用任何適當技術形成該材料211,例如,使用氧 :及/或使用熱活化的CVD技術的沉積,形成或沉積塾材 $例如,二氡化矽墊材料。其後,可使用高密度等離子 匕積方去,沉積另一個二氧化矽材料,因而實質上避免盔 填充該溝渠202t。 …、 第2d圖係示意地顯示材料移除製程2〇5過程中的襞置 該材料移除製程205可作為化學機械平面化或是使用 性當蝕刻方法的拋光製程,用於相對於該掩膜層210b選擇 移除一氧化矽材料。所以,如同習知的sTi(淺溝渠隔離) 95517 16 201246449 製程技術’該層21〇b的氮化矽材料可作為cMp停止材料。 * 第k圖係示意地顯示該裝置200暴露至選擇的反應蝕 • 刻氣體208,關於該掩膜材料21〇b,較佳地可移除該材料 211,以及關於該主動區域202a、202b,可選擇性移除該 材料211。為了達到這個目的,有多個高選擇性蝕刻方法, 例如,氫氟酸及類似者。例如,移除該層21〇a的材料,該 層210b的「蝕刻下」程度可較不關鍵’因為可在後續製程 中,有效補償該層210a中的對應材料腐蝕。在蝕刻製程 208過程♦’關於該主動區域202a、202b的表面202s,該 介電材料211的表面211s之凹陷程度表示為21ir,且可 被調整。例如’該凹陷程度211r可被調整為約5至5〇mn, 取決於在後續製造階段中,填充在該溝渠2〇2t中的另一介 電材料的钮刻阻性。 第2f圖係示意地顯示該半導體裝置2〇〇,具有形成在 該掩膜層21〇b上方以及形成在該第一介電材料211上的第 二介電材料212,因而填充該隔離區域202t。在一些實施 例中’以沉積含矽及氮的介電材料的形式提供該介電材料 212 ’在高密度等離子CVD或低壓CVD的基礎上,使用於沉 積氮化發材料的方法。在沉積該材料212之前或之後,進 行退火製程,將該介電材料211提高密度,例如,在沉積 材料211之後(參照第2c圖),因而該材料211及212結合 可靠的填充該隔離溝渠202t,以及提供所需的介電及機械 特性’而該材料212可提供對於濕化學蝕刻化學如氫氟酸 的超#刻阻性。 95517 17 201246449 在其他實施例中,該材料212可以是對於二氧化矽材 料具有高蝕刻選擇性的任何其他介電材料,亦即該材料 211 ’可用已知的CVD技術沉積無定型碳材料。 第2 g圖係示意地顯示在另一材料移除製程2 〇 9過程中 的裝置2〇〇,例如’在使用已知方法的平面化製程,例如, 移除氮化石夕材料,其中,該層210a可作為停止材料。在其 他實施例中’為了實質暴露該層2i〇a,可適當選擇拋光時 間來控制移除製程209。在其他實施例(未顯示)中,可形 成該掩膜層21〇(參照第2a圖),包含薄停止層,例如,以 氧化铪及類似者的形式,提供在第2a圖的層21〇a、21〇b 之間。例如,對應停止層的層厚度可選擇為2至l〇 nm, 其後用於有效控制移除製程209。氧化铪為已知的材料, 亦可作為在該裝置200的後續製程中有效的高介電常數介 電材料。 第2h圖係示意地顯示在後續蝕刻製程2丨3中的萨置 200’其中,可用任何適當的敍刻化學如氣敗酸及乙二醇的 混合物(HFEG),或任何其他適當的蝕刻化學,對於矽材料 有高選擇性,降低材料211及212組成的溝渠隔離區域2〇2c 的高度表示為212r。在這例子中,可降低高度而不影響該 主動區域202a、202b。該層210a的材料亦可被移除一此, 取決於製程213的蝕刻化學之選擇性。如果需要,可在^製 程213之前、過程中或之後,移除任何控制材料如氧化給 及類似者,而使用掩膜層210a的剩餘部分作為適當的蝕刻
保護層。 X 95517 18 201246449 . 第2i圖係示意地顯示在移除掩祺層2i〇a(參照2h)之 後的裝置200。藉由使用已知的濕化學_方法完成移除, .例如’藉由使用HF,其中,在該隔離區域202c中的覆蓋 層212可實質上保留先前建立的表面形態。 所以,在具有所要表面形態的隔離區域202c基礎上, 繼續後續的製程’其中,該介電覆蓋層212可在任何清理 方法中提供超強度,該清理方法典型地包含反應劑,可有 效移除任何氧化石夕為基礎的材料。例如,在一些製程方法 中’可在-種形式的主動區域上,例如,在主動區域2〇2a 上’選擇性形成臨界調整半導體材料,而其他的主動區域 如該主動區域202b,可被適當覆蓋。為了達到這個目的, 可使用已知的掩膜方法及選擇性磊晶成長技術結合適當清 理方法,其中,該介電覆蓋層212可明顯地減少該隔離區 域202c任何未被掩膜區的過度凹陷。對於該主動區域 202a、202b,為了進一步使用非對稱製程造成的整體表面 ,形態,使用阻抗掩膜以及使用適當的蝕刻化學移除該介電 覆蓋層212的一部分,可選擇性移除在先前掩膜區中覆蓋 層212的材料。在其他例子中’藉由凹陷該主動區域202a 以及於凹陷中再成長半導體合金,完成接收臨界調整半導 體合金的主動區域202a及不接收對應半導體合金的主動 區域202b的高度差,其中,可適當地選擇爭導體合金的凹 陷程度及/或厚度,得到所要的厚度。 在其他實施例中’如上所述,並參照§亥半導體裝置 100’在圖案化精密高介電常數金屬閘極電極結構之後,可 95517 19 201246449 $成應變誘導半導體合金,其中,該介電覆蓋層212的超 強度可明顯地降低暴露敏感閘極材料的機率。 第2 j圖係示意地顯示在進一步進階製造階段中的半 導體裝置2 0 〇。如圓如--=r j.4. 曰 如圖所不可在该主動區域202a上,形成 電曰曰體25Ga的閘極電極結構23〇a,以及可在該主動區域 2〇2b上,形成電晶體250b的閘極電極結構230b。如第la Q斤示取决於整體佈局需求,該閘極電極結構23〇匕 亦可在該隔離區域2Q2c上方延伸端部。再者,可在靠近該 主動區域2G2a的隔離區及2G2c上,形成閘極電極結構 23〇C。該閘極電極結構230a…230c可包括材料系統231作 為問極絕緣層’且可包括高介電常數介電材料231b,可結 a S知的閘極介電材料231a如二氧化石夕、氮氧化石夕及類似 者再者,可在該閘極絕緣層231上,形成含金屬閘極材 料232a ’該含金屬閘極材料232a可包含氮化鈦、氮化钽 及類似者。再者,可提供半導體為基礎的電極材料Μ〗。 該材料232、232a及該閘極絕緣層231可被墊或侧壁間隔 物234封裝,且可提供介電覆蓋層233。例如,當電晶體 250a、250b代表不同型式的電晶體如p-通道電晶體及n_ 通道電晶體’該閘極電極結構230a的功函數調整金屬物種 及類似者可不同於閘極電極結構230b。再者,在精密應用 中’該閘極電極結構230a…230c可具有閘極長度50 nm或 更小。 再者,在該主動區域202a中,可提供臨界電壓調整半 導體合金知矽/鍺合金251a,作為通道區251的部分,因 95517 20 201246449 而與對應的閘極絕緣層231形成介面251s。所以,如上所 . 述’由於該隔離區域202c中介電覆蓋層212的存在,除了 . 該隔離區域202c的超表面形態,該介電材料211的高度可 小於介面251s所定義的高度,如高度差251(1所指示。 再者,在一些實施例中,凹槽2〇3a可被填充或過度填 充適當的應變誘導半導體材料253如矽/鍺合金、矽/錫合 金、矽/鍺/錫合金、矽/碳合金及類似者。在另一方面,取 決於整體裝置需求,該材料253及251a不存在該主動區域 202b 中。 如第2j圖所示,可用上述製程技術形成半導體裝置 200,亦可參照該半導體裝置100,亦即在形成具有超表面 形態的隔離區域202c之後,由於該介電覆蓋層212,可繼 續進一步製程’將適當的槽摻雜物種併入該主動區域 202a、202b中’其中,其他的再工作製程不會負面影響最 後得到區域202c的表面形態。其後,如果需要,可將材料 251a併入該主動區域202a中,而該主動區域202b可被如 氧化物硬掩膜材料及類似者掩膜。如上所述,為了得到關 於該主動區域202b所要的表面程度’在成長該材料251a 之前,可將區域202a凹陷。接著,如上所述,且參照該裝 置100,可用製程技術形成該閘極電極結構230a…230c。 在形成該閘極電極結構230a··· 230c的製程中,可形成墊或 間隔物234,可靠地限制該敏感閘極材料231a、232a。由 於該介電覆蓋層212的強度’可避免或顯著地減少明顯的 凹陷部分,例如,該部分l〇2r(參照第lb圖至第if圖), 95517 21 201246449 因而亦增加該墊234及該敏感材料231、2孤 、因此’本發明提供製造技術及半導體裝置,其 由減少溝渠隔離區域的表面形態來、9 屬閘極電極結構的封裝。為了達到 溝;’凹陷此材料且提供適當“丄 ”電材枓—介電材料對於多個 触刻阻性。在此方式中,可得到增加其;== 製造階段中1供高介電常數金屬閘極電極結I。在刖 此技4人士參照本發明的說明 的其他修改及變異。因此,本發明的說明僅用 靡習此技藝之人士實施本發明。可以理解請: 主題及本發明描述的内容視為較佳實施例。 【圖式簡單說明】 本發明的進-步實施例被定義於申請專利範圍中,並 且參照附隨圖式及以下詳細說明可更瞭解本發明。 第la圖係示意地顯示半導體裝置的俯視圖,該半導體 裝置包括習知製程策略為基礎而形成的高介電常數金屬間 極電極結構; 第lb圖及第lc圖係示意地顯示第“圖的裝置之橫切 面; 第Id圖至第if圖係示意地顯示形成嵌入式應變誘導 半導體合金的習知製程順序之橫切面圖,根據習知策略而 造成明顯的閘極錯誤;以及 第2a圖至第2j圖係根據實施例,係示意地顯示藉由 95517 22 201246449 提供另一介電覆蓋層,在具有超表面形態的溝渠隔離區域 ' 基礎上,形成高介電常數金屬閘極電極結構之不同製造階 , 段過程中的半導體裝置之橫切面圖。 【主要元件符號說明】 100 、 200 半導體裝置 100C 關鍵區 101 ' 201 基板 102 、 202 半導體層 102a、202a、202b 主動區域 102c 隔離區域 102r 明顯凹陷 103 、 213 蝕刻製程 103a 凹陷 104 清理製程 106 進一步清理製程 130a、130c、230a、 230b、230c閘極電極結構 131 敏感材料糸統 131s 側壁表面區域 132 、 232 電極材料 133 介電覆蓋材料 134 間隔 150a、250a 電晶體 202c 溝渠隔離區域 202s、21 Is 表面 95517 23 201246449 202t 203a 205 、 209 208 210 210a 210b 210t 211 211r 231 231a 、 231b 232a 233 251 251a 251d 251s 253 溝渠 凹槽 製程 蝕刻氣體 掩膜層 第一掩膜層 第二掩膜層 厚度 第一介電材料 凹陷程度 材料糸統 閘極介電材料 含金屬閘極材料 介電覆蓋層 通道區 矽/鍺合金 .λ.. 局度差 介面 材料 95517 24

Claims (1)

  1. 201246449 七、申請專利範圍: I —種方法,係包括: …在半導體裝置的半導體層中,藉由使用第—介電材 料形成溝渠隔離區域,該溝渠隔離區域側向刻晝該半 體層中的主動區域; 介冤材料上,藉由使用第 w布一兀电何科形成 覆盘層’該第—及第二介電材料具有不同的材料組成; 以及 在該主動區域及包含該覆蓋層的該溝渠隔離區域 上’形成閘極電極結構。 2.如申請專利範圍第i項所述的方法,其卜形成閘極電 極結構包括形·極祕層,以便包括高介電常數介電 材料’以及在該閘極絕緣層上方,形成含金屬的電 料。 •如申請專利範圍第2項所述的方法,其中,形成該問極 電極結構復包括在該閘極絕緣層及該含金屬的電極材 料之側壁上,形成保護墊。 •如申請專利範圍第丨項所料方法,其中,形成該覆蓋 層包括至少用該第-介電材料填充隔離溝渠,凹陷該第 一介電材料,以及在該凹陷的第—介電材料上形成該 一介電材料。 .如申請專利範圍第4項所述的方法,其中,凹陷該第一 介電材料包括調整該第一介電材料的高度至低=該 導體層的表面之高度。 、 95517 1 201246449 6· =請專利範圍第i項所述的方法,復包括在形成該間 才》電極結構之前,在該主動區域上形成半導體合金。 7 請專利範圍第6項所述的方法,其中,形成該半導 。金包括凹陷該主動區域’以及在該凹陷巾選擇性沉 積該半導體合金。 8. =申請專利範圍第丨項所述的方法,復包括該閘極電極 構存在時’在4主動區域巾形成凹槽,以及在該凹槽 中形成應變誘導半導體材料。 9. 如申請專利範圍第8項所述的方法,其中,該應變誘導 半導體材料包括至少錯、錫及碳其中之一。 10. 一種方法,係包括: 、在半導體裝置的半導體層中,藉由凹陷溝槽隔離區 ,的第-介電材料’形成該溝渠隔離區域,以及在該凹 陷第-介電材料上,形成第二介電材料作為覆蓋層;以 在該溝渠隔離區域的該覆蓋層上,形成閘極電極結 構,該閘極電極結構包括高介電常數介電材料。 u.如申請專利範圍第10項所述的方法,其中,凹陷該第 =介電材料包括調整該第—介電材料的高度至低於該 半導體層的表面之高度。 12·如申請專利範圍第10項所述的方法,其中,形成第二 ”電材料作為覆蓋層包括沉積含矽及氮層以及進行平 面化製程。 13·如申請專利範圍第10項所述的方法,復包括在形成該 95517 201246449 閘極電極結構之前,在主動區域上形成半導體合金,藉 w 由該溝渠隔離區域’在該半導體層中側向刻晝該主動區 - 域。 14. 如申請專利範圍第11項所述的方法,其中,形成該閘 極電極結構包括形成層堆疊,係包括包含該高介電常數 介電材料的閘極絕緣層,以及在該閘極絕緣層上方的含 金屬的電極材料,圖案化該層堆疊,以及在該圖案化的 層堆疊之側壁上,形成保護整。 15. 如申請專利範圍第14項所述的方法,復包括在主動區 域中形成凹槽以及在該凹槽中,形成應變誘導半導體合 金’精由該溝渠隔離區域5在該半導體層中側向刻畫該 主動區域,。 16. 如申請專利範圍第10項所述的方法,復包括在該半導 體層上形成第一掩膜層,以及在該第一掩膜層上形成第 二掩膜層,且使用該第一及第二掩膜層作為蝕刻掩膜, 用於在該半導體層中形成溝渠。 17. 如申請專利範圍第16項所述的方法,其中,該第一掩 膜層包括氧化矽材料以及具有約10 nm(奈米)或更大的 厚度。 18. —種半導體裝置,係包括: 溝渠隔離區域,係側向刻晝在半導體層中的主動區 域,該溝渠隔離區域包括第一介電材料及形成在該第一 介電材料上的第二介電材料,該第一及第二介電材料的 材料組成不同,以及 95517 3 201246449 - 間極電極結構,係形成在該主動區域的通道區上,λ 5亥閘極電極結構包括材料系統,係包括高介電常數介電. 材料及含金屬的電極材料,該閘極電極結構另包括形成· 在該高介電常數介電材料及該含金屬的電極材料的側 壁上的保護塾。 19. 如申請專利範圍第18項所述的半導體裝置,其中,該 通道區域包括半導體合金。 20. 如申請專利範圍第18項所述的半導體裝置,其中,該 第一介電材料延伸高度至小於該閘極電極結構的閘極 絕緣層及該通道區域所形成的介面之高度。 95517 4
TW101105209A 2011-03-01 2012-02-17 藉由覆蓋淺溝槽隔離區域的較優整合性高介電係數金屬閘極堆疊 TWI506726B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE102011004922.3A DE102011004922B4 (de) 2011-03-01 2011-03-01 Verfahren zur Herstellung von Transistoren mit Metallgatestapeln mit erhöhter Integrität

Publications (2)

Publication Number Publication Date
TW201246449A true TW201246449A (en) 2012-11-16
TWI506726B TWI506726B (zh) 2015-11-01

Family

ID=46671234

Family Applications (1)

Application Number Title Priority Date Filing Date
TW101105209A TWI506726B (zh) 2011-03-01 2012-02-17 藉由覆蓋淺溝槽隔離區域的較優整合性高介電係數金屬閘極堆疊

Country Status (6)

Country Link
US (1) US8916433B2 (zh)
KR (1) KR101396519B1 (zh)
CN (1) CN102683261B (zh)
DE (1) DE102011004922B4 (zh)
SG (2) SG10201405133YA (zh)
TW (1) TWI506726B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10173887B2 (en) 2013-03-15 2019-01-08 Robert Bosch Gmbh Epi-poly etch stop for out of plane spacer defined electrode

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9502418B2 (en) 2014-10-02 2016-11-22 International Business Machines Corporation Semiconductor devices with sidewall spacers of equal thickness
US20160118353A1 (en) 2014-10-22 2016-04-28 Infineon Techologies Ag Systems and Methods Using an RF Circuit on Isolating Material
CN106486377B (zh) * 2015-09-01 2019-11-29 中芯国际集成电路制造(上海)有限公司 鳍片式半导体器件及其制造方法
US10535550B2 (en) * 2017-08-28 2020-01-14 International Business Machines Corporation Protection of low temperature isolation fill
KR20200137016A (ko) * 2018-04-27 2020-12-08 도쿄엘렉트론가부시키가이샤 접촉이 향상된 캡 층 형성용 영역 선택적 증착
US11728173B2 (en) * 2020-09-30 2023-08-15 Taiwan Semiconductor Manufacturing Co., Ltd. Masking layer with post treatment
KR20220085482A (ko) 2020-12-15 2022-06-22 삼성전자주식회사 반도체 소자

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6037238A (en) * 1999-01-04 2000-03-14 Vanguard International Semiconductor Corporation Process to reduce defect formation occurring during shallow trench isolation formation
US6204185B1 (en) * 1999-05-24 2001-03-20 United Microelectronics Corp. Method for forming self-align stop layer for borderless contact process
US6297126B1 (en) * 1999-07-12 2001-10-02 Chartered Semiconductor Manufacturing Ltd. Silicon nitride capped shallow trench isolation method for fabricating sub-micron devices with borderless contacts
US6403482B1 (en) * 2000-06-28 2002-06-11 International Business Machines Corporation Self-aligned junction isolation
US6586814B1 (en) * 2000-12-11 2003-07-01 Lsi Logic Corporation Etch resistant shallow trench isolation in a semiconductor wafer
KR100451513B1 (ko) * 2002-05-07 2004-10-06 주식회사 하이닉스반도체 반도체 소자의 콘택홀 형성 방법
JP2006351694A (ja) * 2005-06-14 2006-12-28 Fujitsu Ltd 半導体装置およびその製造方法
JP4756926B2 (ja) * 2005-06-17 2011-08-24 Okiセミコンダクタ株式会社 素子分離構造部の製造方法
US7763534B2 (en) * 2007-10-26 2010-07-27 Tela Innovations, Inc. Methods, structures and designs for self-aligning local interconnects used in integrated circuits
CN101079391B (zh) * 2006-05-26 2012-01-25 中芯国际集成电路制造(上海)有限公司 用于半导体器件的具有高间隙填充能力的方法
KR100905194B1 (ko) * 2006-07-03 2009-06-26 주식회사 하이닉스반도체 반도체 소자의 트랜지스터 형성 방법
CN101154615A (zh) * 2006-09-25 2008-04-02 上海华虹Nec电子有限公司 形成源漏底部绝缘隔离的方法
KR100821089B1 (ko) * 2006-12-27 2008-04-08 동부일렉트로닉스 주식회사 반도체 소자 및 그 제조 방법
JP5141029B2 (ja) * 2007-02-07 2013-02-13 富士通セミコンダクター株式会社 半導体装置とその製造方法
JP2009212450A (ja) * 2008-03-06 2009-09-17 Toshiba Corp 半導体装置およびその製造方法
JP2009290069A (ja) * 2008-05-30 2009-12-10 Renesas Technology Corp 半導体装置およびその製造方法
DE102009021489B4 (de) * 2009-05-15 2012-01-12 Globalfoundries Dresden Module One Llc & Co. Kg Erhöhen der Abscheidegleichmäßigkeit für eine zur Schwellwerteinstellung in einem aktiven Gebiet vorgesehene Halbleiterlegierung

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10173887B2 (en) 2013-03-15 2019-01-08 Robert Bosch Gmbh Epi-poly etch stop for out of plane spacer defined electrode
TWI652728B (zh) 2013-03-15 2019-03-01 德商羅伯特博斯奇股份有限公司 用於面外間隔體界定電極的磊晶式多晶矽蝕刻停止

Also Published As

Publication number Publication date
DE102011004922A1 (de) 2012-09-06
TWI506726B (zh) 2015-11-01
KR20120099598A (ko) 2012-09-11
DE102011004922B4 (de) 2016-12-15
SG10201405133YA (en) 2014-10-30
KR101396519B1 (ko) 2014-05-22
US8916433B2 (en) 2014-12-23
CN102683261A (zh) 2012-09-19
US20120223407A1 (en) 2012-09-06
CN102683261B (zh) 2015-09-02
SG183635A1 (en) 2012-09-27

Similar Documents

Publication Publication Date Title
TWI508145B (zh) 製作替代金屬閘極及接觸金屬之結構及方法
TWI438867B (zh) 具不同型式與厚度的閘極絕緣層之cmos裝置及其形成方法
JP5003515B2 (ja) 半導体装置
TWI411109B (zh) 半導體裝置及製造半導體裝置之方法
TWI383490B (zh) 半導體裝置之製造方法
JP5326274B2 (ja) 半導体装置および半導体装置の製造方法
TWI231044B (en) Semiconductor device
TW201246449A (en) Superior integrity of high-k metal gate stacks by capping STI regions
TWI446455B (zh) 在半導體裝置中藉由使用在雙應力襯層上方之額外層而獲得之n通道電晶體之增進的電晶體效能
TWI447898B (zh) 半導體裝置及其製造方法
TW200933820A (en) Method of forming high-k gate electrode structures after transistor fabrication
TW200919640A (en) Semiconductor device and a method of manufacturing the same
JP2009043794A (ja) 半導体装置の製造方法
TW201108352A (en) Silicon nitride hardstop encapsulation layer for STI region
JP4771024B2 (ja) 半導体装置の製造方法
JP2007288096A (ja) 半導体装置及びその製造方法
TW201208001A (en) Manufacturing method of semiconductor device and semiconductor device
KR20120067973A (ko) 증착 비균일성을 감소시킴으로써 채널 반도체 합금을 포함하는 트랜지스터에서의 임계 전압 변화의 감소
US8524591B2 (en) Maintaining integrity of a high-K gate stack by passivation using an oxygen plasma
TW201246400A (en) Formation of a channel semiconductor alloy by a nitride hard mask layer and an oxide mask
US20120235245A1 (en) Superior integrity of high-k metal gate stacks by reducing sti divots by depositing a fill material after sti formation
JP2012501078A (ja) アクティブ層の厚み減少を伴う歪トランジスタを形成するための構造歪を与えられた基板
TW201240096A (en) Performance enhancement in transistors by reducing the recessing of active regions and removing spacers
TW200947623A (en) An etch stop layer of reduced thickness for patterning a dielectric material in a contact level of closely spaced transistors
JP5280434B2 (ja) 半導体デバイスにおける分離層の形成

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees