TW200414455A - Semiconductor device and method for manufacturing the same - Google Patents

Semiconductor device and method for manufacturing the same Download PDF

Info

Publication number
TW200414455A
TW200414455A TW092127632A TW92127632A TW200414455A TW 200414455 A TW200414455 A TW 200414455A TW 092127632 A TW092127632 A TW 092127632A TW 92127632 A TW92127632 A TW 92127632A TW 200414455 A TW200414455 A TW 200414455A
Authority
TW
Taiwan
Prior art keywords
semiconductor
substrate
semiconductor device
pad electrode
electrode
Prior art date
Application number
TW092127632A
Other languages
English (en)
Other versions
TWI227050B (en
Inventor
Yukihiro Takao
Original Assignee
Sanyo Electric Co
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanyo Electric Co filed Critical Sanyo Electric Co
Publication of TW200414455A publication Critical patent/TW200414455A/zh
Application granted granted Critical
Publication of TWI227050B publication Critical patent/TWI227050B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3114Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed the device being a chip scale package, e.g. CSP
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/481Internal lead connections, e.g. via connections, feedthrough structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/11Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14636Interconnect structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/023Redistribution layers [RDL] for bonding areas
    • H01L2224/0237Disposition of the redistribution layers
    • H01L2224/02377Fan-in arrangement
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/05005Structure
    • H01L2224/05009Bonding area integrally formed with a via connection of the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05541Structure
    • H01L2224/05548Bonding area integrally formed with a redistribution layer on the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0556Disposition
    • H01L2224/0557Disposition the external layer being disposed on a via connection of the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/03Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/148Charge coupled imagers
    • H01L27/14806Structural or functional details thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01005Boron [B]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01013Aluminum [Al]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01024Chromium [Cr]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01075Rhenium [Re]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01082Lead [Pb]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/014Solder alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/102Material of the semiconductor or solid state bodies
    • H01L2924/1025Semiconducting materials
    • H01L2924/10251Elemental semiconductors, i.e. Group IV
    • H01L2924/10253Silicon [Si]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1204Optical Diode
    • H01L2924/12042LASER
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Electromagnetism (AREA)
  • Manufacturing & Machinery (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Solid State Image Pick-Up Elements (AREA)

Description

200414455 玖、#明說明 [發明所屬之技術領域] 本發明乃關於一種配列多赵 0幻夕數球狀導電端子之 BGA(Ball Grid Array,球柵陣列)型半導體裝置。 [先前技術] 近年來,關於三次元封奘姑分 衣技術,此外關於新型封裝技 術,CSP(ChipSizePackage,曰 η ρ » α 8日日片尺寸封裝)乃受到矚目。 所謂的CSP是指具備與半導體晶片 ^ q yr形尺寸略同大小的 外形尺寸之小型封裝。 以往,BGA(Ban Grid Array,球拇陣列)型半導體 乃做為CSP的-種而為人所知。此_型半導體裳置係 將由銲錫等金屬構件所組成之球狀的導電端子,以格 配列多數於封裝體的一主要平面上 文卞®上,亚與搭載於封裝體的 其他面上之半導體晶片進行電性連接。 而於組裝此BGA型半導體裝置於電子機器時,藉由將 各個導電端子壓合於印刷基板上的配線圖案上,來電性連 接半導體晶片及搭載於印刷基板上的外部電路。 上述BGA型半導體裝置相較於具備在側部突出之導 針(曰Lead Pln)之S0P(Small 〇utline〜匕#,小外型封幻 或是QFi>(Quad Flat Package,四方扁平封裝)等其他咖 型半導體裝置’其具有可設置較多數的導電端+,並可達 到小型化之優點。此BGA型半導體裝置具有例如作為搭載 於行動電話上之數位相機的影像感測器晶片(mage sensM chip)之用途。 315108 5 200414455 第3 0圖係顯示習知b g A型半導坪壯 第30圖(A)係顯示此BGA型半導體裝 勺枝各構成, 圖。而第30圖⑻係顯示& BGA型 表面側的斜視 斜視圖。 牛、肢裝置之背面側的 於此BGA型半導體裝置1〇ι中, 過環氧樹脂105a、l05b,而密封於、^曰曰片1〇4乃透 弟 1及弟 2玻璃其也 102、1〇3之間。於第2玻璃基 土板 W的一主要平面卜, 丨即於BGA型半導體裳置1〇1的背面 亦 ^丄, 以格子狀配置多數 勺球狀端子1〇6。此導電端子1〇6乃透過第i 連接於半導體晶片於多數的第1配線1〇7上,連: 有刀別從半導體晶片1 〇4的内部拉屮 山7 出的鋁配線,而各球狀 立而子1 06則與半導體晶片1 04作電性連接。 關於此BGA型半導體裝置1〇1的剖面構造,乃細第
”圖詳細說明。第31圖係顯示沿著切割線,被分割成各 個晶片之BGA型半導體裝置i 〇!的剖面圖。 於配置於半導體晶片104表面之絕緣心⑽上設置第 1配線107。此半導體晶片1〇4係藉由樹脂i〇5a而與第丄 玻璃基板1〇2相接合…卜’此半導體晶片ι〇4的背面則 係藉由樹脂105b而與第2玻璃基板1〇3相接合。 然後,第1配線107的一端與第2配線丨1〇相連接。 此第2配線1 1 〇從第}配線丨〇7的一端延伸至第2玻璃基 板103的表面。而於延伸至第2破螭基板1〇3上的第2配 線上’形成球狀的導電端子1 〇 6。 上述技術記載於例如日本特許公表2〇〇2_5 12436號公 315108 6 200414455 報中。 然而,於上述BGA型半導體裝置1〇1中 配線107與第2配、線1 10的接觸面積非常小,@而在此接 觸部分恐會產生斷線。此外,帛i配、線i 〇7的階梯覆蓋率 (step coverage)亦有可能產生問題。 [發明内容] 因此,於本發明中,設置從半導體晶片的背面側到達 銲墊電極之導孔(viahole)’並藉由埋設於此導孔的柱狀端 子,而使得銲墊電極及突起電極作電性連接。 此外,於本發明中,連接半導體晶片的銲墊電極及延 伸=此半導體晶片背面之再配線層,且於此再配線層上形 成大之电極日守,a又置從半導體晶片背面側到達銲墊電極之 導孔’並藉由埋設於此導孔的柱狀端+,而使 連接。 包注 “再者,於本發明中,連接半導體晶片的銲塾電極及接 者於此半導體日日日η面之支#基板側的再配線層,且於此 =己線=上形成突起電極時,設置從支樓基板側到達鲜塾 电之導孔,並藉由埋設於此導孔的柱狀端子, 作電性連接。 狀而子’而使兩者 :此’:防止從半導體晶片的銲塾電極開始至半導體 月面的犬起電極為止的配線產生斷線及階一、 化的倍艰 弟復盖率劣 h ’而可仔到可靠性高的BGA型 [贫施方式] 衣置。 接下來,參照圖面,來詳細說明本發 J弟1實施形 3】51〇8 7 200414455 態。 首先,‘、、、第8圖來說明此半導體裝置的構造。第8 圖(A)係為從碎晶片1〇A的背面所觀察之切割線周圍的平 面圖,第8圖(B)係A、、从t 。 )糸為&者弟8圖(A)的χ_χ線的剖面圖。 此半導體裝置係顯示沪荽如& # ^ σ °彳、、'泉,將經過後述製程處理後 的矽晶圓分割成多數A曰Η沾处…/ 数日日片的狀怨(圖中係分割為2個的晶 片)。 碎日日片1 0 Α例如a p m, p u ^ 為 CCD(Chai*ge Coupled Device,電 荷耦合元件)影像感測器晶 3曰曰片的表面上形成有擴 張銲墊電極1 1。此擴張4曰轨兩^ ^ ,、、、干私極1 1係將一般用於打線接 合(Wire Bonding)的銲墊電 包枝擴張至切割線區域為止之雷 極。擴張銲墊電極U的表面 " . · · 未圖不之氮化矽膜等鈍化 胰(paSSlvatl0n film)包覆。 片心的表面上,透㈣士 / 于塾電極11之石夕晶 1? “…透過例如由環氧樹脂所組成之樹脂層
V -Ά為支撐基板之透明玻璃基板13相接著。 然後,將從石夕晶片1 〇 A發而不丨、本 、 乃1(JA月面到達擴張銲墊電極n之 :孔η進行開口’並以埋設於此導孔”内的方式,來形 成例如由銅(CU)之導電材料所構成之柱狀端子二= 端子20係與擴張銲墊電極 .2〇 « ^ Β μ 忭电拴連接。此外,此柱狀 而子20及矽日曰片1〇Α乃藉由 30來進行絕緣。 、^孔17側壁之絕緣層 然後’再配線層2 1從柱狀踹早 ρ面卜Β 柱狀'而子20延伸至矽晶片1〇Α 的月面上,且於此再配線層2ι上包
Mask)22,並於其開口部 W錫罩 戰紅錫大起23(突起電極)。 315108 200414455 干錫大起2j τ藉由在所希望的位置上形成多數的方 二::rBGA構造。如此,可形成議片_的擴 突“極η開始’至形成於該福背面之銲錫 為止之配線。而本發明因為利用埋設於導孔1 7之 柱狀端子20來進行配線,因此不易引 蓋率亦伴。士从. I且丨白梯覆 土 b外’配線之機械性強度亦較高。 曰此外,亦可以對應銲錫突起23的形成位置,而於矽 二片W的背面設置緩衝材16。這是為了達料錫突起 日士,^度之故。#此’於裝設此半導體裝置於印刷基板 才错由印刷基板及銲錫突起23之熱膨脹率的差所產生的 =’來防止銲錫突起23切晶片似發生損傷。緩衝 —16例如可以光阻材料或是有機膜形成,亦可以銅(Cu 等金屬形成。 此外,如第8圖所示,導孔17雖是筆直地進行開口, ,是並不侷限於此,如第9圖所示,該導孔17的剖面亦可 Y、成從表面開始恐往深處愈細的錐面形狀。第9圖(A) ^為矽晶圓的切割線周圍的平面圖,第9圖(B)係為沿著第 9 .圖(A)的χ-χ線的剖面圖。藉此,當如後所述般藉由電鍛 去來形成柱狀端子20時,則具有可以以濺鍍法來形成電鍍 用種晶層(seeds layer) 1 8等優點。 ^接下來針對此半導體裝置的製造方法來加以說明。如 2 1圖所不,使矽晶圓丨0的表面上,形成有未圖示的半導 歧積體電路(例如CCD影像感測器晶片)。然後於該矽晶圓 表面上,形成如上所述之擴張銲塾電極1 1。此擴張鮮墊 315108 9 200414455 兒極11係由鋁、鋁合金、或是銅等金屬所組成,其厚度約 為 1 // m。 接下來如第2圖所示,塗佈例如由環氧樹脂所組成之 树月曰層1 2。然後’如第3圖所示,透過此樹脂層1 2,將玻 肖基板1 3接著於矽晶圓丨〇的表面。此玻璃基板丨3具有作 為矽晶圓1 0的保護體及支撐體的功能。然後,於接著該玻 ^基板13的狀態下,進行矽晶圓1〇的背面研磨,亦即所 月的月研(Back Grind),而將其厚度加工至約1〇〇以m。其 中,在進行機械式研磨之後,亦可藉由化學蝕刻處理來使 =磨面平整。此外,亦可不進行研磨處理,而僅僅進行濕 式或乾式姓刻處理。 面开=1來如第4圖所示’於已進行背研的石夕晶圓背 位置而::材16。此緩衝材16乃對應銲錫突起23的形成 .成::成。緩衝材16例如可以光阻材料或是有機膜來形 ,•裝置的用途 而安的丨月況下加以省略。 形成貫通石夕晶圓10而到達擴張銲墊電極 例如::。此導:17的深度叫m。此外,其寬度 勺為40”,其長度約為2〇〇_。 關於形成導孔17的方 圓10開孔之方 /有利用雷射光束而對矽晶 之方法。其中方用濕式_法或乾夠咖 圖所示加工成錐面形狀。可猎由控制雷射光束’而如第9 下來針對形成柱狀蠕子2〇及再配線層Η之製程加 315108 10 200414455 以。兄:。如第5圖所示,首先,於包含導孔17内的全部面 ^ f 由電漿 CVD(Plasma Chemical Vap〇r DeP〇sition,電 :,子虱相沉積法)來形成厚度約為1 00 " m的絕緣層3〇。 π p為了對柱狀端子20及矽晶圓1 0進行絕緣之故。由於 3 0亦形成於導孔丨7的底部,關於此部份的絕緣層 3〇將冒破餘刻除去,而再次露出擴張銲墊電極11的表面。 、接下來,藉由無電解電鍍,於全面上形成由銅幻所 組成的種晶層18。種晶層18係於進行後述之電解電鎮時, 用於電鍍成長的種晶層(seeds)。其厚度可約為1 "茁。其 :忠如上所述’當導孔17加工為錐面形狀時,可採用濺鍍 法來形成種晶層1 8。 之後,雖將進行銅(Cu)的電解電鍍,但在那之前,將 2形成電鑛的區域上形成光阻層19。此光阻層19的形 、£域係為第6圖的平面圖中,以灰色塗滿的區域。亦即, 狀端子20及再配線層21及銲錫突起形成區域之外 的區域。 …後進订銅(CU)的電解電鍍,並同時形成柱狀端子20 及再配線層2 1。奸你^ -X η η ^ 塾m ^ 透過種晶層18而與擴張銲 =極u作電性連接。此方法雖有益於減少製程,但是因 ”、、:法,立控制再配線層21的電鍍厚度及成長於導孔Η 的私鍍厚度’因而有無法使兩者最適化的缺點。 因此,關於柱狀端子2〇可以以電解電鍛來形成 關於再配線層9 1 p彳$ 1V & ^、 、、 〜則了以鋁(A1)濺鍍法來形成。之後,夢由 錢鑛法而於再酉己綠爲〇, . 9 ^ >成Ni(錄)/Au(金)等阻障金屬 3J5108 11 200414455 (ban„tal)(未圖示)。這是為了使再配線層2ι 起23之間可作良好的電性接合之故。 叫九 然後,如第7圖所示’去除光阻層19。然後 線層為光罩(簡k),藉由钱刻來去除殘留於光… 下方的種晶層18。此時,雖然再配線㈣亦 曰 :因為再配線層21較種晶層18為厚,因此並不會產生問 接下來如第8圖所示’於再配線層2 版娜咖eenPnnting),於再配^^ 預疋£域上印料錫,並藉由熱處理對該 (㈣叫,藉此來形成銲錫突起23。其中,再配 可於石夕晶iMa背面的所希望區域上形成所希望的數^,而 關於銲錫突起23的數量或是形成區域亦可自 然後沿著切割線,將石夕晶圓10分割為多數时 10A。於此切割製程中’可採用雷射光束 : 的=程中’藉由以玻璃基板13的切面為錐面 y "仃加工,可防止玻璃基板13破妒。 =來=圖面詳細說明本發明的第2實施形態。 18圖(A)*A:、: 18圖來說明此半導體裝置的構造。第 …二 弟圖⑻係為沿著第18圖⑷ 1 t ^ ;一過後述衣%處理後的矽晶圓分 態(圖中係分割為2個的晶片)。 “數“的狀 315108 12 200414455 矽晶片21 〇A例如為CCD影像感測器晶片,於該晶片 :'面上形成有擴張銲墊電極2 11。此擴張銲墊電極2 i i 將般用於打線接合(Wire Bonding)的銲墊電極擴張至 切。i、’泉區域為止之電極。擴張銲墊電極2 1 1的表面乃以未 圖不之乳切膜等鈍化膜包覆。於形成該擴張銲塾電極 :之夕曰曰片2 1 〇 A的表面,透過例如由環氧樹脂所組成之 樹月曰層212,與做為支撐基板之透明的第1玻璃基板213 相接者。 此外,於矽晶片2 1 0 A的背面,透過例如由環氧樹脂 所組成之樹脂層214,與做為支撐基板之透明的第2玻璃 基板2 1 5相接著。 後’將從第2玻璃基板2 1 5到達擴張銲墊電極2 1 1 之^孔2 1 7進行開口,並以埋設於此導孔2 1 7内的方式, 來形成例如由銅(Cu)之導電材料所構成之柱狀端子22〇。 此柱狀端子220及矽晶片210A乃藉由設置於導孔217側 壁之絕緣層2 3 0來進行絕緣。 然後,再配線層22 1從柱狀端子22〇延伸至第2玻璃 基板215上,然後於此再配線層221上包覆銲錫罩222, 並於其開口部搭載銲錫突起223(突起電極)。 銲錫突起223可藉由在所希望的位置上形成多數的方 式’而得到BGA構造。如此,可形成從石夕晶片2 1 〇A的擴 張ί干墊電極2 1 1開始,至形成於該石夕晶片2 1 〇 A背面之銲 錫突起223為止之配線。而本發明因為利用埋設於導孔2 1 7 之柱狀端子2 2 0來進行配線,因此不易引起斷線,旅且階 3].51〇8 200414455 梯覆蓋率亦佳。此外,配線之機械性強度亦較高。 此外,亦可以對應銲錫突起223的形成位置,而於第 ^玻璃基板⑴的表面設置緩衝材川。這是為了達到鲜錫 犬趑22 j的问度之故。藉此,於裝設此半導體裝置於印刷 基板時,藉由印刷基板及銲錫突起223之熱膨脹率的差所 產生的應力,來防止銲錫突起223及第2玻璃基板21 5發 生彳貝傷。緩衝材216例如可以光阻材料或是有機膜形成, •亦可以銅(Cu)等金屬形成。 此外,如第18圖所示,導孔217雖是筆直地進行開 口,但是並不限定於此,如第19圖所示,該導孔217的剖 面亦可以形成從表面開始愈往深處愈細的錐面形狀。其 中,第19圖(A)係為矽晶圓的切割線區域周圍的平面圖, 第19圖(B)係為沿著第19圖(A)的χ_χ線的剖面圖。藉此, 、田如後所述般藉由電鍍法來形成柱狀端子220時,則具有 、可以以濺鍍法來形成電鑛用種晶層2 1 8等優點。 | #下來針對此半導體裝置的製造方法來加以說明。如 第10圖所示,使矽晶圓210的表面形成有未圖示的半導體 積體電路(例如CCD影像感測器晶片)。然後於該矽晶圓& 表面上,开》成如上所述之擴張銲墊電極2 1 1。此擴張銲 墊電極2 11係由鋁、鋁合金、或是銅等金屬所組成,其厚 度約為1 # m。 接下來如第11圖所示,塗佈例如由環氧樹脂所組成之 樹脂層212。然後如第12圖所示,透過此樹脂層212,將 弟1玻璃基板2Π接著於矽晶圓210的表面。此第丨玻璃 315108 14 200414455 基板213具有作為矽晶圓21〇的保護體及支撐體的功能。 然後,於接著該第i玻璃基板213的狀態了,進行石夕晶圓 210的背面研磨,亦即所謂的背研(Back Grind),而將其厚 f加工至約100 。其t,在進行機械式研磨之後,亦可 藉由化學㈣處理來使研磨面平整。此外,亦可不進行研 磨處理,而僅僅進行濕式或乾式蝕刻處理。 接下來如第13圖所示,於石夕晶圓21〇背面塗饰由環 ㈣脂所形成之樹脂層214。然後採用此樹脂層214,而將 弟2玻璃基板215接著於々晶圓2iq的背面。帛2玻璃基 板215的厚度約為1〇〇”。而第2玻璃基板215乃用於本 體的支標體及防止勉曲而接著。 方、已接著的第2玻璃基板2 1 5上形成缓衝材 216。此緩衝材216乃係對應銲錫突起223的形成位置而形 成。緩衝材216例如可以光阻材料或是有機膜來形成,亦 可藉由賤鐘法來形成銅(Cu)等金屬。此外,緩衝材Μ可視 =而形成,亦可因應此半導體襄置的用途,在不需要的 f月況下加以省略。 如f 14圖所示,形成貫通第2玻璃基板2丨5 广0 而到達擴張銲墊電極211表面之導孔217。 此¥孔217的深度約2〇〇#m。 丨丹見度例如約為40 V m ’其長度約為200 # m。 217 通上述㈣不同之多數層㈣❹深的導孔 是因二广:雷射光束而對石夕晶圓21 °開孔之方法。這 疋-、木用说式姓刻法或乾式钱刻法進行開孔時,需於 315108 15 200414455 每個不同層切換蝕刻氣體,而使製程變得複雜之故。而此 導孔217可藉由控制雷射光束,而如第19圖所示加工成錐 面形狀。 接下來將形成柱狀端子220及再配線層221,不過因 為此製程及之後的製程與第1實施形態完全相同,因此僅 僅顯示圖式而省略說明(第1 5圖至第1 8圖)。 接下來,參照圖面詳細說明本發明的第3實施形態。 首先,參照第28圖來說明此半導體裝置的構造:第 ^ 28圖(A)係為從第2玻璃基板315側所觀察之矽晶圓的切 割線區域周圍的平面圖’第28圖(B)係為沿著第28圖 的X-X線的剖面圖。此半導體裝置係顯示沿著切割線區 將經過後述製程處理後的矽晶圓分割成多數晶片的狀 態(圖中係分割為2個的晶片)。 、 矽晶片31〇A例如為CCD影像感測器晶片,於該晶月 的表面上形成有擴張銲墊電,311。此擴張銲墊電極曰曰⑴ f係將-般用於打線接合(Wke BQnding)的銲塾電極擴張至 切割線區域為止之電極。擴張銲墊電極3丨i的表面乃以未 圖不之氮化㈣等鈍化膜包覆。於形成該擴張銲塾電極 3U之石夕晶片31〇A的表面上,透過例如由環氧樹脂所组成 之樹脂層312 ’與透明的第丨玻璃基板313相接著。 此外,於矽晶片310A的側面及擴張銲墊電極311的 —部分上,以例如由環氧樹脂所組成之樹脂層3丨4來包 覆。然後,採用此樹脂層314,將透明的第2玻璃基板315 接著於石夕晶片3 1 0A的背面。 315108 16 200414455 然後,將從第2玻璃基板3 1 5到達擴張銲墊電極3 1 1 之導孔3 1 7進行開口,並以埋設於此導孔3丨7内的方式, 來形成例如由銅(Cii)之導電材料所構成之柱狀端子32〇。 再配線層3 2 1從柱狀端子3 2 0延伸至第2玻璃基板3 1 5上, 然後於此再配線層32 1上包覆銲錫罩322,並於其開口部 搭載銲錫突起323(突起電極)。 銲錫突起323可藉由在所希望的位置上形成多數的方 式,而得到BGA構造。如此,可形成從矽晶片3丨〇A的擴 張銲墊電極311開始,至形成於該矽晶片31〇A背面之銲 錫大走__ 3 2 3為止之配線。而本發明因為利用埋設於導孔3 1 7 之柱狀端子320來進行配線,因此不易引起斷線,並且階 梯覆蓋率亦佳。此外,配線之機械性強度亦較高。 此外,亦可以對應銲錫突起323的形成位置,而於第 2*玻璃基板315的表面設置緩衝材316。這是為了達到銲錫 犬起323的高度之故。藉此,於裝設此半導體裝置於印刷 基板時,藉由印刷基板及銲錫突起323之熱膨脹率的差所 產生的應力,來防止鮮錫突起323及第2玻璃基板315發 生損傷。緩衝材316例如可以光阻材料或是有機膜形成: 亦可以銅(Cu)等金屬形成。 此外,如第28圖所示,導孔317雖是筆直地開口, ,疋並不限定於此,如第29圖所示,該導孔3 17的剖面亦 :、、开^成攸表面開始悤在》朱處愈細的錐面形狀。第2 9圖(a ::矽晶圓白“刀割線區域周圍的平面圖,帛29圖⑻係為) 〜者弟29圖⑷的X_X線的剖面。藉此,當如後所述般 315108 17 藉由電鍍法來形点妇貼# 2^ Μ成柱“子32〇肖,則具有可以以濺鍍法 來形成電鍍用的種晶層318等優點。 …接下來針對此半導體裝置的製造方法來加以說明。如 圖所示,切晶圓31G的表面上,形成有未圖示的半 广積體電路(例如咖影像感測器晶片)。㈣於該石夕晶 。 表面形成如上所述之擴張銲墊電極3丨1。此擴張銲 2電極311係由銘、1呂合金、或是銅等金屬所組成:其厚 度約為1 // m。 士 來女第21圖所不,透過例如由環氧樹脂所組成 :樹脂層312而與第1玻璃基板313相接合。此第!玻璃 土板313具有作為石夕晶圓31〇的保護體及支樓體的功能。 然後’:接著該第i玻璃基板313的狀態下,進行矽晶圓 310的为面研磨,亦即所謂的背研(B_ Grind),而將其厚 : ,灼1 〇〇 V m。其中,在進行機械式研磨之後,亦可 稭由化學蝕刻處理來使研磨面平整。此外,亦可不進行研 >磨處理,而僅僅進行濕式或乾式蝕刻處理。 立接下來如第22圖所示,對切割線區域的矽晶圓3 ^ 〇 局^進仃餘刻去除。亦即,钱刻石夕晶圓3丄〇以露出擴張辉 墊電極3U的一端部。此钱刻乃係採用光阻光罩之乾式餘 刻0 片士 =後如第23圖所示,於矽晶圓31〇的背面塗佈由環 乳樹月曰所%成之樹脂層3 1 4。藉此’以樹脂層3 1 4來包覆 擴張鲜墊甩極3 11的露出部分及被蝕刻的矽晶® 3 1 0的側 面。然後採用此樹脂層314,將第2玻璃基板315接著於 315108 18 200414455 石夕晶圓3 1 0的背面。第 m。第2玻璃基板3 1 5 接著。 2坡墦基板315的厚度約為1〇〇// 乃用於本體的支撐體及防止翹曲而 然後,於已接著的繁。i 者的弟2破璃基板315上形成缓彳 316。此緩衝材316乃传 /成、友衝木 # ^ 係對應銲錫突起323的形成位置而开 成。緩衝材3 1 6例如可以伞βη ^ 少 先阻材料或是有機膜來形成,功 可精由錢鍍法來形成銅(c ) J寺至屬。此外,緩衝材3 1 6月 視品要而形成,亦可因庳卜 」U應此+導體裴置的用途,在 的情況下加以省略。 3 之卜如第24圖所示,形成貫通第2玻璃基板31 及樹脂層314而到達擴張銲墊電極3U表面之導孔317。 此導孔3 1 7的深声的? η η 又、力〇〇 # m。此外,其寬度例如約為4 “ m ’其長度約為200 " m。關於貫通上述材質不同之多奏 層來形成較深的導孔317’㈣合採用雷射光束而對石夕盖 Η 310開孔之方法。這是因為於採用濕式蝕刻法或乾式* 刻法進行開孔時,需於每個不同層切熱刻氣體,而使製 程㈣複雜之故。而此導孔317可藉由控制雷射光束,而 如第29圖所示加工成錐面形狀。 “接下來,為了形成柱狀端子320及再配線層321,首 先猎由無電解電鍍,於全面上形成由銅(cu)所組成之種晶 =3 1 8。因為此製程及之後的製程與第丨實施形態完全相 同口此僅僅顯示圖式而省略說明(第25圖至第28圖)。 、方、上述各貫施形態中,藉由電解電鍍,於導孔(丨7、2 j 7 或3 17)内形成柱狀端子(2〇、22〇或32〇),但是本發明並不 315108 19 200414455 限定於此,亦可採用其他方法來形成。例如,藉由 CVD(Chemical Vapor Deposition,化學氣相沉積)法或是 MOCVD(Metal Organic Chemical Vapor Deposition,有機金 屬化學氣相沉積)法,於導孔内埋設鋁、鋁合金、或是鋼(Cu) 等金屬之方法。 此外,於上述各實施形態中,乃於再配線層(2 1、22 j 或321)上形成銲錫突起(23、223或323),但是本發明並不 戶#艮定於此,亦可採用不需形成從柱狀端子(2〇、22〇或32〇) - 延伸之再配線層(2卜221或321),而是在埋設於導孔(17、 217或3 17)内之柱狀端子(20、220或32〇)上形成銲錫突起 (2 3、223或323)之方法。 再者,於上述各實施形態中,雖形成將一般用於打線 接&的銲墊电極擴張至切割線區域為止之擴張銲墊電極 (1 1、21 1或3 1 1),但是本發明並不限定於此,亦可以直接 利用未擴張至切割線區域為止之一般用於打線接合的銲墊 電極,來取代擴張銲墊電極(11、211或311)。於此情況下, 只要將導孔(17、2n或317)的形成位置配合此銲墊電極即 可,其他製程完全相同。 此外,於上述各實施形態中,本發明係適用於在半導 體晶片的背面具備突起電極之BGA型半導體裝置,但是本 号又明並不限定於此,木明介 尽么月亦可適用於在半導體晶片的背 面不具突起電極之所謂LGAiT r—d Λ ^ (Land Grid Array,厗面栅格陣 列)型半導體裝置。亦即,馗 P構成於再配線層(21、221或321) 的表面形成保護膜(22、2? 1 -2 〇22),且於此保護膜(22、222、 315108 20 322)的開口部未形士 乂成*干錫突起(23、223或323)狀態之半導 月豆裝置。此外,亦 J以下列方式來構成半導體裝置,亦即, 不形成再配線層(21、 0 221或321),而於導孔(17、217或 3 17)内形成柱狀端早门 、 、22〇或320),並以使此柱狀端子 (20、220 或 32〇)的矣品 #, 〇〇 )勺表面路出的方式,來形成保護膜(22、 222 、 322)。 (發明之效果) 根據本發明,可防止從半導體晶片的 該半導體晶片t面的突W. A 0開始至 φ ^ I包極為止的配線產生斷線及階描 復盖率劣化的情形,而可得土 山 置。 ’ j可#性尚的BGA型半導體裝 此外,根據本發明,可、一—
了以以鬲密度的方式,於封梦A 板上裝設各種積體電路晶片。尤盆是,由於 CCD(Cha]-geCoupledDevice,、適用於 積體電路晶月,因而可於小型:兀〜像感測器的 J於】型可播式電子機器例如 話之小型封裝基板上裝設該積體電路晶片。 仃動電 [圖式簡單說明] 第1圖係說明本發明第J實 … 戶' &形恶之丰導體裝置 造方法的剖面圖。 直之衣 第2圖係說明本發明第1 f 牙1戶、轭形態之半導體裝 造方法的剖面圖。 复疋·衣 第3圖係說明本發明第]實 貝施形恶之丰導體裝置 造方法的剖面圖。 |心衣 第4圖係說明本發明第1實施形態之半導體裝置之製 3]5】〇8 2】 置之製 置之製 置之製 半導體 半導體 裝置之 置之製 裝置之 裝置之 裝置之 裝置之 裝置之
2實施形態之半導體 2實施形態之半導體 2實施形態之半導體 2實施形態之半導體 200414455 造方法的剖面圖。 第5圖係說明本發明第1實施形態之半導體裝 造方法的剖面圖。 第6圖係說明本發明第1實施形態之半導體裝 造方法的剖面圖。 第7圖係說明本發明第1實施形態之半導體裝 造方法的平面圖。 第8圖(A)及(B)係說明本發明第1實施形態之 裝置及其製造方法之示意圖。 第9圖(A)及(B)係說明本發明第1實施形態之 裝置及其製造方法之示意圖。 第1 0圖係說明本發明第2實施形態之半導體 製造方法的剖面圖。 第11圖係說明本發明第2實施形態之半導體裝 造方法的剖面圖。 第1 2圖係說明本發明第 製造方法的剖面圖。 第1 3圖係說明本發明第 製造方法的剖面圖。 第1 4圖係說明本發明第 製造方法的剖面圖。 第1 5圖係說明本發明第 製造方法的剖面圖。 第]6圖係說明本發明第2實施形態之半導體 315108 200414455 製造方法的平面圖。 第1 7圖係說明本發明第2實施形態之半導體裝置之 製造方法的剖面圖。 第18圖(A)及(B)係說明本發明第2實施形態之半導體 裝置及其製造方法之示意圖。 第19圖(A)及(B)係說明本發明第2實施形態之半導體 裝置及其製造方法之示意圖。 第20圖係說明本發明第 製造方法的剖面圖。 第2 1圖係說明本發明第 製造方法的剖面圖。 第22圖係說明本發明第 製造方法的剖面圖。 第23圖係說明本發明第 製造方法的剖面圖。 第24圖係說明本發明第 製造方法的剖面圖。 第25圖係說明本發明第 製造方法的剖面圖。 第26圖係說明本發明第 製造方法的平面圖。 第27圖係說明本發明第 製造方法的剖面圖。 第2 8圖係說明本發明第 3實施形態之半導體裝置之 3實施形態之半導體裝置之 3實施形態之半導體裝置之 3實施形態之半導體裝置之 3實施形態之半導體裝置之 3實施形態之半導體裝置之 3實施形態之半導體裝置之 3實施形態之半導體裝置之 3實施形態之半導體裝置及 315108 200414455 其製造方法之示意圖。 實施形態之半導體 第29圖(A)及(B)係說明本發明第 裝置及其製造方法之示意圖。 第30圖(A)及(B)係 第3 1圖係說明習知 說明習知半導體裝置 半導體裝置之示意圖 之示意圖 10 、 210 、 310 f Π、211、3u 矽晶圓
10A、210A、3 10A 咬晶片 擴張銲墊電極 21、221、321 再配線層 12、 212、 214、 314 13 玻璃基板 17、217、317 導孔 19 光阻層 樹脂層 16 、 216 、 316 18 、 218 、 318 20 、 220 、 320 22 、 222 、 322 緩衝材 種晶層 柱狀端子 銲錫罩 23、22j、323銲錫突起(突起電極) % 30、230 • 102、213、 絕緣層 101 3 1 3第1玻璃基板 BGA型半導體裝置 1〇3、215、315第2玻璃基板 104 半導體晶片 105a、105b 環氧樹脂 106球狀端子(導電端子)1〇7第1配線 1 〇 8絕緣膜 1 10第2配線 24 315108

Claims (1)

  1. 200414455 拾、申睛專利範圍: !· 一楂半導體裝置,其係具備: 形成於半導體晶片上之銲墊電極; 接著於上述半導體晶片表面之支樓基板; 埋σ又方;攸上迷半導體晶片背面到達上述銲墊電極 表面之導孔,亚與上述銲墊電極相連接之柱狀端子;以 及 連接於上述桎狀端子之突起電極。 2.如申請專利範圍帛1項之半導體裝置,其中,具備從上 这柱狀端子延伸至上述半導體晶片的背面,並連接上述 才狀纟而子及上述突起電極之再配線層。 =申=專利fe圍第2項之半導體裝置,其中,對應上述 大起電極的形成位置,而於上述半導體晶片的背面上設 置緩衝材。 4·如申請專利範圍f 2項之半導體裝置,其中,上述導孔 的剖面為錐面形狀。 5·如申請專利範圍帛2項之半導體裝置,其中,用於絕緣 上述权狀端子及上述半導體晶片的絕緣層係設置於上 述導孔的側壁。 6·—種半導體裝置,其係具備: 形成於半導體晶片上之銲墊電極; 接著於上述半導體晶片表面之第1支撐基板; 接著於上述半導體晶片背面之第2支撐基板; 里。又方;k上述弟2支掠基板表面貫通上述半導體 315108 25 ZUU414455 晶片而到達上述銲墊電極表面之導孔,並與上述銲墊電 極相連接之柱狀端子;以及 連接於上述柱狀端子之突起電極。 具備從上 並連接上 對應上述 •如申凊專利範圍第6項之半導體裝置,其中 述柱狀端子延伸至上述第2支撐基板的表面 述柱狀端子及上述突起電極之再配線層。 •如申請專利範圍f 7項之半導體裝置,其巾—— 突起電極的形成位置,而於上述第2支撐基板的表面設 置緩衝材。 9·如申請專利範圍帛7項之半導體裝置,其中,上述導孔 的剖面為錐面形狀。 A如申請專利範圍第7項之半導體裝置,其中,用於絕緣 上述柱狀端子及上述半導體晶片之絕緣層係設置於上 述導孔的側壁。 t 11 · 一種半導體裝置,其係具備: 形成於半導體晶片上之銲墊電極; 包覆上述銲墊電極表面及上述半導體晶片側面之 樹脂層; 接著於上述半導體晶片背面之支撐基板; 埋δ又於從上述支撐基板表面到達上述銲墊電極表 面之導孔,並與上述銲墊電極相連接之柱狀端子,·以及 連接於上述柱狀端子之突起電極。 12 ·如申請專利範圍第η項之半導體裝置’其中,具備從 上述柱狀端子延伸至上述支撐基板的表面,並連接上述 315108 26 柱狀端子及上述突起電極之再配線層。 上述導 13如申請專利範圍第12項之半導體裝置,其中 孔的剖面為錐面形狀。 14· 一種半導體裝置,其係具備: ,形成於半導體晶片上之銲墊電極; 接著於上述半導體晶片表面之第1支撐基板; 包覆上述鮮墊t極表面及上述半㈣晶片側面之 樹脂層; 接著於上述半導體晶片背面之第2支撐基板; 埋設於從上述第2支撐基板表面到達上述銲墊電 極表面之導孔,並與上述銲墊電極相連接之柱狀端子; 以及 連接於上述柱狀端子之突起電極。 K如申請專利範圍第14項之半導體裝置,其中,具備從 上述柱狀端子延伸至上述第2支撐基板的表面,並連接 上述柱狀端子及上述突起電極之再配線層。 16·如申請專利範圍第15項之半導體裝置,其中,對應上 述突起電極的形成位置,而於上述第2支禮基板的表面 設置緩衝材。 π.如申請專利範圍第15項之半導體裝置,其中,上述導 孔的剖面為錐面形狀。 " 18.—種半導體裝置之製造方法,其係具備: 將支擇基板接著於已形成銲墊電極之半導體其板 315108 27 200414455 形成從上述半導體基板背面到達上述鲜 導孔之製程,·於上述導孔内形成與上述鲜塾電極作 電性連接之柱狀端子之製程; ⑦柽作 於上述柱狀端子上形成突起電極之製程丨以及 分割上述半導體基板為複數半導體 19·-種半導體裝置之製造方法,其係具備:… 上之=撐基板接著於已形成辉塾電極之半導體基板 r =成從上述半導體基板背面到達上述銲塾電極表 面之導孔之製程; 於上述導孔内形成與上述銲墊電極作電性連 柱狀端子,同時形成從該柱狀端子延伸到上述 板背面之再配線層之製程; ' 於上述再配線層上形成突起電極之製程·、 %% 分割上述半導體基板為複數半導體晶片之2 =。 2〇.如申请專利範圍第丨9項之半導體 K衣造方法, 中,以電解電鍍法來進行於上述導孔内形成與 二 ^ J-T- /JL·. ^ N ~L 3% 私β乍笔性連接之柱狀端子,同時形成從該杈狀端子正 伸至上述半導體基板背面之再配線層之製程。 申請專利範圍第20項之半導體裝置之製王造方法,其 〒’將上述導孔加工為錐面形狀。 :申請專利範圍第19項之半導體裝置之製造方法,其 以電解電鍍法來進行於上述導孔内形成與上述鲜塾 電極作電性連接之柱狀端子之製程,並以濺鍍法^二行 315108 28 200414455 面之再 形成從上述柱狀端子延伸至上述半導體基板背 配線層之製程。 23.如申請專利範圍第22項之半導體裝置之製造方法,並 中’將上述導孔加工為錐面形狀。 24·-種半導體裝置之製造方法,其係具備: 將第1支撐基板接著於已形成銲墊電極之 基板之製程; ¥ 將第 程; 2支撐基板接著於上述半導體基板背面之製 、形成從上述第2支撐基板貫通上述半導體基板而 到達上述銲墊電極表面之導孔之製程; 於上述導孔内形成與上述銲墊電極作電性連接之 柱狀端子之製程; 於上述柱狀端子上形成突起電極之製程;以及 分割上述半導體基板為複數半導體晶片之製程 25. 一種半導體裝置之製造方法,其係具備:將第ι支撐基 板接著於已形成銲墊電極之半導體基板之製程; 將第2支撐基板接著於上述半導體基板背面之製 形成從上述第2支撐基板貫通上述半導體基板而 到達上述麵·塾電極表面之導孔之製程; 於上述導孔内形成與上述銲墊電極作電性連接之 柱狀端子,同時形成從該柱狀端子延伸至上述第2支柃 基板表面之再配線層之製程; 315108 29 於上述再配線層上形成突起電極之製程;以及 分割上述半導體基板為複數半導體晶片之製程。 如申請專利範圍第25項之半導體裝置之製造方法,其 =以電解電鍍法來進行於上述導孔内形成與上述銲墊 兒極作電性連接之柱狀端子,同時形成從該柱狀端子延 伸至上述第2支撐基板表面之再配線層之製程。 7·如申請專利範圍第26項之半導體裝置之製造方法,其 中,將上述導孔加工為錐面形狀。 •如申睛專利範圍第25項之半導體裝置之製造方法,其 2以兒角午電鍍法來進行於上述導孔内形成與上述銲墊 電極作電性連接之柱狀端子之製程,並以濺鍍法來進行 形成從上述柱狀端子延伸至上述第2支撐基板表面之 再配線層之製程。 •如申请專利範圍第28項之半導體裝置之製造方法,其 中將上述導孔加工為錐面形狀。 0.種半導體裝置之製造方法,其係具備: 將第1支樓基板接著於已形成鮮塾電極之半導體 基板上之製程; 且 局部蝕刻上述半導體基板,以露出一部分上述銲墊 電極之製程; 以包覆上述銲墊電極的 板之被姓刻的側面的方式形 將苐2支撑基板接著於 程; 露出部分及上述半導體基 成樹脂層之製程; 上述半導體基板背面之製 315108 30 200414455 ^成貫通上述樹脂層及上述第2支撑基板,而 上述群墊電極表面之導孔之製程· 於上述導孔内形成與上述銲墊電極作電性 柱狀端子之製程; 於上述柱狀端子上形成突起電極之製程;以及 分割上述半導體基板為複數半導體晶片之製程。 3工.-種:導體裝置之製造方法,其係具備:將第!支撐基 板接者於已形成銲墊電極之半導體基板上之製程; 局部i虫刻上述半導其^ |M ^ f ^ ^基板,以蕗出一部分上述銲墊 電極之製程; T登 以包覆上述銲墊電極的露出部分及上述半導體基 板之被蝕刻的側面的方式形成樹脂層之製程;且土 將第2支撐基板接著於上述半導體基板背面之製 、形成貫通上述樹脂層及上述第2支撐基板,而到達 上述鮮墊電極表面之導孔之製程; 於上述導孔内形成與上述銲墊電極作電性連接之 柱狀端子,同時形成從該柱狀端子延伸至上述第2支撐 基板表面之再配線層之製程; 於上遂再配線層上形成突起電極之製程·,以及 分割上述半導體基板為複數半導體晶片之製程。 32·如申請專利範圍第31項之半導體裝置之製造方法,其 中,以電解電鍍法來進行於上述導孔内形成與上述銲墊 兒極作電性連接之柱狀端子,同時形成從該柱狀端子延 315108 31 200414455 伸至上述第2支撐基板表面之再配線層之製程。 33.如申請專利範圍第32項之半導體裝置之製造方法,其 中.,將上述導孔加工為錐面形狀。 J 4 ·如申明專利範圍第3 1項之半導體裝置之製造方法,其 中以包解電鍍法來進行於上述導孔内形成與上述辉墊 电極作電性連接之柱狀端子之製程,並以濺鍍法來進行 ^ φ形成從上述柱狀端子延伸至上述第2支撐基板表面之 再配線層之製程。 35.如申請專利範圍第34項之半導體裝置之製造方法,其 中,將上述導孔加工為錐面形狀。 36·—種半導體裝置,其係具備: 形成於半導體晶片上之銲塾電極; ‘ 接著於上述半導體晶片表面之支撐基板;以及 埋。X於;k上述半導體晶片背面到達上述銲塾電極 | 之^r孔’並與上述銲墊電極相連接之柱狀端子。 ·37·-種半導體裝置,其係具備: 形成於半導體晶片上之銲墊電極; 接著於上述半導體晶片表面之第丨支撐基板; 接者於上述半導體晶片背面之第2支撐基板;以及 曰埋5又於從上述第2支撐基板表面貫通上述半導體 片而到達上述銲墊電極表面之導孔,並與上述銲墊备 極相連接之柱狀端子。 $ 種半導體裝置,其係具備: 形成於半導體晶片上之銲墊電極; 315108 32 200414455 接著於上述半 包覆上述銲墊 樹脂層; 導體晶片表面之第1支撐基板; 電極表面及上述半導體晶片側面之 接著於上述半導體晶片背面之第2支撐基板;以及 埋設於從上述第2支撐基板表面到達上述銲墊電 °表面之$孔,並與上述銲墊電極相連接之柱狀端子。 •如申凊專利範圍第36項、第37項、第38項中任一項 之半導體裝置,其中,具備從上述柱狀端子延伸至上述 半導體晶片背面之再配線層。 J J 315108
TW092127632A 2002-10-11 2003-10-06 Semiconductor device and method for manufacturing the same TWI227050B (en)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2002298890 2002-10-11
JP2002298888 2002-10-11
JP2002298889 2002-10-11

Publications (2)

Publication Number Publication Date
TW200414455A true TW200414455A (en) 2004-08-01
TWI227050B TWI227050B (en) 2005-01-21

Family

ID=32034088

Family Applications (1)

Application Number Title Priority Date Filing Date
TW092127632A TWI227050B (en) 2002-10-11 2003-10-06 Semiconductor device and method for manufacturing the same

Country Status (4)

Country Link
US (1) US7622810B2 (zh)
EP (1) EP1408547A3 (zh)
CN (1) CN1523665B (zh)
TW (1) TWI227050B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11423204B1 (en) * 2021-04-14 2022-08-23 Taiwan Semiconductor Manufacturing Company Limited System and method for back side signal routing

Families Citing this family (72)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI232560B (en) * 2002-04-23 2005-05-11 Sanyo Electric Co Semiconductor device and its manufacture
TWI229435B (en) * 2002-06-18 2005-03-11 Sanyo Electric Co Manufacture of semiconductor device
TWI227550B (en) * 2002-10-30 2005-02-01 Sanyo Electric Co Semiconductor device manufacturing method
JP4071615B2 (ja) * 2002-12-20 2008-04-02 株式会社フジクラ 貫通電極の形成方法及び貫通電極付き基板
JP4401181B2 (ja) * 2003-08-06 2010-01-20 三洋電機株式会社 半導体装置及びその製造方法
US8084866B2 (en) 2003-12-10 2011-12-27 Micron Technology, Inc. Microelectronic devices and methods for filling vias in microelectronic devices
US7091124B2 (en) 2003-11-13 2006-08-15 Micron Technology, Inc. Methods for forming vias in microelectronic devices, and methods for packaging microelectronic devices
DE10356885B4 (de) 2003-12-03 2005-11-03 Schott Ag Verfahren zum Gehäusen von Bauelementen und gehäustes Bauelement
JP4307284B2 (ja) * 2004-02-17 2009-08-05 三洋電機株式会社 半導体装置の製造方法
JP4850392B2 (ja) 2004-02-17 2012-01-11 三洋電機株式会社 半導体装置の製造方法
JP2005235860A (ja) 2004-02-17 2005-09-02 Sanyo Electric Co Ltd 半導体装置及びその製造方法
EP1739739A4 (en) * 2004-03-26 2010-02-24 Fujikura Ltd TRAVERSATION WIRING PLATE AND METHOD OF PRODUCING THE SAME
US20050247894A1 (en) 2004-05-05 2005-11-10 Watkins Charles M Systems and methods for forming apertures in microfeature workpieces
TWI272683B (en) * 2004-05-24 2007-02-01 Sanyo Electric Co Semiconductor device and manufacturing method thereof
US7232754B2 (en) * 2004-06-29 2007-06-19 Micron Technology, Inc. Microelectronic devices and methods for forming interconnects in microelectronic devices
JP4373866B2 (ja) * 2004-07-16 2009-11-25 三洋電機株式会社 半導体装置の製造方法
FR2874127B1 (fr) * 2004-08-03 2006-12-08 United Monolithic Semiconduct Boitier miniature hyperfrequence pour montage en surface et procede de fabrication du boitier
SG120200A1 (en) 2004-08-27 2006-03-28 Micron Technology Inc Slanted vias for electrical circuits on circuit boards and other substrates
US7300857B2 (en) 2004-09-02 2007-11-27 Micron Technology, Inc. Through-wafer interconnects for photoimager and memory wafers
US7112470B2 (en) * 2004-09-15 2006-09-26 International Business Machines Corporation Chip dicing
JP4966487B2 (ja) * 2004-09-29 2012-07-04 オンセミコンダクター・トレーディング・リミテッド 半導体装置及びその製造方法
JP4443379B2 (ja) 2004-10-26 2010-03-31 三洋電機株式会社 半導体装置の製造方法
TWI303864B (en) * 2004-10-26 2008-12-01 Sanyo Electric Co Semiconductor device and method for making the same
JP4873517B2 (ja) * 2004-10-28 2012-02-08 オンセミコンダクター・トレーディング・リミテッド 半導体装置及びその製造方法
US7271482B2 (en) 2004-12-30 2007-09-18 Micron Technology, Inc. Methods for forming interconnects in microelectronic workpieces and microelectronic workpieces formed using such methods
KR20060087273A (ko) 2005-01-28 2006-08-02 삼성전기주식회사 반도체 패키지및 그 제조방법
US7485967B2 (en) 2005-03-10 2009-02-03 Sanyo Electric Co., Ltd. Semiconductor device with via hole for electric connection
US7795134B2 (en) 2005-06-28 2010-09-14 Micron Technology, Inc. Conductive interconnect structures and formation methods using supercritical fluids
US7262134B2 (en) 2005-09-01 2007-08-28 Micron Technology, Inc. Microfeature workpieces and methods for forming interconnects in microfeature workpieces
US7863187B2 (en) 2005-09-01 2011-01-04 Micron Technology, Inc. Microfeature workpieces and methods for forming interconnects in microfeature workpieces
TWI324800B (en) * 2005-12-28 2010-05-11 Sanyo Electric Co Method for manufacturing semiconductor device
SG133445A1 (en) 2005-12-29 2007-07-30 Micron Technology Inc Methods for packaging microelectronic devices and microelectronic devices formed using such methods
US7749899B2 (en) 2006-06-01 2010-07-06 Micron Technology, Inc. Microelectronic workpieces and methods and systems for forming interconnects in microelectronic workpieces
US7629249B2 (en) 2006-08-28 2009-12-08 Micron Technology, Inc. Microfeature workpieces having conductive interconnect structures formed by chemically reactive processes, and associated systems and methods
US7902643B2 (en) 2006-08-31 2011-03-08 Micron Technology, Inc. Microfeature workpieces having interconnects and conductive backplanes, and associated systems and methods
US7829438B2 (en) 2006-10-10 2010-11-09 Tessera, Inc. Edge connect wafer level stacking
US8513789B2 (en) 2006-10-10 2013-08-20 Tessera, Inc. Edge connect wafer level stacking with leads extending along edges
US7901989B2 (en) 2006-10-10 2011-03-08 Tessera, Inc. Reconstituted wafer level stacking
US7952195B2 (en) 2006-12-28 2011-05-31 Tessera, Inc. Stacked packages with bridging traces
US7919410B2 (en) * 2007-03-14 2011-04-05 Aptina Imaging Corporation Packaging methods for imager devices
JP2008294405A (ja) * 2007-04-25 2008-12-04 Sanyo Electric Co Ltd 半導体装置及びその製造方法
US8461672B2 (en) 2007-07-27 2013-06-11 Tessera, Inc. Reconstituted wafer stack packaging with after-applied pad extensions
KR101533663B1 (ko) 2007-08-03 2015-07-03 테세라, 인코포레이티드 재구성된 웨이퍼를 이용한 스택 패키지
US8043895B2 (en) 2007-08-09 2011-10-25 Tessera, Inc. Method of fabricating stacked assembly including plurality of stacked microelectronic elements
SG150410A1 (en) 2007-08-31 2009-03-30 Micron Technology Inc Partitioned through-layer via and associated systems and methods
US7884015B2 (en) 2007-12-06 2011-02-08 Micron Technology, Inc. Methods for forming interconnects in microelectronic workpieces and microelectronic workpieces formed using such methods
KR101490429B1 (ko) * 2008-03-11 2015-02-11 삼성전자주식회사 저항 메모리 소자 및 그 형성 방법
US8072079B2 (en) * 2008-03-27 2011-12-06 Stats Chippac, Ltd. Through hole vias at saw streets including protrusions or recesses for interconnection
EP2308087B1 (en) 2008-06-16 2020-08-12 Tessera, Inc. Stacking of wafer-level chip scale packages having edge contacts
US7858512B2 (en) * 2008-06-26 2010-12-28 Wafer-Level Packaging Portfolio Llc Semiconductor with bottom-side wrap-around flange contact
US7781854B2 (en) * 2008-07-31 2010-08-24 Unimicron Technology Corp. Image sensor chip package structure and method thereof
KR101002680B1 (ko) 2008-10-21 2010-12-21 삼성전기주식회사 반도체 패키지 및 그 제조 방법
JP2010103300A (ja) * 2008-10-23 2010-05-06 Sanyo Electric Co Ltd 半導体装置及びその製造方法
DE102008054765A1 (de) * 2008-12-16 2010-06-24 Robert Bosch Gmbh Bauteil mit einer Durchkontaktierung und ein Verfahren zur Herstellung eines solchen Bauteils
KR101187214B1 (ko) * 2009-03-13 2012-10-02 테세라, 인코포레이티드 본드 패드를 통과하여 연장된 비아를 갖는 마이크로전자 소자를 포함하는 적층형 마이크로전자 어셈블리
JP2010251558A (ja) * 2009-04-16 2010-11-04 Toshiba Corp 固体撮像装置
US8207453B2 (en) 2009-12-17 2012-06-26 Intel Corporation Glass core substrate for integrated circuit devices and methods of making the same
US9420707B2 (en) * 2009-12-17 2016-08-16 Intel Corporation Substrate for integrated circuit devices including multi-layer glass core and methods of making the same
JP5656501B2 (ja) * 2010-08-06 2015-01-21 セミコンダクター・コンポーネンツ・インダストリーズ・リミテッド・ライアビリティ・カンパニー 半導体装置及びその製造方法
CN102556943B (zh) * 2010-12-31 2014-12-31 上海丽恒光微电子科技有限公司 微机电传感器的形成方法
US9711403B2 (en) * 2011-01-17 2017-07-18 Xintec Inc. Method for forming chip package
TWI485818B (zh) * 2011-06-16 2015-05-21 Xintec Inc 晶片封裝體及其形成方法
US9445496B2 (en) 2012-03-07 2016-09-13 Intel Corporation Glass clad microelectronic substrate
JP6021441B2 (ja) 2012-05-25 2016-11-09 ラピスセミコンダクタ株式会社 半導体装置
US9001520B2 (en) 2012-09-24 2015-04-07 Intel Corporation Microelectronic structures having laminated or embedded glass routing structures for high density packaging
US20140151095A1 (en) * 2012-12-05 2014-06-05 Samsung Electro-Mechanics Co., Ltd. Printed circuit board and method for manufacturing the same
KR102268707B1 (ko) 2014-07-28 2021-06-28 삼성전자주식회사 이미지 센서
US10128207B2 (en) 2015-03-31 2018-11-13 Stmicroelectronics Pte Ltd Semiconductor packages with pillar and bump structures
CN105047628B (zh) * 2015-06-05 2017-08-22 苏州迈瑞微电子有限公司 晶圆级芯片tsv封装结构及其封装方法
JP2018064758A (ja) * 2016-10-19 2018-04-26 ソニーセミコンダクタソリューションズ株式会社 半導体装置、製造方法、および電子機器
GB2587374B (en) * 2019-09-25 2022-08-17 X Fab Semiconductor Foundries Gmbh Through silicon via and redistribution layer
US11869828B2 (en) * 2021-06-10 2024-01-09 Advanced Semiconductor Engineering, Inc. Semiconductor package through hole with lever arms and insulating layers with different coefficient of thermal expansion

Family Cites Families (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5024966A (en) * 1988-12-21 1991-06-18 At&T Bell Laboratories Method of forming a silicon-based semiconductor optical device mount
US5229647A (en) * 1991-03-27 1993-07-20 Micron Technology, Inc. High density data storage using stacked wafers
US5973396A (en) * 1996-02-16 1999-10-26 Micron Technology, Inc. Surface mount IC using silicon vias in an area array format or same size as die array
US5851911A (en) * 1996-03-07 1998-12-22 Micron Technology, Inc. Mask repattern process
JP2783259B2 (ja) * 1996-07-18 1998-08-06 日本電気株式会社 半導体パッケージとその製造方法
US5904496A (en) * 1997-01-24 1999-05-18 Chipscale, Inc. Wafer fabrication of inside-wrapped contacts for electronic devices
EP0860876A3 (de) * 1997-02-21 1999-09-22 DaimlerChrysler AG Anordnung und Verfahren zur Herstellung von CSP-Gehäusen für elektrische Bauteile
US6025995A (en) * 1997-11-05 2000-02-15 Ericsson Inc. Integrated circuit module and method
US6107109A (en) * 1997-12-18 2000-08-22 Micron Technology, Inc. Method for fabricating a semiconductor interconnect with laser machined electrical paths through substrate
IL123207A0 (en) 1998-02-06 1998-09-24 Shellcase Ltd Integrated circuit device
US6479900B1 (en) * 1998-12-22 2002-11-12 Sanyo Electric Co., Ltd. Semiconductor device and method of manufacturing the same
US6844253B2 (en) * 1999-02-19 2005-01-18 Micron Technology, Inc. Selective deposition of solder ball contacts
JP3895595B2 (ja) * 1999-05-27 2007-03-22 フラウンホーファー−ゲゼルシャフト・ツール・フェルデルング・デル・アンゲヴァンテン・フォルシュング・アインゲトラーゲネル・フェライン 背面接触により電気コンポーネントを垂直に集積する方法
KR100462980B1 (ko) * 1999-09-13 2004-12-23 비쉐이 메저먼츠 그룹, 인코포레이티드 반도체장치용 칩 스케일 표면 장착 패키지 및 그 제조공정
US6392290B1 (en) * 2000-04-07 2002-05-21 Siliconix Incorporated Vertical structure for semiconductor wafer-level chip scale packages
JP3713418B2 (ja) 2000-05-30 2005-11-09 光正 小柳 3次元画像処理装置の製造方法
JP2001351997A (ja) 2000-06-09 2001-12-21 Canon Inc 受光センサーの実装構造体およびその使用方法
JP2002094082A (ja) * 2000-07-11 2002-03-29 Seiko Epson Corp 光素子及びその製造方法並びに電子機器
US6379982B1 (en) * 2000-08-17 2002-04-30 Micron Technology, Inc. Wafer on wafer packaging and method of fabrication for full-wafer burn-in and testing
US6577013B1 (en) * 2000-09-05 2003-06-10 Amkor Technology, Inc. Chip size semiconductor packages with stacked dies
JP4183375B2 (ja) * 2000-10-04 2008-11-19 沖電気工業株式会社 半導体装置及びその製造方法
US6693358B2 (en) * 2000-10-23 2004-02-17 Matsushita Electric Industrial Co., Ltd. Semiconductor chip, wiring board and manufacturing process thereof as well as semiconductor device
US6541303B2 (en) * 2001-06-20 2003-04-01 Micron Technology, Inc. Method for conducting heat in a flip-chip assembly
US6908845B2 (en) * 2002-03-28 2005-06-21 Intel Corporation Integrated circuit die and an electronic assembly having a three-dimensional interconnection scheme
US6716737B2 (en) * 2002-07-29 2004-04-06 Hewlett-Packard Development Company, L.P. Method of forming a through-substrate interconnect
US6800930B2 (en) * 2002-07-31 2004-10-05 Micron Technology, Inc. Semiconductor dice having back side redistribution layer accessed using through-silicon vias, and assemblies

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11423204B1 (en) * 2021-04-14 2022-08-23 Taiwan Semiconductor Manufacturing Company Limited System and method for back side signal routing
US11748546B2 (en) 2021-04-14 2023-09-05 Taiwan Semiconductor Manufacturing Company, Limited System and method for back side signal routing

Also Published As

Publication number Publication date
US7622810B2 (en) 2009-11-24
EP1408547A2 (en) 2004-04-14
CN1523665A (zh) 2004-08-25
TWI227050B (en) 2005-01-21
EP1408547A3 (en) 2006-09-13
US20040137701A1 (en) 2004-07-15
CN1523665B (zh) 2010-04-28

Similar Documents

Publication Publication Date Title
TW200414455A (en) Semiconductor device and method for manufacturing the same
US11727714B2 (en) Fingerprint sensor device and method
US9966303B2 (en) Microelectronic elements with post-assembly planarization
TWI225670B (en) Packaging method of multi-chip module
CN110034106B (zh) 封装结构及其制造方法
US6683380B2 (en) Integrated circuit with bonding layer over active circuitry
CN100385621C (zh) 半导体装置及其制造方法
TWI462197B (zh) 半導體元件、製造該半導體元件之方法、具有該半導體元件之倒裝晶片封裝體及製造該倒裝晶片封裝體之方法
US8362515B2 (en) Chip package and method for forming the same
TW517360B (en) Enhanced type wafer level package structure and its manufacture method
US11929318B2 (en) Package structure and method of forming the same
JP2008016855A (ja) 積層チップを備えた半導体素子、および、その製造方法
TW200425444A (en) Semiconductor package with build-up layers formed on chip and fabrication method of the semiconductor package
US20210050292A1 (en) Connection structure and method of forming the same
KR20170118203A (ko) 금속 규화물을 사용하여 형성된 마이크로전자 조립체 및 제조 방법
TW201232736A (en) Chip package and method for forming the same
JP2007123681A (ja) 半導体装置、半導体装置の製造方法および実装基板
WO1998052222A1 (en) Integrated passive components and package with posts
JP2014003081A (ja) 半導体装置及びその製造方法
JP4511148B2 (ja) 半導体装置の製造方法
JP2006041512A (ja) マルチチップパッケージ用集積回路チップの製造方法及びその方法により形成されたウエハ及びチップ
CN113838764A (zh) 一种便于安装的电子信息传输装置
KR20100124161A (ko) 반도체 패키지의 제조방법
US20230014450A1 (en) Package structure and method of forming the same
JP2021158280A (ja) 半導体パッケージの製造方法

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees