TW200404359A - Semiconductor device - Google Patents

Semiconductor device Download PDF

Info

Publication number
TW200404359A
TW200404359A TW092103207A TW92103207A TW200404359A TW 200404359 A TW200404359 A TW 200404359A TW 092103207 A TW092103207 A TW 092103207A TW 92103207 A TW92103207 A TW 92103207A TW 200404359 A TW200404359 A TW 200404359A
Authority
TW
Taiwan
Prior art keywords
fuse
wiring
semiconductor device
film
lead
Prior art date
Application number
TW092103207A
Other languages
English (en)
Other versions
TWI271844B (en
Inventor
Takamasa Usui
Masaaki Hatano
Hiroshi Ikegami
Mie Matsuo
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Publication of TW200404359A publication Critical patent/TW200404359A/zh
Application granted granted Critical
Publication of TWI271844B publication Critical patent/TWI271844B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/525Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body with adaptable interconnections
    • H01L23/5256Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body with adaptable interconnections comprising fuses, i.e. connections having their state changed from conductive to non-conductive
    • H01L23/5258Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body with adaptable interconnections comprising fuses, i.e. connections having their state changed from conductive to non-conductive the change of state resulting from the use of an external beam, e.g. laser beam or ion beam
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/532Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
    • H01L23/53204Conductive materials
    • H01L23/53209Conductive materials based on metals, e.g. alloys, metal silicides
    • H01L23/53214Conductive materials based on metals, e.g. alloys, metal silicides the principal metal being aluminium
    • H01L23/53223Additional layers associated with aluminium layers, e.g. adhesion, barrier, cladding layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/532Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
    • H01L23/53204Conductive materials
    • H01L23/53209Conductive materials based on metals, e.g. alloys, metal silicides
    • H01L23/53228Conductive materials based on metals, e.g. alloys, metal silicides the principal metal being copper
    • H01L23/53238Additional layers associated with copper layers, e.g. adhesion, barrier, cladding layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1204Optical Diode
    • H01L2924/12044OLED

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Design And Manufacture Of Integrated Circuits (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Description

200404359 玖、發明說明: 【發明所屬之技術領域】 本發明係有调一種半導體裝置内的配線構造,尤其是一 種謀求LSI的保險絲配線的構造及配線圖案的改良之半導 體裝置。 【先前技術】 在€知的半導體裝置中,一般週知設置有進行救濟不良 的冗餘電路(多餘電路)。該冗餘電路上一般設置有從具有正 常功能的電路分開不良部分之保險絲配線。藉由保險絲配 線上照射雷射光線(雷射光束),切斷(燒斷保險絲)保險絲配 線’從具有正常功能的電路分離不良部分(例如參照專利文 獻1至4)。 在此,例如’參照圖15(a)至(c)簡單說明LSI的保險絲配線 附近的一般構造。圖15(a)係沿著保險絲配線的寬度方向表 示LSI之剖面圖。圖15(b)係沿著圖i5(a)中χ-χ線之剖視圖, 具體而言,沿著保險絲配線的長手方向顯示LSI。圖1 5(c) 係顯示從其上方觀看LSI的保險絲配線附近之平面圖。 在矽基板1 (H上形成有多層配線構造,圖丨5(a)係代表性顯 示最上層與其下層的兩層之各種配線丨〇2。各配線1 〇2 一般 係使用Cu或A1而形成,在此係使用Cu所形成之配線。又, 銲墊部103a—般係使用AiCu、Cu或是上述的混合金屬等所 形成者。在此,銲墊部1〇3a係使用Cu所形成者。 又’在基板1 0 1上積層設計有層間絕緣膜丨〇4。在各層間 絕緣膜104之間設置有擴散防止膜1〇5。與Cu配線1〇2相對, 83433 200404359 一般係使用積層電漿Si〇2膜、Low-k膜(低比介電率絕緣膜 以及矽氮化膜之各膜、或是上述各種膜之積層膜形成層間 絕緣膜104。此時,各層間絕緣膜1〇4係設為電漿Si〇2膜。同 樣地,為了防止Cu配線1〇2之Cu的擴散,一般係使用矽氮化 膜、矽奴化膜(SIC)、或是與上述膜具有大致相同的特性之 膜作為Cu擴散防止膜以形成擴散防止膜〗〇5。又,最上層的 層間絕緣膜1 04及其下的Cu擴散防止膜丨〇5係形成所謂的鈍 化膜106。 在各Cu配線102與Sl〇jtl04之間設置有障礙膜1〇7。各障 礙膜107係例如使用Ta、Nb、w或是Τι等高熔點金屬所構成 的膜、或疋使用由上述高熔點金屬的氮化物所構成的膜、 或是使用上述高熔點金屬與高熔點金屬的氮化物之積層膜 而形成。 一為多層配線構造之LSI時,第2層以上的〇11配線1〇2一般係 藉由所明的雙鑲肷步驟、單鑲嵌步驟、或是rie步驟等所形 ^在此,最上層的Cu配線i〇2a及銲墊部1〇3a係藉由雙鑲 嵌步驟與接觸插塞108一體形成。亦即,Cu配線102及銲墊 1 03 a係形成所謂的雙鑲嵌構造。 又,為多層配線構造之LSI時,保險絲配線一般設計在最 上層的下—配線層。例如’如圖15⑷所示,使用比最上層 低=的Cu配線H)2中的數條配線作為保險絲配線1〇3。為 了容易在Cu配線103的上方進行使特定的保險絲配線電性 斷線之切斷保險絲,設置有所謂的保險絲窗1〇9。一般該保 險絲窗_從LSI的製造、所謂製造成本降低的觀點來看, 83433 200404359 在蝕刻最上層的層間絕緣膜1 04使最上層配線的銲墊部1 〇3a 露出之際可並行。 【專利文獻1】
United States Patent No. :6,376,894 【專利文獻2】 曰本特開2000-269342號公報 【專利文獻3】 曰本特開平1 1 -1 6 3 1 4 7號公報 【專利文獻4】
United States Patent No. :6,054,339 【發明·所欲解決的課題】 由於Cu保險絲配線! 〇3容易氧化,故完全開放保險絲窗 1 09的底部11 〇使Cu保險絲配線1 〇3的表面露出並不理想。然 而’為使各易進行切斷保險絲,而加厚Cu保險絲配線1 〇3上 歹欠田的S i〇2膜1 〇 4及c u擴散防止膜1 〇 5的膜厚並不理想。從 而,保險絲窗109係盡可能使其底部工⑺與。保險絲配線1〇3 的表面之間的殘存膜i 〇4的膜厚變薄的方式形成。 此時,藉由·姓刻的特性,保險絲窗1〇9的底部n〇係如圖 15(a)、(b)所示,其上面容易變成以略弓形狀彎曲的形狀。 繼而,如圖15(a)、(b)所示,在保險絲窗1〇9的底部11〇之周 緣邵上產生所謂的溝渠(Trenching)現象,將有使Cu保險絲 配、桌1 03的表面一邵份露出之虞。當a保險絲配線1 的表 面I出寺攸其已路出部分氧化Cu保險絲配線1 〇3。結果, 使Cu保險絲配線103的配線電阻上昇,產生。保險絲配線 83433 200404359 1 03的品質劣化的問題。然後,有損害[SI全體的品質之虞 。另外,為防止Cu保險絲配線1 〇3的氧化,Cu保險絲配線1 〇3 上的爿3^存膜1 0 4的膜厚形成較薄,且以不使c u保險絲配線 1 03的表面露出之方式謀求保險絲窗丨09的底部u 〇之形狀改 善一事,難以藉由蝕刻特性加以改善。 又,以不使Cu保險絲配線103的表面露出之方式進行蝕刻 時’使C u保險絲配線1 〇 3上的殘存膜1 〇 4變厚。當殘存膜1 〇 4 厚膜化時,產生必須增大切斷保險絲所需的雷射光束之能 量。結果,增大能量的雷射光束將有傷及與應切斷的以保 險絲配線1 〇3.鄰接的Cu保險絲配線1 03之虞。因此,將導致 Cu保險絲配線103全體的信賴性降低。為防止上述情況發生 必須將相鄰接的保險絲配線! 03之間的間隔即所謂的保險 絲間距限定在特定的大小以上。具體言之,必須將保險絲 間距設定在雷射光束的能量即雷射光束的加工精確度所規 定的界限之大小以上。藉此,可僅對所欲切斷的保:絲配 線103照射雷射光束。 ^#殘存膜104厚膜化時,賴絲酉己線1〇3的狹間 化容易產生界.限等,將對Cu保險絲配線1〇3的配列產生限 。C U保險絲配線丨〇 3的狹間距界限降低將招致搭載於⑶ C u保險絲配線i 〇 3的條數減少。因此,將因切斷保險絲引 所謂的晶片救濟率降低’或是LSI的產率降低。又,當户 膜1。4厚膜化時’必須增加雷射光束的輸出或是提昇二: 工的精確度之界限。因A ’ LSI的製程成本也隨之上升。 再者’近年來隨著半導體裝置的微細化及高密度化, 83433 200404359 導體裝置内的各種電子電路的微細化及高密度化進步。隨 之而來,保險絲配線的條數亦增加。在圖15(c)所示的保2 絲配線構造中,為了增加保險絲配線1〇3的條數,必須加大 保險絲配線區域的尺寸。於是,半㈣裝E㈣保險絲配 線區域的佔有面積增大,導致搭載於半導體裝置的救濟電 路的規模縮小。因此,將有使晶片救濟率降低之虞。 而且,為了增加保險絲配線103的條數,不僅須加大保險 絲配線區域,各保險絲配線丨03的寬度也變細。於是,在保 險絲窗109的底部1 10的周緣部開放之際,容易氧化保險女欸 憲103已露出的部分,容易損壞LSI的品質。再者,不增加 保險絲·配線區域而增加保險絲配線1〇3的條數時,超過保險 絲間距在雷射光束的加工精確度所規定的界限,而導致保 險絲間距變窄。於是如上所述,保險絲配線丨〇3容易因切斷 保險絲引起損傷,導致保險絲配線丨〇 3全體的信賴性有降低 之虞。 一 【發明内容】 本發明係為解決上述所說明的課題而研創者,其目的在 於提供一種具.備有容易進行切斷保險絲,且難以使保險絲 配線或其週邊部的品質劣化的保險絲配線構造之半導體裝 置。又,本發明的另一目的在於提供一種不需放大保險絲 配線區域,而可增加保險絲配線的條數之半導體裝置。 【用以解決課題之方案】 為解決上述課題,本發明一實施形態的半導體裝置,其 特徵在於具備有··基板、設置在該基板上的保險絲配線、 83433 -10 - 200404359 及以覆蓋該保險絲配線的方式設置的絕 配線中,达A祛 '挺’上述保險絲 成為使上述保險絲配線電性 " 標的的保險繂本俨, 、7々切斷保險絲之 休L、、糸奉祁係小於上述保險絲配 膜所形成的保險絲切斷用凹部之底部, 、以、、、巴、、彖 切斷用雷射光束的直徑之長度形成,並設=保險絲 底部相對向的區域之内側位置上。 q &於與上述 触在該半導體裝置中,成為切斷保險絲的標的之保險絲本 月豆邯係小於保險絲切斷用凹部的底部,且 斷用雷射光束的直徑形成,並雙置 i險絲切 、 戍卫。又置在位於與保險絲切斷用 ㈣的底邵相對向的區域内側位置。藉此’以容易進行切 斷保險絲…,在使保險絲切斷用凹部的底部與保險絲 配線的表面之間的殘存膜之膜厚形成較薄之際,即使底部 的周緣部開放,亦不致使保險絲本體部露出。又,雷射光 束容易照射至保險絲本體部,且使雷射光束的能量Z以逸 退至保險絲本體部的下方等。藉此,在進行切斷保險絲之 際,不致於對斷線的保險絲配線的周圍之絕緣膜等造成損 傷。 又,為解決.上述課題,本發明另一實施形態的半導體裝 置,其特徵在於具備有:保險絲配線,係由基板上所設置 的保險絲用引出線及設置於比該引出線上方且與上述引出 線電性連接之保險絲本體部所構成;及絕緣膜,係以在上 述基板上覆蓋上述保險絲配線的方式設置,在上述保險絲 本體邯的上方形成有保險絲切斷用凹部,上述保險絲本體 邵之長度以高於保險絲切斷用雷射光束的直徑以上之長度 83433 -11 - 200404359 形成’且,其長邊方向的兩端部設置在位於上述凹部的底 部之内侧區域。 在違半導體裝置中’構成基板上所設置的保險絲配線的 一部份之保險絲本體部係設置於與該保險絲本體部電性連 接且與構成相同保險絲配線的一部份之保險絲用引出線之 上万。又’在保險絲本體部的上方在以覆蓋保險絲配線的 方式设置之絕緣膜内形成有保險絲切斷用凹部。保險絲本 體邵之長度係以長於保險絲切斷用雷射光束的直徑之長度 而形成’且其長邊方向的兩端部設置在位於保險絲切斷用 凹部的底部之内側區域。藉此,以容易進行切斷保險絲的 方式,-在使保險絲切斷用凹部的底部與保險絲配線的表面 之間的殘存膜之膜厚形成較薄之際,即使底部的周緣部開 放’亦不致使保險絲本體部及保險絲用引出線露出。又, 使雷射光束容易照射至保險絲本體部,且使雷射光束的能 量難以逸退至保險絲本體部的下方等。藉此,在進行切斷 保險絲之際,不致於對斷線的保險絲配線的周圍之絕緣膜 等造成損傷。 同時,保險·絲用引出線係形成於比保險絲本體部下層。 藉此,在進行切斷保險絲之際,不致於對斷線的保險絲配 線的周圍之絕緣膜等造成損傷。又,與保險絲本體部的位 置無關,因應半導體裝置内的各種電子電路的設計可使保 險絲用引出線的配線圖案形成適當的圖案。 又,為解決上述課題,本發明又一實施形態的半導體裝 置’其特徵在於具備有:保險絲配線,係由基板上所設置 83433 -12- 200404359 的保險絲用引出線及設置於比該引出線上方且與上述引出 線電性連接之保險絲本體部所構成;及絕緣膜,係以在上 述基板上覆蓋上述保險絲配線的方式設置,在上述保險絲 本體部的上方形成有保險絲切斷用凹部,上述保險絲本體 部之長度以高於保險絲切斷用雷射光束的直徑以上之長度 形成,且,其長邊方向的兩端部設置在位於上述凹部的底 部之内職域,並且上述引出、線之寬度以窄於上述保險絲 本體部的寬度而形成。 、 在孩牛寸體裝置中’構成基板上所設置的保險絲配線的 一部份之保險絲本體部係設置於與該保險絲用引出線電性 連接且與構成相同保險絲配線的—部份之㈣絲本體部同 一層。又’在㈣絲本體部的上方在以覆蓋錄絲配線的 万式設置之絕緣膜内形成有保險絲切斷用凹部。保險絲本 體部义長度係以長於保險絲切斷用雷射光束的直徑之長度 而形成’且其長邊方向的兩端部設置在位於保險絲切斷用 凹邵的底邵之内側區域。驻ψ y^ ^猎此,使雷射光束容易照射至保 險絲本體部,且使雷射光束的能量難以逸退至保險絲本體 部的下万寺。·藉此,在進行切斷保險絲之際,不 線的保險絲配線的周圍之絕緣膜等。 井 同時,保險絲用引出緩兮命 —、 見度係以笮於保險絲本體部的 覓度而形成。藉此,以Ab Ί k行切斷保險絲之際,不致於 斷線的保險絲配線的周图、/ .、野 、+ A 同圍〈絕緣膜等造成損傷之方式,可 以通當的形狀形成保险 禾糸用引出線的配線圖案。又,盥 險絲本體部的位置I關,m〃保 關因應半導體裝置内的各種電予電 83433 200404359 路的设计可使保險絲用引出線的配線圖案形成適當的圖 案。 【實施方式】 【發明之實施形.態】 以下,茶照圖面說明本發明的實施形態。 (第1實施形態) 圖1係第1實施形態之半導體裝置體的LSI製造步騾之步 騾剖視圖。本實施形態之保險絲配線丨係以Cll所形成。又, 在保險絲配線丨的保險絲本體部2一體形成有使該保險絲本 α卩2與保險絲用引出線5電性連接的接觸插塞部 (VIAPLUG部)12。亦即,保險絲本體部2係形成所謂的雙鑲 歲構造。 首先,如圖1(a)所示,在形成有構成各種電子電路的未圖 π I王動兀件或多層配線構造等的Si基板3上,設置第η層& 為正的整數)之層間絕緣膜(ILD : Inter-level Dielectncs)4。 後逑的Cu保險絲配線1係以特定的配線圖案設置於基板3上 ,形成與各種電子電路等電性連接。包含第n層的層間絕緣 月吴4,設置於基板3上的各層之層間絕緣膜4 一般係藉由 月吴(TEOS膜)、低介電率絕緣膜(L〇w_k膜)或積層上述各膜的 積層膜所形成。Si〇2膜係藉由電漿CVD法予以成膜。在本實 施形態中,各層間絕緣膜4為si〇2膜。 繼而,在第η層的層間絕緣膜4内形成構成Cu保險絲配線工 的一部份之Cu保險絲用引出線5。首先,沿著預先設定的特 定配線圖案蝕刻層間絕緣膜4,形成用以形成作為下層配線 83433 -14- 200404359 的C u引出線5之未圖示的凹鄭「、、菩、咕^ 个口 J u # (/冓)。然後,在其溝内設置用 以抑制Cu引出線5的形成材料如Γη拼也π p n 、 y风何竹即Cu擴散至層間絕緣膜4内之 障礙膜(障礙金屬膜)6。在本會施 ^ 1, 貝她$悲中,使茲障礙膜6形成 以Ta層6a及丁aN層6b所構成的雔爲4巷、生 + I傅风的雙層構造。此時,考慮障礙膜 ό與Cu引出線5的材料之間白勺仆與j # 」们化學相性,將直接接觸Cl丨引出 線5的内側之層設為Ta層6a,桩發
將Θ Ta層6a的外側層設為TaN 層6b 〇 然後,在障礙膜6的内側成膜以成為Cu引出線5的薄膜之 C'為主成分之膜後’藉由電解電鍍法形成⑽出線5。然後 藉由CMP法研磨並除去附著於溝的外侧之多餘的〔η引出 線5及障礙膜6。藉此,在第巧的層間絕緣膜*内獲得所期 望的Cu引出線5。 然後,在第η層的層間絕緣膜4上設置絕緣膜的一種,亦 即設置用以抑制Cll引出線5擴散的第111層(1立為正的整數)之
Cu擴散防止膜7。以該第m層的擴散防止膜7為始,設置於基 板3上各層<Cu擴散防止膜7一般係藉由矽氮化膜、矽碳化 膜(slC)、魏碳膜(SlCN)、或是具有與上述膜大致相同特 性的膜所形成者。在本實施形態中,各以擴散防止膜7切 氮化膜。 繼而,在第m層的Cu擴散防止膜7上設置第n+1層的層間絕 緣膜4後,在其内部形成用以形成Cu保險絲本體部2的凹部 (溝)8a及用以形成cu接觸插塞部12之凹部(溝)8b。在本實施 形悲係以一體形成有Cu接觸插塞部丨2的雙鑲嵌構造形成Cu 保險絲本體部2。從而,使保險絲本體部用凹部(溝)8&與接 83433 -15 - 200404359 ==部(溝)8b—體形成。具體而言,與形成上_ “兄相同’因應預先設定的特定配線圖案及接 觸圖案1刻層間絕緣膜4及第m層的Cu擴散防止膜7。藉此 ’使5的表面(上面)料露出,獲得與接觸插塞部 用溝8 b —體之期望的保險絲本體部用溝8 &。 鋤而’如圖1(b)所示,在保險絲本體部用溝&内形成a 保險絲本體部2’繞保險絲本體部係成為仏保險絲配線 1電性斷線的切斷保險絲之標的。同時,在接觸插塞部用溝 8b内形成保險絲本體部2與〇11引出線5電性連接的cu接 觸插塞部12。〜保險絲本體部2與以接觸插塞部⑵系藉由與 形成上·述的Cu引出線5時相同的方法而形成。 具體而言,先在保險絲本體部用溝8a及接觸插塞部用溝朴 内形成由Ta層6a及TaN層6b的雙層構造所構成的障礙膜6。 然後,在該障礙膜6的内侧成膜以成為Cu保險絲本體部2及 Cu接觸插塞部12的薄膜之未圖示的Cu為主成分的膜。繼而 ,在以Cu為王成分的膜上藉由電解電鍍法形成以保險絲本 體部2及Cu接觸插塞部12。然後,藉由CMP法研磨並除去附 著於兩溝8a,8b外側之多餘Cu及障礙膜6。藉此,在第^^層 的層間絕緣膜4及第m層的Cu擴散防止膜7内獲得以所期望 的雙鑲嵌構造構成的C u保險絲本體部2。 藉由以上方法形成有Cu保險絲配線1的主要部。在本實施 形態中,Cu保險絲本體部2係形成比後述的保險絲切斷用凹 邵9的底部1 〇小。具體而f,Cu保險絲本體部2的長度及寬 度係形成比保險絲切斷用凹部9的底部1 〇的長度及寬度小 83433 -16- 200404359 。亦即,Cu保險絲本體邵2之平面視面積係形成小於保險絲 切斷用凹部9的底部1〇的面積。同時,Cu保險絲本體部2的 長度係以大於保險絲切斷用雷射光線(雷射光束)之直徑的 大小而形成。又,Cu保險絲本體部2以位於與保險絲切斷用 凹部9的底邯1 0相對向的區域内側之方式形成。尤其是保險 絲本體部2之長邊方向的兩端部係設置於位在保險絲切斷 用凹部9的底部1 〇的内侧區域之位置。 一般,用以切斷保險絲配線的對準器,係使用與保險絲 切斷用雷射光束的照射光學系統另外設置的對準用雙眼 顯微鏡’藉由?買取形成於基板上的對準遮光罩而進行。藉 由對準遮光罩的讀取獲得基板的平面位置及垂直位置的 資訊,以校正朝向所切斷的保險絲配線的座標與保險絲配 線照射的雷射光束之焦點位置。然而,因為對準遮光罩的 形狀或遮光罩上的絕緣膜厚度等之偏差分布,在已校正的 焦點位置與實際的保險絲配線位置之間有產生誤差之情 況。因此,在照射光學系統至少需要可容許上述誤差的焦 點深度。 因為對準遮.光罩的讀取誤算引起雷射光束之焦點位置的 誤差使照射光學系統的焦點深度變大時,將有產生使已照 射的雷射光束之形狀劣化,且導致保險絲配線之切斷不良 之慮。又,因為保險絲配線上的絕緣膜之膜厚不均或基板 平坦性之不均,將使雷射光束的照射光學系統之光學距離 變動。因此,在保險絲配線的切斷部上將產生雷射光束的 形狀劣化的問題。 83433 -17- 200404359 …般,在經驗上週知為將上述雷射光束之焦點位置的誤 差對於切斷㈣絲的影響限制在容許的範圍内,必須將两 射光學系統的焦點深度設定為0 7…上。又,已知所確 保的焦點深度變得愈大’則與雷射光束的光圈界限(最小直 徑)相,,限制亦變大。因而,為了適當的進行切斷保險絲 ” &形悲的Cu保險絲配線1 (Cu保險絲本體部2)之大小 (長度)的最小值亦受限制。 若α保險絲本體部2的長度未滿雷射光束的最小直徑時 斷保險絲所而的熱將逸退至Cu保險絲本體部2的下層。 又,當Cu保險絲本體部2的長度未滿雷射光束的最小直徑時 ,將有.切斷Cu保險絲本體部2下層的Cu引出線5之虞。當下 層的Cu引出線5被切斷時,存在於後述保險絲窗9之底部ι〇 與下層的CU引出線5之間的第n+1層之層間絕緣膜4將有產 生裂缝的情況。根據上述,將有無法正確地切斷〜保險絲 配線1之慮。 圖2係以圖表顯示將保險絲切斷用雷射光束之照射光學 系統的焦點深度設定為約0.7 ,am以上之情況時,雷射光束 的波長與雷射光束的最小直徑的關係圖。為使在以保險絲 本體部2的底層不產生過度的損傷而適當的切斷Cu保險絲 配線1,並因應雷射光束的波長,形成具有圖2的圖表所示 的雷射光束之最小直徑以上的長度之Cu保險絲本體部2。 又,Cu接觸插塞邵1 2係形成比Cu保險絲本體部2小。具體 而言,如圖1(b)所示,Cu接觸插塞部12之直徑係以低於。 保險絲本體部2的見度而形成。同時,c u接觸插塞部1 2係形 83433 -18- 200404359 成於Cu保險絲本體部2的内側。藉此’ Cu保險絲配線丨之切 斷保險絲所需的熱難以逸退至Cu保險絲本體部2的下層。 繼而,如圖1(c)所7F,在Cu保險絲本體部2及第n+1層的層 間繞緣膜4上設置第m+i層的Cu擴散防止膜7及第n + 2層的^ 間絕緣膜4。此外,在本實施形態中雖未圖示,惟從第11層 的層間絕緣膜4到第n+2層的層間絕緣膜4,在其内部形成有 如圖15(a)所示的各種配線及銲墊部。上述各種配線及銲墊 部係藉由與形成Cu保險絲本體部2及以引出線5之情況相同 的万法所形成。繼而,如圖i⑷所示,纟第⑴層的層間絕 緣膜4上更設置有第m + 2層的Cu擴散防止膜7及第n+3層的層 間絕緣膜4。上述兩膜7及4係具有所謂鈍化膜丨丨之功能。 ’’、、後在Cu保險絲本體邵2的上方為容易進行切斷保險絲 而設置保㉟絲切斷用日部之所謂保險絲窗9。紹呆險絲窗9 勺開孔作業係如圖1 5 (a)所示,一般從L s I的製造步驟成本、 所謂的製程成本降低等觀點來看,係進行與未圖示的銲墊 4又開孔對準者。具體而言,如圖丨(幻所示,蝕刻第n + 3層 的層間絕緣膜4、第m + 2層的Cu擴散防止膜7、第奸2層的層 間絕緣膜4,俾使保險絲窗9的底部1Q成為大致完全内包^ 配置有Cu保險絲本體部2的大小。此時,盡可能使殘存在a 保險絲本體部2上且形成保險絲窗9的底部1〇之第n + 2層的 層間絕緣膜4㈣後的殘存膜之膜厚變薄。藉此,在使保險 、、糸切斷用雷射光束朝向Cu保險絲本體部2照射之際,可容易 切斷Cu保險絲本體部2。 此時,依據蝕刻的特性,保險絲窗9的底部1〇係如圖1^) 83433 -19- 200404359 所示,其上面容易形成略呈弓形狀彎曲(Bendlng)的形狀。 於是,在保險絲窗9的底部10之周緣部上蝕刻至第m+1層的 Cu擴散防止膜7,將有使第n+1層的層間絕緣膜4露出之虞。 亦即,在保險絲窗9的底部1 0之周緣部上產生所謂的溝渠 (Trenclnrig)現象,將導致Cu保險絲本體部2的表面(上面)露 出。然而,如上所述,Cu保險絲本體部2係形成比保險絲窗 9的底邵1 0的寬度(長度)短,且位於與底部1 0相對向的區域 内侧。藉此,底部1 0的上面大致呈弓形狀彎曲,使Cu保險 絲本體邯2沒有露出之虞。再者,在保險絲窗9的底部1 〇之 周緣部上不會使以引出線5露出。因而,根據本實施形態, 在可容易進行Cu保險絲配線1的保險絲切斷作業之同時,可 大幅抑制容易氧化的Cu保險絲配線1之劣化。 又,電流在Cu保險絲配線1流動之情況。在這種情況下, 將Cu保險絲配線!的長度設定在圖3所示的臨界長度以下。 具體而言,以使其長度與在該Cu保險絲配線1流動的電流密 度的大小之乘積成為80.0 // m · ΜΑ/cm2以下的方式形成Cu 保險絲配線1。例如,使Cu保險絲配線i的長度形成約“切 。於是,即使在Cu保險絲配線1流動電流密度的大小約為2 〇 MA/cm的黾说,亦可使產生致命的電性不良消失。尤其是 可消除使所謂的電性遷移(EM)不良等產生之顧慮。因而, 可形成高信賴性的Cu保險絲配線!。於是,可謀求lsi全體 的信賴性之提昇。 如以上所說明,第1實施形態的半導體裝置在容易進行切 斷保險絲之同時,Cu保險絲配線丨的品質難以劣化且信賴性 83433 -20- 200404359 提南。 (弟2貫施形態) 固4係本|明第2實施形態的半導體裝置之保險絲配線附 近的構造剖視圖。此外,與圖1相同的部分係附加相同的符 號’並省略其詳細說明。 本貪施形態的保險絲配線2 1係以Cu所形成。又,保險絲 -1的保險絲本體邰2 2係如圖4所示,與接觸插塞邵 (VIAPULG)23另體形成。亦即,Cu保險絲本體部22係以所 謂的單鑲嵌構造形成。 藉由與上述第1實施形態相同的方法形成至第m層的Cu擴 散防止膜7。 繼而,在第m層的Cu擴散防止膜7上所設置的第n+1層之層 、、、巴’彖膜4的内α卩形成由單鑲嵌構造所構成的c u保險絲本 岐邯22。從而,使Cu保險絲本體部22與Cu接觸插塞部23個 別形成。 具體而言,首先,形成成為第n+1層的層間絕緣膜4的一 邯份之下部絕緣膜。繼而,沿著預先設定的特定接觸圖案 蝕刻該下部絕.緣膜及第m層的Cu擴散防止膜7。藉此,暫時 使Cu引出線5的表面露出。此時,藉由所形成的下部絕緣膜 之厚度及㈣所形成的凹部(溝)之大小’係設為與&接觸插 塞4 23的大小相當I程度。在該Cu接觸插塞部η用的溝内 先形成由Ta層6a及TaN層6b的雙層構造所構成的障礙膜6。 然後,在障礙膜6的内側成膜以成為Cu接觸插塞部23的薄膜 層之Cu為主成分的膜。’藍而,藉由電解電鍍法形成a接觸 83433 21 200404359 插塞部2 3。又,藉由CMp法研磨並除去附著在溝的外侧之 多餘Cu及障礙膜6。 繼而,同樣形成成為[層的層間絕緣膜4的一部份之上 部絕緣膜。然後,沿著預先設定的特定配線圖案蝕刻該上 部絕緣膜。此時,藉由蝕刻所形成的凹部(溝)之大小設為與
Cu保險絲本體部22的大小相當之程度。在該Cu保險絲本體 部22用的溝内先形成由丁&層6a及丁aN層讣的雙層構造所構 成的障礙膜6。然後,在障礙膜6的内侧成膜以成為Cu保險 絲本體部22的薄膜層之Cu為主成分的膜。繼而,藉由電解 電鍍法形成Cu保險絲本體部22。又,藉*CMp法研磨並除 去附著—在溝的外側之多餘〇11及障礙膜6。藉此,如圖4所示 ,在第n+1層的層間絕緣膜4及第m層的Cu擴散防止膜7内獲 得由所期望的單鑲嵌構造所構成的Cu保險絲本體部。 以上形成有Cu保險絲配線21的主要部。而後迄形成保險 絲窗9的步驟為止係與上述第丨實施形態相同。如以上所說 明,有關第2實施形態的半導體裝置可獲得與第丨實施形能 相同的功效。 ^ (第3實施形態) 圖5係有關本發明第3實施形態的半導體裝置之保險絲配 線附近的構成之剖視圖。此外,與圖i相同的部分附加相同 的符號並省略其詳細說明。 本實施形態的保險絲配線3丨係以Cu所形成。 八 在保險 絲配線3 1的保險絲本體部3 2之上部形成有用以抑 乳化及
Lu的擴散之障礙膜即所謂的上(ΤΌρ)障礙膜33。 83433 200404359
Cu保險絲本體部32係藉由與上述第1實施形態相同的方 法形成。因而,本實施形態的Cu保險絲本體部32係以雙鑲 歲:構造所形成。 在形成Cu保險絲本體部32之後,藉由濕蝕刻或乾蝕刻選 擇性使其上面後退。然後,在後退的部分上形成與設置於 Cu保險絲本體部3 2周圍的障礙膜6相同之Ta層3 3 a及TaN層 33b的雙層構造所構成的上障礙膜(上障礙金屬膜)33。上述 Ta層33a及TaN層33b係藉由漸鍍步騾而形成。此時,將直接 與Cu保險絲本體部32的上面相接的下側之層設為TaN層3 3 ’將邊TaN層33b的上側設為Ta層33a。然後,藉由CMP法研 磨並除去附著於溝外側之多餘的上障礙膜3 3。藉此,如圖5 所不在弟n + 1層的層間絕緣膜4及第m層的C u擴散防止膜7 内獲得由具有上障礙膜33之所期望雙鑲嵌構造所構成的Cu 保險絲本體部3 2。 以上形成有Cu保險絲配線31的主要部。而後迄形成保險 絲W 9的步騾為止係與上述第i實施形態相同。如此,由於 第3貝施形怨的半導體裝置係在a保險絲本體部u的上面 設置有上障礙.膜33,因此Cu保險絲配線31比第!實施形態更 難以劣化。 特別疋與P早礙膜6相同,藉由丁&層及層3讣形成上 章^膜3 3可獲得上障礙膜3 3本來的功能亦即抑制Cu擴散 土層間緣(ILD膜)4中。X,在兼作為成月莫裝置之同時, 由=可統並簡略成膜製程,因此可削減設備投資並降低 半寸把农jl的生產成本。又,即使配線用障礙膜6與上障礙 83433 -23 - 200404359 膜33接觸,由於兩障礙膜6,33係由相同的材料所形成,因此 不致於使Cu保險絲本體部32的電阻值上昇、或是引起障礙 性的彡化等之反應。因而,在以保險絲本 生使半導體裝置的性能劣化之反應。 T產 再者,藉由積層、形成Ta層33a及TaN層33b,可促進在上 障礙膜3 3的成膜製程中成為產生灰塵之主因的層3 3 b的 薄膜化。除此之外,已知藉由丁3層33&的貼附(pasting)效果 可大幅降低灰塵。一般,TaN層33b·對於擴散障礙性有很 大的幫助,但因TaN為陶瓷層,因此機械性強度即破壞韌性 值低且非常易碎。相對於此,由於丁&層33a係以金屬單體形 成故具有延展性。因而,藉由將上障礙膜3 3設為分別由薄 膜狀形成的Ta層33a及TaN層33b所構成的積層構造,可大幅 降低成膜步騾之灰塵。 如以上所說明,第3實施形態的半導體裝置係藉由分別以 薄膜狀的金屬層及陶瓷層的積層構造所形成的上障礙膜3 3 ’提昇Cu保險絲本體部32的擴散障礙性。亦即,可極力提 昇半導體裝置全體的信賴性。 (第4實施形·態) 圖6係有關本發明第4實施形態的半導體裝置之保險絲配 線附近的構成之剖視圖。此外,與圖1相同的部分附加相同 的符號並省略其詳細說明。 本實施形態的保險絲配線4 1之引出線5與上述第1實施形 態的引出線5相同係以Cu所形成。又,保險絲配線4 1的保險 絲本體邵4 2係以A1所形成。又,保險絲本體部42與上述第1 83433 -24 - 200404359 貫施形態的Cu保險絲本體部2相同,係以雙鑲嵌構造形成。 A1保險絲本體邵42用的凹部(溝)係藉由與上述第工實施形 態相同的方法形成。由於八1與〇11相比難以擴散,故不需要 與第1實施形態相同的障礙膜6。因而,首先在保險絲本體 邵用溝内例如積層Ta、Nb、Tl、w或ZΓ等高融點金屬、或積 層上述金屬的氮化膜、或積層上述金屬、以及設置八丨以作 為障礙膜(障礙金屬膜)43。在本實施形態中,以丁&層43&及
AlCu層43b所構成的雙層構造形成障礙膜43。在成膜障礙膜 43之後,於其内側以八丨形成保險絲本體部42。然後,以 法研磨並除去附著於溝外側之多餘的A1及障礙膜43。藉此 ,、如圖—6所示,在第n+1層的層間絕緣膜4及第m層的a擴散 防止腠7内獲得由所期望的雙鑲嵌構造所構成的μ保險絲 本體部42。 以上,形成有Cu保險絲配線41的主要部。由於八丨與以相 比難以氧化,故不需在A1保險絲本體部42上設置擴散防止 膜。因而,在A1保險絲本體部42上直接設置第n + 2層的層間 、、、巴緣艇4。<後迄形成保險絲窗9的步,驟係與上述第!實施形 悲相同。- 如上所說明,第4實施形態的半導體裝置由於係以Α1形成 有保1¾、、、糸本邰4 2,因此保險絲配線4 1比第i實施形態難以 劣化。 〜'、 (弟5實施形態) 圖7係有關本發明第5實施形態的半導體裝置之保險絲配 、、泉附近的構成之剖視圖。此外,與圖丨相同的部分附加相同 83433 -25 - 200404359 的符號並省略其詳細說明。 本實施形態的保險絲配線5 1之引出線5與上述第1實施形 態的引出線5相同係以c u所形成。然而,保險絲配線5 1的保 險絲本體邵5 2與上述第4實施形態的A1保險絲本體部4 2相 同’係以A1所形成。又,保險絲配線5 1的A1保險絲本體部 52如圖7所示,與上述第2實施形態的cu保險絲本體部22相 同’與A1接觸插塞部(接觸插塞部)53另體形成。亦即,A1 保險絲本體部5 2係以雙鑲嵌構造形成。 因而,該第5實施形態之半導體裝置迄保險絲本體部52的 步驟亦可藉由與第2實施形態相同的方法形成。然而,在藉 由八丨形成保險絲本體部52及接觸插塞部53之同時,在上述 周圍成膜在第4實施形態中所使用的障礙膜43。迄形成之後 的保險絲窗9的步驟與第4實施形態相同。 如以上所說明,第5實施形態之半導體裝置由於係以Ai形 成有保險絲本體部5 2,因此保險絲配線5 1比第1實施形態難 以劣化。 (第6實施形態) 圖8係有關本發明第6實施形態的半導體裝置之保險絲配 、'泉附近的構成之剖視圖。此外,與圖1相同的部分附加相同 的符號並省略其詳細說明。 本貝施形態的保險絲配線6 1之引出線5與上述第1實施形 “、引出、、泉5相同係以c u所形成。然而,保險絲配線$ 1的保 險絲本體部62與上述第4實施形態的A1保險絲本體部42相 同係乂 A1所开> 成。又,保險絲配線6 1的A1保險絲本體部 83433 -26- 200404359 62如圖8所示,一體形成有A1接觸插塞部(接觸插塞部)68。 再者,讀第6實施形態的ai保險絲本體部62不僅藉由雙鑲嵌 步驟亦藉由RIE步驟加工形成。 迄第m層的Cu擴散防止膜7的步驟係藉由與上述第〗實施 形態相同的方法形成。 繼而’在第m層的Cu擴散防止膜7上以和A1接觸插塞部68 的高度相同程度的膜厚設置襯墊部第!絕緣膜(31〇2膜)63。 然後’沿著預先設定的特定接觸圖案蝕刻襯墊部第1絕緣膜 63及第m層的Cu擴散防止膜7,使Cu引出線5的表面暫時露 出。此時’藉由餘刻所形成的A1接觸插塞部68用的凹部(溝) 之大小汉為與A1接觸插塞部6 8的大小相當的程度。 繼而,在該A1接觸插塞部68用的溝内及襯墊部第1絕緣膜 63上成膜由在第4實施形態中所使用的丁&層43 a及AlCu層 43b的雙層構造所構成的障礙膜43。然後,在該障礙膜43内 側及上側沉積用以形成A1保險絲本體部62及A1接觸插塞部 6 8的A1。之後,沿著預先設定的特定配線圖案,藉由濕蝕 刻或乾蚀刻選擇性除去多餘的A1及障礙膜43。藉此,獲得 由所期望形狀·構成的A1保險絲本體部6 2、A1接觸插塞部6 8 及障礙膜43。 繼而,以覆蓋A1保險絲本體部62的方式,在襯墊部第1絕 緣膜63上設置襯墊部第2絕緣膜(Sl〇2膜)64。然後,形成貫 通該襯墊部第2絕緣膜64的未圖示之最上層的各種配線及 襯墊部。上述各種配線及襯墊部係藉由與形成八丨保險絲本 體邵6 2及A1接觸插塞部6 8之情況相同的方法形成。由於A1 83433 -27- 200404359 與Cu相比難以氧化,故在Ai保險絲本體部62上不需要設置 擴散防止膜。因而,在襯塾部第1絕緣膜63上連續設計襯墊 部第2絕緣膜64。同樣地,在襯墊部第2絕緣膜64上連續設 計襯墊部第3絕緣膜(Si〇2膜)65及襯墊部第4絕緣膜(矽氮化 膜)66。此時,襯墊部第3絕緣膜65及襯墊部第4絕緣膜66分 別沉積特定的厚度作為鈍化膜67而成膜。 以上’形成有C u保險絲配線6 1的主要部。其後,迄與襯 塾部開孔對準形成保險絲窗9之步驟係與上述第1實施形態 相同。 如上所說明,第6實施形態的半導體裝置由於係以A1形成 有保險\絲本體部62,因此保險絲配線6 1比第1實施形態難以 劣化。 (第7實施形態) 圖9係有關本發明第7實施形態的半導體裝置之保險絲配 、'泉的保險絲本體部附近的構成之平面圖。此外,與圖1相同 的部分附加相同的符號並省略其詳細說明。 本實施形態的半導體裝置具有之特徵,係其保險絲配線 7 1之保險絲本·體部72的配線。 與上述第1至第6貫施形態的保險絲配線構造相同,多層 構造化保險絲配線部71,並且使其保險絲本體部72形成^匕 保險絲窗9的底部10短。此時,如圖9(a)所示,相鄰的保險 絲配線7!之㈣絲本體部72之間以不與沿著與保險絲配線 71的長邊方向垂直的方向鄰接的方式,彼此偏移而配置。 藉此,不需使保險絲配線71的寬度.變'細,例如可僅縮小保 83433 -28- 200404359 險絲配線71所需的面積例如在圖9(a)中斜線所示的大小。亦 即,可謀求㈣絲配線區域的小型化。此外,在圖9⑷至⑷ 中保險絲窗9的内側之一點鏈線所示的區域上存在有形成 保險絲窗9的底邵1 0之層間絕緣膜等的殘存膜73。 在此,於圖9(a)中,例如形成保險絲配線了丨(保險絲本體 部72)的寬度(Wldth)W約〇.6//m。又,形成沿著與保險絲配 線71的長邊方向垂直的方向而鄰接的保險絲本體部72之間 的間隔,亦即形成間距(plcth)p約2.0//11^同時,將保險絲 窗9的内側之每一單位面積(區塊尺寸)的保險絲配線71的條 數設為10 0 0條。 在這種設定中,例如在圖15(c)所示的習知技術的保險絲 配線構造中,每一區塊尺寸需要大約20//mxl0⑻=200() // m左右的寬度。相對於此,在配置有如圖9(a)所示之保險 絲本體部72的本實施形態之保險絲配線構造中,區塊尺寸 的寬度若具有2.0 X 500 = 1 〇〇〇 v m左右的寬度便足夠。與習 知技術的區塊尺寸相比,其面積約可削減約5 〇 %。藉此,使 搭載LSI而獲得的未圖示之救濟電路的搭載區域增大,可提 升L SI的救濟率。 又’在本實施形態的保險絲配線構造中,若不改變保險 絲配線7 1所需的區塊尺寸的面積,則可加寬圖9(b)中DI,D2 所示的相鄰接之保險絲本體部72之間的間隔。換言之係加 寬保險絲配線7 1之間的間隔。藉此,在進行切斷保險絲之 際,不致對近接的期望外之保險絲配線7 1造成損傷,可提 开保險絲配線7 1的k賴性。繼而謀求L SI全體的信賴性及生 83433 -29- 200404359 產產率。 再者’在本實施形態之保險絲配線構造中,保險絲配線 所而的面積及鄰接的保險絲本體部7 2之間的間隔皆未改 夂如圖9(c)所不,增加單位面積内的保險絲配線7 ;[的總數 以貝現鬲密度配線。繼而,增加與救濟電路電性連接的 保險絲配線7 1的條數,可提升LSI的救濟率。 如以上所說明’根據7實施形態的半導體裝置,可謀求保 h 4配線的間隔亦即保險絲間距的狹間距化。繼而,謀求 獲柃半導體裝置内的各種電子電路等微細化及高密度化以 及半導體裝置的小型化。藉此,可將保險絲配線區域的大 小、保險絲間距、及保險絲配線的條數或密度等設定為因 應半導m裝置内的各種電子電路之設計的適當狀態。 又,可謀求降低近接的保險絲配線7丨因切斷保險絲引起 的損傷,且不需放大保險絲配線區域而增加保險絲配線7工 的k數7亦求保險絲配線7 1的高密度化。藉此,可提昇 半導體裝置的信賴性以及生產效率的產率。 (第8實施形態) 圖1 0至圖1 4係有關本發明第8實施形態的半導體裝置之 保險絲配線附近的構成之平面圖。此外,與圖丨相同的部分 附加相同的符號並省略其詳細說明。又,圖16至圖18係成 為本實施形態的半導體裝置之比較例之習知技術的半導體 裝置之保險絲配線附近的構成之平面圖及剖面圖。 本實施形態的半導體裝置具有之特徵,係其保險絲配線 8 1之保險絲本體部82及引出線83的配線圖案。 -30- 83433 首先,簡單說明習知枯 ^ 技★的半導體裝置之保險絲配線附 近的構成。將習知所#田a w 、 勺保險絲配線2 0 1之構造概要顯示 方;圖 1 6。圖 1 6 (a)係從 Jt f. ' -,α. ^ /、上万硯看習知技術的半導體裝置之 L s I的保險絲配線附近的平 ^ i 0十面圖。又,圖16(b)係沿著圖i6(a) 中Y - Y線之剖視圖。 複數條的保險絲配線加之—端係與半導體裝置内的各 種私子電路i性連接,例如與控制電路部2Q2電性連接。又 ,各保險絲配線20 1的另一嫂在而#门+ ,、 乂 」力 领係與共同電位配線203電性連 接0 ”隨著半導體元件的微細化,進行控制電路部等 半導體裝置内的各種電子電路之微細化。隨之而來,保險 絲間距的微細化亦進行著。在半導體製造技術中,因冗餘 技術引起的胞元件而置換預備胞元件,多使用藉由雷射光 束等切斷保險絲方式。 一般在進行切斷保險絲之際,使用波長為1047 nm*i32i nm等的近紅外區域的雷射光線。上述雷射光線的光圈界限 係依據各光線的波長加以決定。因此,當保險絲間距變窄 且接近雷射光·線的光圈之大小時’切斷所期望的保險絲配 線20 1將有導致鄰接的保險絲配線2〇 1損傷之慮。為防止這 種情況發生,例如須因應依據雷射加工界限所規定之保險 絲間距的界限大小來配置控制電路部2〇2。結果,將產生保 險絲配線20 1及控制電路部202的佔有區域大於所需區域之 問題。又’當保險絲配線2 01及制電路部2 〇 2的佔有區域 增大時,將引起搭載於半導體晶片的救濟電路之規模縮小 83433 -31 - 200404359 ,並使晶片的救濟率降低。然而,在圖16(a)所示的配線圖 案中,因應控制電路部2〇2的間距之縮小難以使保險絲配線 201狹間距化。以下,舉出一例具體說明。 圖16(a)、(b)係分別顯示習知的半導體基板所形成的保險 絲配線區域的平面圖及剖視圖。圖丨6(1))係顯示圖B⑷中 γ-γ線所示的部分之剖面構造。在Si基板2〇7上所設置的保 險絲配線201一般係以Cu或A1為主成分的金屬所形成。通常 ,保險絲配線20 1係使用與保險絲配線20 1形成在同一層的 其他配㈣的材料以形成㈣的構造。又,在保險絲配線 201的周圍分別以單層或多層形成有一般用於半導體裝置 上《砍氧賴、有齡氧化膜、切氮化膜等的各種絕緣 膜 204 ° 圖16⑷、(b)所不的半導體裝置中,以秒氧化膜形成各絕 緣膜綱中之層間絕緣膜2G5。同時,以硬氮化膜形成擴散 方膜206 、屬而,上述層間絕緣膜205及擴散防止膜2〇6係 成為分別在Si基板207上積層有5層的構造。又,以形成 保險絲配線201。’然後,在保險絲配線2()1的周圍形成由^ 層208a及TaN層208b之雙層構造所構成的障礙膜2〇8。 在該半導體裝置中,如圖16⑷所示,以2 5^形成保險 絲間距的大小P1。同時’保險絲配線2〇1的實質寬度即保險 絲配線2〇1的本體部2〇la的寬度们之大小形成為!.心①。又 ,^該半導ft裝置中,保險絲配線2Q1的本體㈣u係形成 於第4層。繼而,共同電位配線2〇3係例如形成在第2層。再 者,電性連接保險絲配線2〇1與控制電路部2〇2之保險絲配 83433 -32- 200404359 線的引出線20 1 b係例如形成在第i層。保險絲配線本體部 201 a與共同電位配線2〇3係介以接觸插塞(接觸插塞)2丨〇電 性連接。同樣地,保險絲配線本體部2〇la與引出配線2〇ib 亦介以接觸插塞2 1 〇電性連接。 形成保險絲窗208的底部209之保險絲配線2〇1上的殘存 月吴即絕緣膜205為提昇切斷保險絲的切斷特性盡可能形成 較薄。然而,如習知技術中所述,殘存膜2〇5在保險絲窗 的底邰209容易朝上方形成凸形狀。因此,殘存膜2〇5之外 周邯附近的膜厚係以不使保險絲配線2 〇丨露出的程度之厚 度的方式形成。 圖l7(a)、(b)係顯示藉由切斷保險絲切斷由圖16⑷、(匕) 所示構造所構成的保險絲配線2〇1中已指定座標的保險絲 配線20 1之狀態。圖1 7(a)係從其上方觀看已切斷保險絲的保 險絲配線附近之平面圖。又,圖17(b)係沿著圖17(勾中的 線之剖視圖。 圖17(a)中保險絲配線201的描點部分為已進行切斷保險 絲的部分。在進行切斷保險絲時使用的雷射光線波長為 1321 nm,光束直徑為3.0// m,對準精確度為±〇 35v m。可 知在這種設定中,不致對與已切斷的保險絲配線2〇1鄰接的 保險絲配線201或其他的區域造成損傷,可切斷所期望的保 險絲配線2 0 1。 然而,如圖18所示,將保險絲配線2〇1的本體部2〇1 &的寬 度W2的大小保持在1 ·0 // m,將保險絲間距P2的大小縮小^ 2. // m。在這種設定中,如圖1 8中描點部分所示,切斷所期 83433 -33 - 200404359 望的保險絲配線201。然後,在與應該切斷的保險絲配線2〇ι 鄰接的保險絲配線201上如塗黑的部分所示,將對周圍的保 險絲配線201造成損傷。為防止這種情況發生,以不對周圍 的保1¾ 4配線2 0 1造成損傷的方式降低雷射光束的照射能 源時,變成無法切斷所期望的保險絲配線2〇1。如此,在習 知的配線圖案中’ |雷射光線的波長設定為ι 工疆,光束 直徑設為3.0 ,對準精確度設為±〇 35 時,實質上不 可能將控制電路部202的配列間距小型化至2.〇 “ m。 該第8實施形態的半導體裝置係為以上所述的問題點而 研創者。纟目的在於提供—種不限於以雷射光線進行的微 細加工之精確度界限,可因應半導體裝置内的各種電子電 各之U細化,將保險絲配線設定在適當的配線圖案之保險 絲配線構造。又,提供一種可提昇切斷保險絲的處理速度 之保險絲配線構造。 從保險絲‘ 9的上方觀看本實施形態的半導體裝置之保 險絲配線81附近的構造之平面圖係顯示於圖1〇至圖12。 如圖1 0 土圖1 2所π,在本實施形態中,複數條的保險絲 配線81之保險絲本體部82係沿著各保險絲配線“的長邊方 向從作為電子電路的控制電路部84側朝向共同電位配線85 側,以成為第U丁、第2行、第3行的方式形成。分別與第2 行的保險絲本體部82連接的各引出線83係通過第丨行的各 保險絲本體部8 2之間與控制電路部8 4電性連接。又,分別 與第3行的保險絲本體部82連接的各引出線83係通過第2行 及第1行的各保險絲本體邵8 2之間與控制電路部8 4電性連 83433 -34 - 83係通過第3二的Γ 2仃的保險絲本體部82連接的各引出線 引出線83係通過第^與第1行的保險絲本體部82連接的各 丑π + 、 。7仃及第3行的各保險絲本體部82之間與 /、同電位配線85兩μ、右 、 " ^ I接。在本實施形態中,在圖10中Α所 777 <各保險絲本體部s 9 中、 ^ 乂及與此連接的各引出線83各自的 中、間距離例如約設定為25_。 合。、。保L、林體部82之寬度形成比各引出線83的寬度 ::亦’各引出線83之寬度係窄於各保險絲本體部82的 又藉Λ *易進行切斷保險絲,且提昇各引出線83及 °保險絲配線81的引出自由度。因而,因應在⑶内設計的 各種電子電路間的各種連接狀態,可設置更正確的配線圖 案之保險絲配線8 1。 -般,當保險絲本體部的寬度加寬至1〇”左右時,可 抑制Η切tM呆險絲引起底層的〜膜或層間絕緣膜之損傷。然 而卻難以切斷保險絲。相對於此,當保險絲本體部的寬度 縮专至〇.5vm左右時’容易進行切斷保險絲。但是,底層 等谷易因切斷保險絲引起損傷。目而,保險絲本體部的寬 度係因應雷射光束的波長、對準精確度或是底層的膜厚等 ,5又疋在切斷特性與損傷抑制兩者皆成立的適當大小。例 如切斷保險絲用的雷射光束之波長可設為i321 nm。此時, 保險絲本體部的寬度一般可設定在約0—至^ —的適 當大小。 83433 -35 - 200404359 又 即使保險絲本體部的寬度縮窄至約0.5 // m,底層S i 亦不致於產生損傷。繼而,即使使引出線與保險絲本體部 以大致相同的寬度形成’亦可確保引出線的引出自由度。 在上逑兩種情況皆成立時,亦可以大致相同的寬度形成保 險絲本體邵與引出線。然而,當引出線的寬度大於保險絲 本體部的寬度時,由於切斷特性(切斷特性)之劣化及引出的 自由度降低的可能性變大而不理想。 再者,在圖1 0中D所示,將通過第丨行的兩個保險絲本體 邵82間的兩條引出線83之間的間隔例如約設定在1 〇 v㈤。 ’、、、、後知圖1 〇中B所示與弟1行相鄰接的保險絲本體部μ之 間的間'隔約設定為6 // m。結果,如圖1 〇所示,在第1行上可 以約6 // m的莧度配置3條的保險絲配線8 1。在第2行與第3行 中亦相同。如此,根據本實施形態的配線圖案,可使圖1 〇 中C所示的相鄰接之保險絲配線8 1的實質間距縮小至約2 Q // m為止。 將圖ίο所示的各保險絲配線81中期望的保險絲配線81的 保險絲本體部82進行切斷保險絲的結果顯示於圖丨丨。此時, 使用未圖示的·保險絲切斷裝置,將保險絲切斷用的雷射光 、、泉(田射光束)的波長設定約為1 3 2 1 nm、光束的直徑設定約 為3.0“ m、對準精確度約設定為±〇 35 " m。圖丨〗中的保險 絲本體部82的描點部分表示進行切斷保險絲的部分。如圖u 所示,在本實施形態的配線圖案中·,可知僅可切斷期望的 保險絲配線81。因而,根據本實施形態的保險絲配線構造 ,不需使保險絲配線81上的殘存膜73變薄而形成,戋是提 83433 -36 - 200404359 昇保險絲配線81的狹間距化的界限,可實質上縮小保險絲 的間距。 又,在應用本實施形態的保險絲配線81的配線圖案之際 ,亦可將各保險絲本體邵82與各引出線83形成在同一層。 此時,使彼此相鄰接的引出線83的間隔形成低於雷射光束 的直徑之大小。亦即,如圖12中的引出線83上以虛線包圍 的圓所tf ’以上述-部份之間皆進人雷射光束的照射區域 内 < 方式形成相鄰接的兩條引出線83。在這種設定中,在 以虛線包圍的圓之部分上照射雷射光束。繼而,如圖。中 相鄭接的兩條引出線83上之描點部分所示,可一起進行兩 條引出線83的切斷保險絲之動作。亦即,#由—次的切斷 保1¾:絲’ 1質上可—起切斷兩條保險絲配線8工。藉此,可 提昇保險絲切斷的產量。 者保險 '、、糸配、、泉8 1亦可形成如圖! 3及圖】4所示的圖案 1雷射光束的照射區域之大小設為圖13及圖14中以虛線 包圍的圓之大小。繼而,在各引出線83上的特定處所對作 為:而設之以虛線包圍的圓之部分進行切斷保險絲。藉此 :广由進行一.次切斷保險絲’可-起切斷2條或3條的保險 絲配線8 1。 於如此1沿著保險絲配㈣的長邊方向位於略-直線的 乂置〈万式配置第1行、第2行及第3行的各保險絲本體部82 二:而’ j吏以低於各保險絲本體部82的寬度的狹窄寬度而 2的引出線83通過各保險絲本_之間的方式圖案形 Q保險絲配線8 1。藉士卜,gp /古々/口 a 猎此即使各保險絲本體部82與各引
^3433 -37- 200404359 出線83形成於同一層,可獲得一種抑制相鄰接的保險絲配 線8 1進行切斷保險絲時引起的損傷,並且以適當的狀態有 效進行成為標的的保險絲配線8 1之切斷保險絲的保險絲配 線構造。亦即,由於具備有因應半導體裝置内的電路設計 謀求提昇配線圖案的自由度之保險絲配線構造,因此可提 升信賴性及產率。 又,如圖13及圖14所示,不僅在保險絲配線81的長邊方 向亦可沿著與長邊方向垂直的方向以各行大致位於一直線 狀的位置之方式配置各保險絲本體部82。亦即,沿著保險 絲配線的長邊方向及與長邊方向纟直的方向纟兩方向分 别位於大致-直線狀的方式之方式,以行列(細⑽)狀配置 各保險絲本體部82。藉此’可在更適當的狀態下獲得有效 率地進行切斷保險絲之保險絲配線81。 此外,在圖14所示的保險絲配線構造中,第ι行至第3<一 =呆險絲本體部82係在與上述各行對應而設計:第丨: =3行的共同電位配線85上與各行電性連接。各行的共同 电位配線85係在與保險絲窗9的底部1〇相對向的區域内之 低於各保險絲.本體部82之底層上—條—條形成。繼而,夂 ==配線85係在分別的端部電性連接。各㈣絲梓 :2以:::同電位配線85係藉由在圖“中各保險絲本體部 =印表示的部分與各共同電位配線85之間沿著積層方 ^ ^成 < 未圖7^的接觸插塞電性連接。 定二:本實施形態中,保險絲配線81的配線圖案並不限 ^圖呢圖U所示的形狀。藉由進行—次的切斷保險絲 83433 -38 - 200404359 ’、以同時可切斷多條的保險絲配線8〗之方式形成適當的形 狀、大小及配線圖案。又,保險絲本體部82與引出線83的 距離係因應保險絲切斷用的雷射光束之波長、光束的直徑 、對準的精確度等設定為適當的大小。 此外,在本實施形態中,形成保險絲窗9的底部1〇之保險 絲配線81上的殘存M73係如㈣至圖14所示,形成保險絲 窗9的底部1〇之周緣部未開放之形狀及膜厚。又,在使用a 形成各保險絲配線81之同時,各保險絲本體部以與各引出 線83形成於同一層時,在保險絲窗9的底部ι〇之周緣部附近 上至少下降一層形成各引出線83。藉此,例如在保險絲窗9 的底崢1 〇上即使產生溝渠(Trenchlng)現象,亦可大幅降低保 險絲配線8 1劣化的疑慮。 如以上所說明,根據第8實施形態的半導體裝置,可獲得 與上述第7實施形態相同的效果。具體而言,可與冗餘用控 制電路部8 4的狹間距化蔚廊。义,获1 .. 丁愿 又 精由使保險絲本體部8 2 與引出線83形成於同一 |,可以一次的切斷保險絲切斷相 鄰接的複數條保險絲配線81。藉此,可提昇保險絲切斷的 產率。 . ^外,本發明之半導體裝置並不限定於上述第丨至第8的 各貫施形態。在不脫離本發明旨趣的範圍内,將上述構成 或步驟等-部份變更為種種的設定是適當的組合各種 設定。 例如,設置保險絲配線的高度並不限定於比最上層低一 層的配線層。在由多層配線構造構成的半導體裝置之情、; 83433 -39- 200404359 :,容易進行㈣保險絲,且,若可控制保㈣㈣_ 貝?化的高I,亦可形成於半導體裝置内的任―層。W ,設置引出線的高度不需將全部的保險絲配線設定:: 險絲本體部相同之層。或是,設置引出線的高度不需將入 部的保險絲配線設定在低於保除絲本體部—層。亦: 引出線設置在不同高度之層。從—個保險絲本體部^口 數條引出線時亦相同。在上述情況下,隨著各引出線 險絲本體邵分離,緩緩下降的方式以階梯狀引出亦可 ,關於設置共同電位配線的高度亦相同。 又’複數層㈣且連接保險絲本體部與引出'線時,在上 述層上,若形成單一的接觸插塞部(接觸部)則足夠 展 分離且電性連接引出線與共同電位配線之情況亦相同。g 又,從-個保險絲本體部引出的引出線條數不限於—佟 或兩條。以複數通過的圖案可斷線半導體裝置内的特定: 路之間之方式’例如亦可四條四條引出從複: 體部引出的線。上述各引出線中的特定引出線之間以2 保險絲切斷:雷射光束的直徑之大小的範圍内連接的方式 形成可。藉此’不會使切斷保險絲的作業效率降低,可 增加斷線圖案。又’選擇對於切斷保險絲的所期望之區域 的影響較低的地方進行切斷保險絲。亦即,不致使切斷保 險絲的作業效率降低,可提升半導fi裝置的品質。 又,保險絲本體部的形狀並不限定於上述的雙鑲嵌構迕 :單镶嵌構造、或是RIE構造。又,㈣絲本體部與接^ ▲部亦可以大致相同的大小及形狀形成。 83433 -40- 200404359 合《呆卩a、、糸配線的形成材料係因應保險絲配線的構造或 2險j自的展部之形狀適當選擇保險絲配線難以劣化的適 、、"幻如,使保險絲窗的底部殘存的殘存膜形成較薄 :展部的料部有㈣料能性時,#由御成保險絲配 ^的保險絲本體部亦可。尤其是使用A1形成使保險絲本體 P X低万;保險絲本體邵的寬度之狹窄寬度形成的保險絲 用引出線形成於同層時,可良好地抑制保險絲配線的劣化 另卜玟存於保險絲窗的底部之殘存膜形成較厚,底部 的周緣部沒有_的可能性時,冑由⑽成保險絲配線的 保險絲本體部亦可。藉1,可提昇保險絲配線的電氣特性 又在保險絲配線上除了 A1以外亦使用具有與上述大致 相同特性的金屬,可獲得與上述各實施形態相同的效果。 又,以單鑲嵌構造形成保險絲本體部時,使用與保險絲 本體部與接觸插塞部不同的材料形成亦可。此日争,接觸插 土 |的开y成材料使用溶點向於保險絲本體部的形成材料之 金屬。例如,使用所謂的高熔點金屬形成接觸插塞部。 而且,縮小使保險絲配線的保險絲本體部與引出線電性 連接枝接觸插·塞部的直徑,可縮小保險絲配線的引出線寬 度。藉由使保險絲用引出線的寬度縮小為低於保險絲本體 部的寬度而形成’可料在進行切斷黯絲之際對於應斷 線的保險絲配線的周圍之影響。 又,障礙膜不限於Ta及TaN的組合。例如,亦可使用^及 丁以、Nb及NbN、W及WN、或是Zr&ZrN的各組合等構成障 礙膜。又,由化合物構成之層不限於氮化物,例如以上述 83433 -41 - 200404359 口至屬元素為主成分之碳化物或硼化物等亦可。亦即,亦 可因應保險絲配線的形成材料,分別從^族、%族的金屬 舁其化口物足中堤擇使用。再者,上障礙膜亦可設計在A1 保險絲本體部上。藉迚, 、 猎此 可大幅降低保險絲本體部的品質 劣化。 又,切^呆險絲戶斤使用的光線係丨限定於由上述設定構 成的雷射光束。例如,可使用如下所示種類的光線。 Q-swhch Nd YAG雷射的基本波(波長:ι〇64 證)、Q_switch
Nd YAG雷射的第2高頻浊ρ由| -反(波長· 532 nm),相同的第3高頻 波(波長:3 5 5 nm)、相同地筮4舌此丄…= 々U也罘4回頻波(波長:266 nm)。或 是W能量雷射(波長:248 _),或是ArF能量雷射(波長: 19〇疆)等。換言之,亦可藉由縮小切斷用光線的光束直徑 可局邵照射光線,可選擇性+ 」&擇ί生切断所期望的保險絲配 線。 【發明之功效】 在本發明的半導體裝置中,保除 侏險絲本體邯比保險絲切斷 用凹邵的底部小,且,以高於保略 一 h、、、糸切斷用雷射光束的直 徑之長度形成,設置在位於與保險 、 A ‘切断用的凹邵之底部 相對向的區域之内側位置上。萨μ 一 稭此,以容易進行切斷保險 、、,糸的万式使保險絲配線上的殘存膜 吳艾月旲厗形成較薄,不致 使保險絲本體邵露出。又,由於雷 鲜* _、 ^ ?, 耵尤末谷勿照射至保險 、、系本體邵,i雷射光束的能量難 丁、 、 休^絲本體邵的 万,因此不致於對保險絲配線的周圍之絕 掄。因而,保險絲配線或其周邊部所 八 的口口貝為難以劣化之良 83433 200404359 質。故可使半導體裝置全體為良質。 又’在本發明的半導晋告式士罢士 干寸把衣置中,保險絲用引出 保險絲本體部的下層。式b 、、承形成於 層或疋,保險絲用引出線之 於保險絲:體部的宽度狹有形成,設於與保險絲本= 同之層。猎此,在進行切斷保險絲之際,不致 T目 線的保險絲配線相鄰才矣的保險絲配線造成損傷之岸與所斷 ’可因應半導體裝置内的各種 '同時 . 兒略< a又汁的適者邶 没足保險絲配線區域的大彳、^ 、 X J保險絲間距及保險絲配轉沾 條數或密度等之方式,具備有提昇配線圖案的自由产之 險絲配線構造。因而,可抑制因切斷保險絲引起的二 不致放大保險絲配線區域,可增加保險絲配線的條數『從 而,提昇半導體裝置全體的信賴性及其生產產率。 【圖式簡要說明】 圖1係第1實施形態之半導體裝置體的製造步驟之步騾剖 視圖。 圖2係以圖表顯示保險絲切斷用的雷射光束之波長與最 小光束徑的關係圖。 圖3係在保險絲配線流動的電流之密度與保險絲配線的 臨界長之相關關係。 圖4係第2實施形態的半導體裝置之保險絲配線附近的構 造剖視圖。 圖5係第3實施形態的半導體裝置之保險絲配線附近的構 造剖視圖。 圖6係第4實施形態的半導體裝置之保險絲配線附近的構 83433 -43 - 200404359 造剖視圖。 圖7係第5實施形態的半導體裝置之保險絲配線附近的構 造剖视圖。 圖8係第6實施形態的半導體裝置之保險絲配線附近的構 造剖視圖。 圖9係第7實施形態的半導體裝置之保險絲配線附近的構 造剖視圖。 圖1 〇係第8實施形態的半導體裝置之保險絲配線附近的 構造剖視圖。 圖Π係在圖1 〇的保險絲配線之保險絲本體部進行切斷保 險絲的狀態平面圖。 圖12係在圖1〇的保險絲配線之保險絲本體部及拉出線進 行切斷保險絲的狀態平面圖。 圖1 3係由第8實施形態的半導體裝置之其他配線圖案所 構成的保險絲附近的構造平面圖。 圖14係由第8實施形態的半導體裝置之另一配線圖案所 構成的保險絲附近的構造平面圖。 圖15係習知·技術的半導體裝置的保險絲配線附近的構造 之剖視圖及平面圖。 圖1 6係由習知技術的半導體裝置的其他構成所構成的保 險絲配線附近的構造之平面圖及剖視圖。 圖1 7係在圖1 6的保險絲配線上進行切斷保險絲的狀態之 平面圖及剖視圖。 圖1 8係縮小圖1 6的保險絲配線之間距以進行切斷保險絲 83433 • 44- 200404359 的狀態平面圖。 【圖式代表符號說明 1,21,31 Cu保險絲配線 2, 22, 32 Cu保險絲本體 3 Si基板(基板) 4 層間絕緣膜(殘存膜、TE〇S-Si〇2膜、ILD膜) 5 Cu引出配線(保險絲用引出線) 6 障礙金屬膜(障礙膜) 6 a Ta層 6b TaN層(障礙膜) 7 Cu擴散防止膜(矽氮化膜、絕緣膜) 9 保險絲窗(保險絲切斷用凹部、凹部) 10 保險絲窗底部(保險絲切斷用凹部的底部) 11,67 鈍化膜(絕緣膜) 12, 23 Cu接觸插塞邵(接觸插塞邵、插塞邵) 33 上障礙膜(障礙膜) 33a Ta層(障礙膜) 33b TaN層(障礙膜) 41,51,61 ,7U 81 保險絲配線 42, 52, 62 A1保險絲本體部 43 障礙膜(障礙金屬膜) 43a Ta層(障礙金屬膜) 43b AlCu層(障礙金屬膜) 83433 -45 - 200404359 53, 68 A1接觸插塞部(接觸插塞部、插塞部) 63 銲墊部第1絕緣膜 64 銲墊部第2絕緣膜(殘存膜、TE〇S-Si〇2膜) 65 銲墊部第3絕緣膜(殘存膜、TE〇S-Si〇2膜) 66 銲墊部第4絕緣膜(矽氮化膜) 72, 82 保險絲本體部 73 殘存膜(絕緣膜) 83 保險絲用引出線 84 控制電路部(電子電路) 85 共同電位配線 83433 - 46 -

Claims (1)

  1. 200404359 拾、申請專利範圍: 1. 一種半導體裝置,其特徵在於: 具備有:基板、設置在該基板上的保險絲配線、及以 覆盖該保險絲配線的方式設置的絕緣膜;且 上述保險絲配線中,成為使上述保險絲配線電性斷線 的切斷保險絲的標的之保險絲本體部,係比上述保險絲 配線上的上述絕緣膜所形成的保險絲切斷用凹部之底部 小,且,以大於保險絲切斷用雷射光束的直徑之長度形 成,並$又置在位於與上述底部相對向的區域之内侧位置 上。 2. 如申請專利範圍第1項之半導體裝置,其中與上述保險絲 本體部電性連接,且與上述保險絲本體部同時構成上述 保險絲配線的保險絲用引出線係設置於比上述保險絲本 體部下層。 3. 如申請專利範圍第1項之半導體裝置,其中與上述保險絲 本體部電性連接,且與上述保險絲本體部同時構成上述 保險絲配線的保險絲用引出線之寬度係以低於上逑保險 絲本體部的寬度而形成,並設置於與上述保險絲本體; 裡千泽體裝置,其特 :險絲配線,係由基板上所設置的保險絲用引出線 及设置於比該5丨出線上方且與上述引出線電性連接、 險絲本體部所構成;及 < 、、巴為’細在上述基板上覆蓋上逑保險絲配線的 83433 200404359 式設置,在上述保險絲本體部的上方形成有保險絲切斷 用凹部;且 上述保險絲本體部之長度以高於保險絲切斷用雷射光 束的直徑以上之長度形成,且,其長邊方向的兩端部設 置在位於上述凹部的底部之内側區域。 5 · —種半導體裝置,其特徵在於具備有以下構件: 保險絲配線,係由基板上所設置的保險絲用引出線及 設置於比該引出線上方且與上述引出線電性連接之保險 絲本體部所構成;及 絕緣膜’係以在上述基板上覆蓋上述保險絲配線的方 式設置,在上述保險絲本體部的上方形成有保險絲切斷 用凹部;且 上述保險絲本體部之長度以高於保險絲切斷用雷射光 束的直徑以上之長度形成,且,其長邊方向的兩端部設 置在位於上述凹邵的底部之内側區域,並且上述引出線 之支度以有於上述保險絲本體部的寬度而形成。 6·如申請專利範圍第5項之半導體裝置,其中,上述引出線 係從上述保險絲本體部朝向與上述凹部的底部相對向的 區域之外侧延伸而設置。 7.如申叫專利範圍第1至6項中任一項之半導體裝置,其中 上述保險絲配線係複數條並行而設置,相鄰的保險絲配 線之保險絲本體部係、沿著與上述保險絲配線的長邊方向 垂直的方向彼此偏移而配置。 8 .如申清專利範圍第7 ή-6主道;a油其士班 , 礼国矛/貝的丰導體裝且,其中上述保險絲配 83433 200404359 、’泉的保險絲本體邵中至少兩個上述保險絲本體部,係沿 著與上述保險絲配線的長邊方向垂直的方向配置成大致 直線狀。 如申睛專利範圍第1至6項中任一項之半導體裝置,其中 上述保險絲配線係複數條並行而設置,上述保險絲配線 的保險絲本體部中至少兩個上述保險絲本體部,沿著與 上逑保險絲配線的長邊方向垂直的方向配置成大致直線 狀0 1 〇 .如申明專利範圍第1至6項中任一項之半導體裝置,其中 上述保險絲配線係複數條並行而設置,上述保險絲配線 的保險絲纟體部脊Hi述保險絲配線白勺長邊方向及與 上述保險絲配線的長邊方向4直之方向_彳向配置成 行列狀。 11.如申請專利範圍第5或6項之半導體裝置,其中上述保險 絲配線係複數條並行而設置,上述保險絲配線中至少兩 條的保險絲配線,以上述各引出線至少—部份進入保險 絲切斷用.的雷射光束之照射區域以内的範圍内之方式近 接而形成並设置在位於上述保險絲切斷用凹部的底部 之内側區域。 12. 如申請專利範圍第11項之半導體裝置,其中上述保險 本體邵經由其一端部所對應的上述各引出線,與設置 切斷上述保險絲用凹部的底部相,向的區域之外侧的 子電路電性連接。 13. 如申請專利範圍第!至6項中任1之半導體裝置,其 83433 ^wu^fU4359 j述保險絲配線之長度與在上述保險絲配線流動的電流 密度的大小之乘積形成80 0 //m#MA/cm2以下。 4. 如申凊專利範圍第2或4項之半導體裝置,其中上逑保險 絲本體部係在設有上述引出、線之層的上I @,與使上述 保險絲本體部與上述引出線電性連接的插塞部一體埋入 而設置。 5. 如申请專利範圍第2或4項之半導體裝置,其中上述保險 、糸本心祁係與使上述保險絲本體部與上述引出線電性 連接的插塞部另體埋入而設置在上述引出線之層的上 層内。 6·如申凊專利範圍第2或4項之半導體裝置,其中上述保險 糸本#係與使上述保險絲本體部與上述引出線電性連 接的插塞部一體蝕刻加工而形成,並設置在設有上述引 出線之層的上層。 17.如申請專利範圍第14項之半導體裝置,其中上述插塞部 的直徑係以低於上述保險絲本體部的寬度之大小而形 成。 8.如申凊專利範圍第1 5項之半導體裝置,其中上述插塞部 的直徑係以低於上述保險絲本體部的寬度之大小而形 成。 19.如申睛專利範圍第16項之半導體裝置,其中上述插塞部 的直徑係以低於上述保險絲本體部的寬度之大小而形 成。 2〇·如申請專利範圍第1至6項中任一項之半導體裝置,其中 83433 200404359 上述保險絲配線係以Cu所形成。 2 1 .如申請專利範圍第20項之半導體裝置,其中上述保險絲 本體部係於其上設置有障礙膜。 22.如申請專利範圍第1至6項中任一項之半導體裝置,其中 上述保險絲配線係以A1或A1合金所形成。 83433
TW092103207A 2002-02-19 2003-02-17 Semiconductor device TWI271844B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2002041974 2002-02-19

Publications (2)

Publication Number Publication Date
TW200404359A true TW200404359A (en) 2004-03-16
TWI271844B TWI271844B (en) 2007-01-21

Family

ID=27678363

Family Applications (1)

Application Number Title Priority Date Filing Date
TW092103207A TWI271844B (en) 2002-02-19 2003-02-17 Semiconductor device

Country Status (5)

Country Link
US (1) US7067897B2 (zh)
KR (1) KR100470854B1 (zh)
CN (1) CN1248309C (zh)
DE (1) DE10306949A1 (zh)
TW (1) TWI271844B (zh)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050205965A1 (en) * 2004-03-18 2005-09-22 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor device having a fuse including an aluminum layer
KR100586548B1 (ko) * 2004-06-22 2006-06-08 주식회사 하이닉스반도체 반도체 메모리소자의 퓨즈 및 리페어 방법
JP4284242B2 (ja) * 2004-06-29 2009-06-24 パナソニック株式会社 半導体装置およびその製造方法
US9117860B2 (en) * 2006-08-30 2015-08-25 Lam Research Corporation Controlled ambient system for interface engineering
JP2006351663A (ja) * 2005-06-14 2006-12-28 Oki Electric Ind Co Ltd 半導体記憶装置
JP2007019188A (ja) * 2005-07-06 2007-01-25 Renesas Technology Corp 半導体集積回路装置およびその製造方法
SG10201501328WA (en) * 2006-08-30 2015-04-29 Lam Res Corp Controlled ambient system for interface engineering
JP2009141266A (ja) * 2007-12-10 2009-06-25 Nec Electronics Corp 半導体装置
US8921975B2 (en) 2012-06-05 2014-12-30 International Business Machines Corporation System and method for forming aluminum fuse for compatibility with copper BEOL interconnect scheme
JP6103593B2 (ja) * 2013-06-17 2017-03-29 ラピスセミコンダクタ株式会社 半導体装置及びテスト方法
CN104282659B (zh) * 2013-07-03 2018-05-01 中芯国际集成电路制造(上海)有限公司 测试结构及测试方法、对应的晶圆、熔丝的激光切割方法

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5775442A (en) 1980-10-29 1982-05-12 Toshiba Corp Semiconductor device
JPS59214239A (ja) * 1983-05-16 1984-12-04 Fujitsu Ltd 半導体装置の製造方法
US5025300A (en) * 1989-06-30 1991-06-18 At&T Bell Laboratories Integrated circuits having improved fusible links
EP0762498A3 (en) * 1995-08-28 1998-06-24 International Business Machines Corporation Fuse window with controlled fuse oxide thickness
US5760674A (en) * 1995-11-28 1998-06-02 International Business Machines Corporation Fusible links with improved interconnect structure
US5652175A (en) * 1996-07-19 1997-07-29 Taiwan Semiconductor Manufacturing Company Ltd. Method for manufacturing a fuse structure
JP3415387B2 (ja) 1997-02-18 2003-06-09 株式会社東芝 半導体装置およびその製造方法
JP3667507B2 (ja) * 1997-10-27 2005-07-06 株式会社ルネサステクノロジ 半導体装置及びその製造方法
JP3474415B2 (ja) 1997-11-27 2003-12-08 株式会社東芝 半導体装置
US6061264A (en) * 1998-07-17 2000-05-09 Lsi Logic Corporation Self-aligned fuse structure and method with anti-reflective coating
US6242789B1 (en) * 1999-02-23 2001-06-05 Infineon Technologies North America Corp. Vertical fuse and method of fabrication
JP2000269342A (ja) 1999-03-12 2000-09-29 Toshiba Microelectronics Corp 半導体集積回路および半導体集積回路の製造方法
JP3648399B2 (ja) * 1999-03-18 2005-05-18 株式会社東芝 半導体装置
US6294474B1 (en) * 1999-10-25 2001-09-25 Vanguard International Semiconductor Corporation Process for controlling oxide thickness over a fusible link using transient etch stops
JP2002269342A (ja) 2001-03-07 2002-09-20 Financial Engineering Group Inc 株式取引コストの推定方法

Also Published As

Publication number Publication date
CN1248309C (zh) 2006-03-29
KR20030069833A (ko) 2003-08-27
US7067897B2 (en) 2006-06-27
DE10306949A1 (de) 2003-12-11
US20030155590A1 (en) 2003-08-21
TWI271844B (en) 2007-01-21
KR100470854B1 (ko) 2005-03-10
CN1440076A (zh) 2003-09-03

Similar Documents

Publication Publication Date Title
JP4861060B2 (ja) 半導体装置および電気ヒューズの切断方法
JP5307437B2 (ja) 半導体装置
US7397106B2 (en) Laser fuse with efficient heat dissipation
JP5248170B2 (ja) 半導体装置
US7999382B2 (en) Semiconductor device and fabrication method for the same
TW200404359A (en) Semiconductor device
US20050101114A1 (en) Triple damascene fuse
JP5537137B2 (ja) 半導体装置および半導体装置の製造方法
KR100442868B1 (ko) 반도체 소자의 퓨즈 형성방법
US8604585B2 (en) Fuse of semiconductor device and method for fabricating the same
JP2009141266A (ja) 半導体装置
JP3588612B2 (ja) 半導体装置
JP4921949B2 (ja) 半導体装置
JPH11340434A (ja) 半導体装置及びその製造方法
US20100096723A1 (en) Semiconductor device
CN107026145B (zh) 半导体装置
US20060076642A1 (en) Semiconductor device and manufacturing method thereof
JP2010045129A (ja) 半導体装置
JP4408412B2 (ja) 半導体装置
JP2008153473A (ja) 半導体装置
KR20080008546A (ko) 퓨즈가 구비된 반도체 소자 및 그의 퓨즈절단방법
KR20080029691A (ko) 반도체 소자의 퓨즈 및 그 형성방법
JP2010123783A (ja) 半導体装置
JP2009064893A (ja) 半導体装置
KR20070003141A (ko) 반도체 소자의 제조방법

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees