SU1280458A1 - Буферное запоминающее устройство - Google Patents

Буферное запоминающее устройство Download PDF

Info

Publication number
SU1280458A1
SU1280458A1 SU853955178A SU3955178A SU1280458A1 SU 1280458 A1 SU1280458 A1 SU 1280458A1 SU 853955178 A SU853955178 A SU 853955178A SU 3955178 A SU3955178 A SU 3955178A SU 1280458 A1 SU1280458 A1 SU 1280458A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
inputs
block
outputs
Prior art date
Application number
SU853955178A
Other languages
English (en)
Inventor
Виктор Семенович Лупиков
Original Assignee
Предприятие П/Я А-3756
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3756 filed Critical Предприятие П/Я А-3756
Priority to SU853955178A priority Critical patent/SU1280458A1/ru
Application granted granted Critical
Publication of SU1280458A1 publication Critical patent/SU1280458A1/ru

Links

Abstract

Изобретение может быть использовано при построении буферных запоминающих устройств многоканальных систем сбора, регистрации и обработки измерительной информации. Цель изобретени  - повышение надежности и диагностической способности устройства за счет введени  контрол  записываемой информации, формировани  запросов повторной записи и фиксации сбойных сообщений, записанны в блок пам ти устройства, из-за необратимой сбойной ситуации в источнике сообс S щений. 6 ил.

Description

Изобретение относитс  к вычислительной технике и может быть исполь зовано при построении буферных запо минающих устройств многоканальных систем сбора и обработки измеритель ной информации. Цель изобретени  - повьпиение надежности устройства. На фиг. 1 приведена структурна  схема устройства; на фиг. 2 - струк турна  схема блока формировани  зап роса повторной записи; на фиг. 3 структурна  схема блока счетчиков; на фиг. 4 - структурна  схема блока си хронизации; на фиг. 5- структурна  схема блоков контрол  информации; на фиг. 6 - структура информационного слова. Устройство содержит блок 1 пам ти , информационные входы 2 и выходы 3, счетчик 4 адреса, блок 5 синхронизации , первый 6 и второй 7 вхо ды управлени , вход 8 установки, первый 9 и второй 10 блоки контрол  информации, блок 11 формировани  за проса повторной записи, блок 12 счетчиков, первый 13, второй 14, третий 15 выходы управлени , диагностические выходы 16. Один из вариантов блока 11 форми ровани  запроса повторной записи может содержать триггеры 17-19, эле менты 20-23 И-НЕ, элемент 24 задержки Один из вариантов блока 12 счетчиков может содержать счетчики 25 и 26, элемент 27 И. Один из вариантов блока 5 синхро низации может содержать формирователь 28, элементы 29, 30 И, элемент 31 НЕ, элемент 32 ИЛИ, элемент 33 задержки. Один и вариантов блоков 6 и 7 контрол  информации может содержать сумматоры по модулю два 34, элемент 35 И-НЕ. Устройство работает следующим образом. Перед началом работы сигналом по входу 8 установки счетчика 4 адреса счетчики 25 и 26 блока 12 счетчиков триггер 17 блока 11 формировани  запроса повторной записи устанавливаютс  в нулевое состо ние. Устройство имеет два режима рабо ты: режим записи информации и режим чтени  информации. В режиме записи информации на информационные входы 2 поступают данные, подлежащие записи в блок 1 пам ти в сопровождении сигнала на входе 6 управлени . Поступающие на вход информационные слова имеют структуру, приведенную на фиг. 6, т.е. содержат байт адреса и байты данных с контрольными разр дами (КР). Контрольный разр д дополн ет байт данных до нечетности. Поступающа  на входы 2 информаци  контролируетс  блоком 9 контрол  информации. Если на выходах всех сумматоров 34 по модулю два присутствует высокий уровень сигнала (правильна  четность ), то на выходе элемента 35 И-11Е присутствует низкий уровень сигнала, который, воздейству  на вход элемента 23 И-НЕ блока 11 формировани  запроса повторной записи, приводит к по влению его на выходе высокого уровн  сигнала. Высокий уровень сигнала на выходе элемента 23 И-НЕ разрешает прохождение сигнала с входа 6 управлени  через элемент 33 задержки и элемент 29 И (так как на выходе элемента 31 НЕ высокий уровень сигнала ) блока 5 синхронизации не вход управлени  блока 1 пам ти. При этом производитс  запись данных с входов 2 устройства в блок 1 пам ти по адресу , сформированному на счетчике 4 адреса. По заднему фронту сигнала на выходе элемента 29 И, проход щего через элемент 32 ИЛИ блока 5 синхронизации , производитс  модификаци  содержимого счетчика 4 адреса, т.е. к его содержимому добавл етс  единица. Если в поступившем на входы 2 устройства информационном слове хот  бы один байт с контрольным разр дом  вл етс  четным, то на выходе элемента 35 И-НЕ присутствует высокий уровень сигнала. Сигнал сопровождаетс  по входу 6 устройства при нулевом состо нии триггера 17, проход  через элемент 22 И-НЕ, устанавливает в нулевое состо ние триггеры 18 и 19. Задержанный на элементе 24 задержки сигнал на входе 6 устройства при высоком уровне сигнала на выходе элемента 35 И-НЕ проходит через элемент 20 И на выход 13 управлени  как запрос повторной записи и устанавливает в единичное состо ние триггер 17. При повторной выдаче передатчиком информационного слова сигнал сопровождени  по входу 6 через элемент 21 И-НЕ сбрасывает в нулевое состо ние триггер 17 и устанавливдет в единичное состо ние триггер 18. Задержанньш на элементе 24 задержки повторный сигнал сопровождени  спрашивает элемент 20 И. В случае правильного информационного слова триггер 17 не устанавливаетс  в единичное состо ние, а само слово записываетс  в блок 1 пам ти аналогично описанному . Если и повторное информационное слово имеет неправильную четность, вновь устанавливаетс  триггер 17 в единичное состо ние и на выходе 13 управлени  по вл етс  запрос повторной записи. Сигнал сопро|вождени  очередного повторени  информационного слова через элемент 21 И-НЕ устанавливает в нулевое состо ние триггеры 17, 18 и в единичное состо ние триггер 19, выходной сигнал которого блокирует элемент 20 И и через элемент 23 И-НЕ разрешает запись информационного слова в блок 1 пам ти. При этом сигнал на другом выходе триггера 19, поступа  на вход блока 12 счетчиков, добавл ет единицу к содержимому счетчика 25, который фиксирует количество сбойных слов, записанных в блок 1 пам ти. Сигналом сопровождени  по входу 6 следующего информационного слова триггер 19 устанавливаетс  в нулевое состо ние. Запись последующих информационных слов в блок 1 пам ти выполн етс  аналогично до тех пор, пока на выходе старшего разр да счетчика 4 адреса, т.е. на выходе 15 управлени , не по витс  высокий уровень сигнала, свидетельствующий о том, что устройство готово к выполнению операции чтени  данных.
Запрос на чтение данных, поступающий на вход 7 управлени  устройства через открытый элемент 30 И поступает на вход формировател  28, выходно импульс которого производит опрос элемента 27 И блока 12 счетчиков. Если считанное из блока 1 пам ти информационное слово имеет неправильную четность , то на выходе блока 10 контрол  информации присутствует высокий уровень сигнала, разрешающий модификацию содержимого (добавл етс  единица) счетчика 26 блока 12 счетчиков . Выходные сигналы счетчиков 25 и 26 поступают на диагностические выходы 16 устройства. Выходной сигна элемента 30 И через элемент 32 ИЛИ модифицирует содержимое счетчика 4 адреса. Чтение последующих информационных посылок из блока 1 пам ти производитс  аналогично до тех пор, пока старший разр д счетчика 4 адреса не установитс  в нулевое состо ние,
при котором начнет выполн тьс  операци  записи данных в блок 1 пам ти. Сигнал на выходе 14 управлени -  вл етс  сигналом сопровождени  считанной из блока 1 пам ти информации.
Технико-экономические преимущества буферного запоминающего устройства заключаютс  в его более высоких показател х надежности, что достигаетс  контролем записываемой в блок
пам ти информации, формированием запросов повторной записи, и диагностичности , так как введение дополнительных элементов дает возможность фиксировать, нар ду с общим количеством считанных сбойных слов, количество записанных в блок пам ти сбойных слов, вызванных необходимой сбойной ситуацией в источнике информации.

Claims (1)

  1. Формула изобретени 
    Буферное запоминающее устройство, содержащее блок пам ти, информационные входы и выходы которого  вл ютс  соответственно информационными входами и выходами устройства, адресные входы блока пам ти подключены к группе выходов счетчика адреса, счетный вход которого соединен с первым выходом блока синхронизации,
    первый и второй входы которого  вл ютс  соответственно первым и вторым входами управлени  устройства, вход установки которого соединен с установочным входом счетчика адреса,
    отличающеес  тем, что, с целью повышени  надежности устройства , в него введены первый и второй блоки контрол  информации, блок формировани  запроса повторной записи и блок счетчиков, причем входы первого и второго блоков контрол  информации соединены соответственно с информационными входами и выходами
    блока пам ти, вход управлени  которого подключен к второму выходу блока синхронизации, третий вход которого соединен с первым выходом блока формировани  запроса повторной записи , второй и третий выходы которого подключены соответственно к первому входу блока счетчиков и первому выходу управлени  устройства, вход установки которого соединен с одноименньми входами блока формировани  запроса повторной записи и блока счетчиков,, выходы которого  вл ютс  диагностическими выходами устройства , второй выход управлени  которого соединен с вторып входом блока счетчиков и третьим выходом блока синхронизации , четвертый вход которого подключен к выходу счетчика адреса 12 8 и  вл етс  третьим выходом управлени  устройства, первый вход управлени  которого соединен с первым входом блока формировани  запроса повторной записи, выходы первого и второго блоков контрол  информации подключены соответственно к второму входу блока формировани  запроса повторной записи и третьему входу блока счетчиков.
    27
    3
    26
    фие.з
    ери г Л
    3
    Ч.
    35
    фиг.5
    чрс/г.6
SU853955178A 1985-09-18 1985-09-18 Буферное запоминающее устройство SU1280458A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853955178A SU1280458A1 (ru) 1985-09-18 1985-09-18 Буферное запоминающее устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853955178A SU1280458A1 (ru) 1985-09-18 1985-09-18 Буферное запоминающее устройство

Publications (1)

Publication Number Publication Date
SU1280458A1 true SU1280458A1 (ru) 1986-12-30

Family

ID=21197965

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853955178A SU1280458A1 (ru) 1985-09-18 1985-09-18 Буферное запоминающее устройство

Country Status (1)

Country Link
SU (1) SU1280458A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР 1120407, кл. G 11 С 9/00, № 1984. Патент US № 3992699, кл. G 11 С 19/00, 1976. *

Similar Documents

Publication Publication Date Title
SU1280458A1 (ru) Буферное запоминающее устройство
SU1730630A2 (ru) Устройство дл сопр жени источника и приемника информации
SU842973A1 (ru) Буферное запоминающее устройствоС АВТОНОМНыМ КОНТРОлЕМ
SU1065888A1 (ru) Буферное запоминающее устройство
SU1317487A1 (ru) Запоминающее устройство с исправлением информации в отказавших разр дах
SU1265860A1 (ru) Запоминающее устройство с самоконтролем
SU1003151A1 (ru) Запоминающее устройство с контролем информации при записи
SU875471A1 (ru) Запоминающее устройство с автономным контролем
SU1478210A1 (ru) Устройство дл сортировки информации
SU1128294A1 (ru) Запоминающее устройство с исправлением ошибок
SU1387001A1 (ru) Устройство дл определени частот обращени к программам
SU567174A1 (ru) Устройство дл сжати информации
SU767845A1 (ru) Запоминающее устройство с самоконтролем
SU1388870A1 (ru) Устройство дл контрол информации
SU942164A1 (ru) Запоминающее устройство с автономным контролем
SU942163A2 (ru) Запоминающее устройство с автономным контролем
SU1483494A2 (ru) Запоминающее устройство с обнаружением ошибок
SU1302321A1 (ru) Последовательное буферное запоминающее устройство с самоконтролем
SU1019492A1 (ru) Буферное запоминающее устройство с самоконтролем
SU1467572A1 (ru) Резервированное запоминающее устройство
RU2022371C1 (ru) Запоминающее устройство с одновременной выборкой нескольких слов
SU1273936A2 (ru) Многоканальное устройство ввода информации
SU1388956A1 (ru) Блок задержки цифровой информации с самоконтролем
SU1275540A1 (ru) Устройство дл обнаружени и исправлени ошибок в доменной пам ти
SU631994A1 (ru) Запоминающее устройство