SU942164A1 - Запоминающее устройство с автономным контролем - Google Patents

Запоминающее устройство с автономным контролем Download PDF

Info

Publication number
SU942164A1
SU942164A1 SU803250070A SU3250070A SU942164A1 SU 942164 A1 SU942164 A1 SU 942164A1 SU 803250070 A SU803250070 A SU 803250070A SU 3250070 A SU3250070 A SU 3250070A SU 942164 A1 SU942164 A1 SU 942164A1
Authority
SU
USSR - Soviet Union
Prior art keywords
register
unit
block
inputs
word
Prior art date
Application number
SU803250070A
Other languages
English (en)
Inventor
Юрий Анатольевич Савельев
Сергей Иванович Паниковский
Original Assignee
Специальное Конструкторско-Технологическое Бюро Геофизической Техники
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Специальное Конструкторско-Технологическое Бюро Геофизической Техники filed Critical Специальное Конструкторско-Технологическое Бюро Геофизической Техники
Priority to SU803250070A priority Critical patent/SU942164A1/ru
Application granted granted Critical
Publication of SU942164A1 publication Critical patent/SU942164A1/ru

Links

Landscapes

  • Techniques For Improving Reliability Of Storages (AREA)
  • Detection And Correction Of Errors (AREA)

Description

1
Изобретение относитс  к запоминающим устройствам.
Известно устройство, содержащее накопитель , схему контрол  дл  проверки каждого выходного слова, схему дл  записи- сигнала ощибки, цепи дл  автоматической идентификации неправильного бита l .
Недостатком данного устройства  вл ютс  большие аппаратурные затраты. ю
Наиболее близким по технической сущности к предлагаемому  вл етс  запоминающее устройство с BBTOHOMHbnvi контролем , содержащее накопитель, регистр числа , блок свертки по модулю два, сумма- is тор, регистр контрольного слова и блок анализа количества единиц.
В устройстве при записи информации в сумматоре формируетс  контрольное слово, которое затем пересылаетс  в ре- 20 гистр контрольного слова. В рехлмб считывани  с помощью блока свертки по мо-; дулю два производитс  контроль считьшаемых слов и в случае сбоев производитс  поочередное считывание всех слов из массива информации накопител  и сложение их с кoнтpoльньпvI словом в сумматоре . При этом в сумматоре образуетс  слово, содержащее нули в разр дах, соответствующих разр дам запоминающего устройства (ЗУ), в которых нет ощибки или есть ощибки четной кратности и единицы в разр дах, где есть ощибки нечетной кратности. Одиночна  ошибка исправл етс  считыванием слова с ошибкой из накопител , сложением его с содержанием сумматора и записью его по прежнему адресу в накопитель Г 2 .

Claims (2)

  1. Недостатками известного устройства  вл ютс  ограниченные возможности контрол , которые отличаютс  в том. что оУ позвол ет обнаруживать ошибю только нечетной кратности и исправл ть одиночные ощибки, а также нал11чие дополнительных операций, св занных с пересылкой контрольного слова кр сумматора в регистр контрольного слова и обратно, что снижает надежность и быстродействие устройства. Цель изобретени  - повьЕпение надеж ности устройства, сокращение количества оборудовани  и повышение быстродействи  устройства. Поставленна  цель достигаетс  тем, что в запоминающее устройство с автоматным контролем, содержащее накопитель , регистр числа, блок свертки по мйдулю два и блок анализа количества единиц, причем одни из выходов регистр числа подключены соответственно к входам блока свертки по модулю два и входам накопител , выходы которого соединены с одними из Входов регистра числа введены реверсивные счетчики по числу разр дов устройства, одни из входов которых подключены к другим выходам регистра числа, другие входы  вл ютс  управл ющими , а выходы соединены с входами блока анализа количества единиц, выходы которого подключены к другим входам регистра числа. На фиг. 1 изображена функциональна  схема запоминающего устройства с автоно ушым контролем; на фиг. 2 структурна  схема блока анализа количества единиц. Устройство (фиг. 1) содержит регист 1 числа, накопитель 2, блок 3 свертки по модулю, два, И-разр дные реверсивн счетчики, объединенные в блок 4 (где М7/1), блок 5 анализа количества едшгац Регистр 1 имеет входные 6 и выходные 7 кодовые шины числа, блок 3 свертки по модулю два - выходную шину 8, блок 4 - входную шину 9 управлени  ревер сом , блок 5 анализа числа единиц - выходную шину 1О. Блок 5 содержит (фиг. 2) мультиплексор 11 кодов ошибо узел 12 объединени  единиц, узел 13 формировани  команд и выходной ключ 1 Устройство работает следующим образом . При записи по выбранному адресу первоначального считываетс  ранее запи санное слово из накопител  2 в регистр 1. Одновременно с этим по шине 9 подаетс  команда, котора  подготавливает блок 4 к реверсному режиму работы. За тем провер етс  четность слова с помощью блока 3 сзертю по модулю два при по влении на шине 8 сшнала об отсутствии ошибки считанное слово из регистра 1 пересылаетс  в блок 4, где происходит его вычтание из контрольного слова, хран шегос;  в блоке 4. Записьшаемое слово поступает по входной кодовой шине числа 6 в регистр 1, Одновременно с этим по шине 9 подаетс  команда, котора  подготавливает блок 4 к режиму пр мого счета. Затем записываемое слово из регистра 1 передаетс  и записываетс  по ранее выбранному адресу в накопитель 2 и переписывае-1х;  в блок 4, где оно складываетс  с контрольньп словом. Таким образом, формируетс  контрольное слово дл  массива слов ЗУ. ,При считывании из накопител  2 слово поступает в регистр 1, после чего с помошью блока 3 провер етс  отсутствие в нем ошибок. Если слово считано с ошибкой , блоком 3 вырабатываетс  сигнал ошибки, который по шине 8 выдаетс  из ЗУ в устройство, формирующее адреса записи и считывани , дл  запоминани  адреса сбо  (не показано). По шине 9 по; аетс  команда реверса. После этого производитс  поочередное считывание всех слов из накопител  2 и вычитание их из контрольного слова, хран щегос  в блоке 4. В случае, если при этом воэникаюгг сбои, блоком 3 вырабатываютс  сигналы ошибки дл  управлени  запоминанием адресов сбоев. После считывани  всего массива информации в блоке 4 образуетс  код, содержащий группы нулей в счетчиках, соответствующих разр дам ЗУ, в которых нет ошибок или есть ошибки кратности VI , или комбинаци  единиц в разр дах, где произошли ошибки, число которых не равно кратности У{ . Количество сбоев определ етс  в блоке 5 анализа количества единиц, куда контрольное слово передаетс  из блокл 4. Если количество сбоев, поступивших с блока 3 свертки по модулю два, соответствует числу лишних единиц, вы вленных блоком 5 анализа -количества единиц, то произошло исчезновение единиц в данном разр де слова; если количество сбоев соответствует числу недостающих единиц, значит произошло накопление ложные: единиц. В двух случа х производитсй исправление ошибок по адресам, поступающим в ЗУ из устройства , в котором было произведено запоминание адресов сбоев. При этом слова с ошибками считьюаютс  из накопител  2 в регистр 1. Затем по сигналам, поступающим из блока 5 анализа количества единиц, в регистре 1 производитс  их исправление путем инвертировани  информации в разр дах, где были обнаружены ошибки. Исправленные слова из регистра 1 вновь записываютс  в накопитель 2 или -выдаютс  по шине 7. После исправлени  ошибок производитс  считьгоание всего массива, при этом считанные слова поступают в блок 4, ксугорый предварительно по шине 9 устанавливаетс  в режим пр мого счета, где происходит их суммирование. Таким образом, формируетс  контрольное слово Одновременно с этим производитс  контроль считываемых слов с помощью блока 3 свертки по модулю два. Если при считывании всего массива информашга последний сбоев не обнаруживает, Значит исправление ошибок произведено вер но и возможна дальнейша  эксплуатаци  ЗУ. Таким образом, предлагаемое устройство по сравнению с и жестным позвол ет увеличить количество обнаружива емых ошибок и исправл ть их в зависимости от разр дности реверсивных счетчиков . Причем необходима  точность может определена по выражению , где К - количество обнаруживаемых сбое Кроме того, исключение операции по пересылке контрольного слова из суммат 9 644 ра в регистр контрольного слова и обратно устройства. Формула изобретени  Запоминакщее устройство с автономным контролем, содержащее накопитель, регистр числа, блок свертки по модулю два и блок анализа количества единиц, причем одни из выходов регистра чидла подключены соответственно к входам блока свертки по модулю два и входам накопител , выходы которого соединены с одними из входов регистра числа, отличающеес  тем, что, с йелью повышени  надежности и быстродействи  устройства, оно содержит реверсивные счетчики по числу разр дов устройства, одни из входов которых подключены к другим выходам регистра числа, другие входы  вл ютс  управл нлцими, а выходы соединены с входами блока анализа количества едишщ, выходы которого ПОДКЛКУчены к другим входам регистра числа. Источники информашга, прин тые во внимание при экспертизе 1.За вка Франции № 2249402, кл. Q11 С 29/ОО, опублик. 1975.
  2. 2.Авторское свидетельство СССР № 452860, кл. Q 11 С 39/ОО, 1973 (прототип).
    8
    фиг.1
    //
    /
SU803250070A 1980-12-26 1980-12-26 Запоминающее устройство с автономным контролем SU942164A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU803250070A SU942164A1 (ru) 1980-12-26 1980-12-26 Запоминающее устройство с автономным контролем

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU803250070A SU942164A1 (ru) 1980-12-26 1980-12-26 Запоминающее устройство с автономным контролем

Publications (1)

Publication Number Publication Date
SU942164A1 true SU942164A1 (ru) 1982-07-07

Family

ID=20943782

Family Applications (1)

Application Number Title Priority Date Filing Date
SU803250070A SU942164A1 (ru) 1980-12-26 1980-12-26 Запоминающее устройство с автономным контролем

Country Status (1)

Country Link
SU (1) SU942164A1 (ru)

Similar Documents

Publication Publication Date Title
SU942164A1 (ru) Запоминающее устройство с автономным контролем
SU1081669A1 (ru) Запоминающее устройство с автономным контролем
SU1034070A1 (ru) Запоминающее устройство с обнаружением ошибок
SU452860A1 (ru) Запоминающее устройство с автономным контролем
SU970480A1 (ru) Запоминающее устройство с самоконтролем
SU963109A2 (ru) Запоминающее устройство с самоконтролем
SU736177A1 (ru) Запоминающее устройство с самоконтролем
SU955212A2 (ru) Запоминающее устройство с самоконтролем
SU604036A1 (ru) Резервное запоминающее устройство
SU1065888A1 (ru) Буферное запоминающее устройство
SU875471A1 (ru) Запоминающее устройство с автономным контролем
SU1251188A1 (ru) Запоминающее устройство с самоконтролем
SU964736A1 (ru) Запоминающее устройство с исправлением ошибок
SU619966A1 (ru) Резервированное запоминающее устройство
SU881876A1 (ru) Запоминающее устройство с обнаружением ошибок
SU1483494A2 (ru) Запоминающее устройство с обнаружением ошибок
SU631994A1 (ru) Запоминающее устройство
SU1104588A1 (ru) Запоминающее устройство с самоконтролем
SU1075312A1 (ru) Запоминающее устройство с коррекцией ошибок
SU907582A1 (ru) Ассоциативное запоминающее устройство
SU1164791A1 (ru) Запоминающее устройство с обнаружением ошибок
SU943843A1 (ru) Запоминающее устройство с самоконтролем
SU930388A1 (ru) Запоминающее устройство с самоконтролем
SU769640A1 (ru) Устройство дл контрол посто нной пам ти
SU767845A1 (ru) Запоминающее устройство с самоконтролем