Изобретение относитс к вьмислительной технике, а именно к запоминающим устройствам. Известно ассоциативное запоминаю щее устройство (АЗУ), содержащее две матрицы запоминающих элементов предназначенных дл хранени одних и же данных. При сравнении информации считываемой из обеих матриц, обнаруживаетс ошибка ul Недостатком этого устройства вл етс низка надежность работы вследствие того, что контроль ведет с лишь при счи1ъшании. Кроме того устройство имеет избыточное оборудование , так как содержит два одинаковых накопител . Наиболее близким по технической сущности к изобретению вл етс АЗУ, содержащее матрицу элементов ассоциативной пам ти, каждаш из коTopkx содержит запоминающую чейку блок считывани и блок сравнени , две группы блоков вьщачи, шины выбора строки, информационные шины, шины выдачи данных и шины выдачи результатов поиска r2j. Однако известное устройство имеет низкую надежность ввиду отсутстви контрол работы в режимах записи и считывани . Цель изобретени - повышение надежности устройства. Поставленна цель достигаетс тем, что в ассоциативное запоминающее устройство, содержащее накопитель , адресные входы которого вл ютс адресными входами устройства, первую группу блоков считывани , входы которых йодключены к выходам первой группы накопител , а выходы блоков считывани первой группы вл ютс одними выходами устройства, вторую группу блоков считывани , входы которых подключены к выходам второй группы накопител , а выходы блоков считывани второй группы вл ютс другими выходами устройства, 39 дополнительно введены элементы 11Г1И, первые входы которых noflKjB04enbi к выходам блоков считывани второй группы, вторые входы элементов ИЛИ подключены к адресным входам накопител и элемент И, входы которого подключены к выходам элементов ИЛИ, а выход элемента И вл етс управл ющим выходом устройства. На фиг. 1 приведена структурна схема АЗУ; на фиг, 2 - схема запоминающей чейки. АЗУ содержит накопитель запоминающих чеек 1. , первую группу блоков считьшани 2/f-2«rTo числу столбцов матрицы, вторую группу блоков считывани по числу строк матрицы, элементы ИЛИ , элемент И 5, адресные входы 6, информационные выходы 7 и 8 и информа ционные входы 9. Запоминающа чейк 1 содержит запоминающий элемент 10, выходной блок II и блок 12 сравнени Устройство работает следующим об разом. В режиме записи выбираетс одна или несколько шин выбора строки, т.е. на шине присутствует уровень логического О, информаци запись ваетс в запоминающий элемент запоминающей чейки 1 и одновременно производитс сравнение записанной и формации с входной информацией в блоке 12 сравнени , и в случае их совпадени с выхода блока считьшани 3 выбранной строки снимаетс уровень логической 1, в это врем не выбра {ные строки имеют на шинах выбора уровень логической 1 и про .верке не подвергаютс , т.е. на выхо дах соответствующих элементов ИЛИ 4 также присутствует уровень логической . Присутствие на всех входах элемента И 5 уровней логической 1 не вызьшает по влени на его выходе сигнала Ошибка. В случае неправильной записи или неправильной работы блока сравнени элементов пам ти с выхода соответствующего элемента ИЛИ 4 снимаетс уровень ло гического О, который вызывает по вление сигнала Ошибка. В режиме чтени информационные шины блокируютс и блоки 12 сравне1ШЯ при правильном функционировании имеют на входе уровень логической 1, которые подаютс через группу элементов ИЛИ ) на элемент И 5. Присутствие на всех входах элемента И 5 уровней логической 1 не вызывает по влени сигнала Ошибка. В противном случае, наличие хот бы на одном входе элемента И 5 уровн логического О вызьгеает по вление сигнала Ошибка. ПредлагаемоеАЗУ обеспечивает самоконтроль в режимах записи и чтени , его применение позволит по высить надежность устройств пам ти за счет контрол в рабочем режиме. Формула изобретени Ассоциативное запоминающее устройство , содержащее накопитель, адресные входы которого вл г с адресными входами устройства, первую группу блоков считывани , входы которых подключены к в 1ходам первой группы накопител , а выходы блоков считывани первой группы вл ютс одними выходами устройств. вторую группу блоков считывани ; входы которых подключены к выходам второй группы накопител , а выходы блоков считывани второй вл ютс другими выходами устройства, отличающеес тем, что, с целью повышени надежности устройства, оно содержит элементы ИЛИ, первые входы которых подключены к выходам блоков считьшани второй группы, вторые входы элементов ИЛИ подключены к адресным входам накопител , и элемент И., входы которого подключены к выходам элементов ИЛИ, а выход элемента И вл етс управл юш м выходом устройства. Источники информации, прин тые во внимание при экспертизе 1.За вка Великобритании №1265645, кл. G 11 С 15/00, 1974.