SU903990A1 - Запоминающее устройство с автономным контролем - Google Patents

Запоминающее устройство с автономным контролем Download PDF

Info

Publication number
SU903990A1
SU903990A1 SU802919591A SU2919591A SU903990A1 SU 903990 A1 SU903990 A1 SU 903990A1 SU 802919591 A SU802919591 A SU 802919591A SU 2919591 A SU2919591 A SU 2919591A SU 903990 A1 SU903990 A1 SU 903990A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
address
block
outputs
word
Prior art date
Application number
SU802919591A
Other languages
English (en)
Inventor
Виктор Иванович Николаев
Александр Сергеевич Горбенко
Original Assignee
Пушкинское Высшее Ордена Красной Звезды Училище Радиоэлектроники Противовоздушной Обороны
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Пушкинское Высшее Ордена Красной Звезды Училище Радиоэлектроники Противовоздушной Обороны filed Critical Пушкинское Высшее Ордена Красной Звезды Училище Радиоэлектроники Противовоздушной Обороны
Priority to SU802919591A priority Critical patent/SU903990A1/ru
Application granted granted Critical
Publication of SU903990A1 publication Critical patent/SU903990A1/ru

Links

Landscapes

  • Techniques For Improving Reliability Of Storages (AREA)

Description

(54) ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО С АВТОНОМНЫМ
КОНТРОЛЕМ
1
Изобретение относитс  к запоминающим устройствам и может быть использовано при разработке накопителей на базе интегральных матриц с дефектами.
Известно запоминающее устройство, содержащее накопитель, входь которого подключены к выходам элементов ИЛИ и дещифратора, соединенного с регистром адреса, а выход - к регистру слова, подключенному к блоку кодировани -декодировани , выход которого соединен с одними входами элементов ИЛИ, другие входы элементов ИЛИ подключены к выходу блока обнаружени  и анализа неисправностей накопител , соединенного с блоком формировани  управл ющего кода, входы блока обнаружени  и анализа неисправноотей накопител  и блока формировани  управл ющего кода соединены с выходом регистра слова.
В известном устройстве в  чейку накопител  вместе с информационным словом записываетс  дополнительна  комбинаци  инвертировани , составленна  в ре-
зультате проведенного анализа характера отказа неисправных разр дов  чеек (генератор О или генератор ) и сравнени ми их со значени ми соответствующих разр дов штформагоюнного слова СИ .
Недостатками известного устройства  вл ютс  невысокое быстродействие и низка  информационна  емкость. Запись информации в устройство осуществл етс  в течение трех периодов обращени  к на10 копителю, а в режиме чтени  в работе участвует блок кодировани -декодировани . Кроме того, в каждой  чейке необходимо выдел ть разр ды дл  хранени  дополнительной кодовой комбинации.
15
Наиболее близким по технической сущности к предлагаемому  вл етс  запоминающее устройство с автономным контролем , содержащее адресный блок пам ти, соединенный с первым ассоциативным
20 блоком пам ти, второй ассоциативный блок пам ти, один из входов которого соединен с первым входом адресного бло ка пам ти, блок управлени , выходы ко39039904
торого подключены к управл ющим вхо-рой ассоциативный накопитель, одни входам ассоциативных блоков пам ти, пер-ды которого подключены к другим выховый и второй коммутаторы и дешифратор, причем входы первого коммутатора подключены соответственно к первому выхо- .5входам дешифратора, выходы которого ду дешифратора и к выходу адресного бло-подключены к третьей группе входов река пам ти, а выход - к другому входу второго ассоциативного блока пам ти, выходы которого соединены со входом де- (Шифратора и одним из входов второго коммутатора, другой вход которого подключен ко второму входу дешифратора, а выход - ко второму входу адресного блока пам ти. В этом устройстве при обнаружении отказа в какой-либо  чейке блок управлени  определ ет кратность ошибки, и, в зависимости ,от характера отказа, .адрес неработоспособной  чейки и номера отказавших разр дов фиксируютс  во втором ассоциативном блоке пам ти или адрес и содержимое неработоспособной  чейки записываетс  в первый ассоциативный блок пам ти 21 . К недостаткам известного устройства следует отнести невысокую информационную емкость. Как показывает опыт работы с накопител ми в интегральном исполнении , наиболее характерными отказами  вл ютс  отказы типа генератор О и генератор 1. При совпадении значений соответствующих разр дов информационного (хранимого) слова со значени ми отказов неработоспособных разр дов нет необходимости подмен ть данные разр ды разр дами ассоциативных блоков пам ти. Кроме того, в функциональной части второго ассоциативного блока пам ти хранит с  содержимое отказавших разр дов, что также снижает информационнук) емкость устройства. Цель изобретени  - повышение информационной емкости устройства. Поставленна  цель достигаетс  тем, что в запоминающее устройство с автономным контролем, содержащее оперативный накопитель, входы которого подключены к одним выходам адресного блока, а выходы - ко входам блока усилителей считывани -записи, первый ассоциативны накопитель, одни входы которого подклк чены другим выходам адресного блока , а другие входы - к выходам регнст ра слова, выходы первого ассоциативного накопител  подключены к первой группе входов регистра слова, втора  группа Елодов которого подключена к выходам блока усилителей считывани -записи, вто

Claims (2)

  1. дам адресного блока, выходы второго ассоциативного накопител  подключены ко гистра слова, блок управлени , дополнительно введены блок анализа неисправностей , входы которого подключены к выходам блока усилителей записи-считывани , и формирователь импульсов вида отказа , одни входы которого подключены к выходам блока анализа неисправностей, другие входы - к выходам регистра слова, а выходы - к другим входам второго ассоциативного накопител . Кроме того, блок анализа неисправностей содержит регистры, входы которых  вл ютс  входами блока анализа неисправ- ностей, блок сравнени , первый и второй входы которого подключены к первым выходам соответственно первого и второго регистров, и шифратор, первый и второй входы которого подключены к вторым выходам соответственно первого и второго регистров, третий вход - к выходу блока сравнени , выход шифратора  вл етс  выходом блока анализа неисправностей. На фиг. 1 изображена структурна  схе- а запоминающего устройства с автономным контролем; на фиг. 2 - схема блока анализа неисправностей. Устройство содержит адресный блок 1 ™ состо щий из адресного блока 2, оперативного накопител  3, регистра 4 ° « ° усилителей записи считывани , первый ассоциативный накопитель 6, который имеет функциональную часть 7 дл  размещени  полного слова отказавшей  чейки и аргументную часть 8 дл  запоминани  адреса отказавшей  чейки, второй ассоциативный накопитель 9, состо щий из аргументов части 10 дл  хранени  адреса отказавшей  чейки и признаковой части 11 дл  запоминани  номеров отказавших разр дов, блок 12 управлени , дешифратор 13, блок 14 анализа неисправностей, формирователь 15 импульсов вида отказа, адресные входы 16, информационные входы 16, информационные входы 17 и информационные входы 18. Блок 14 анализа неисправностей выполн ют , например, из двух регистров 19 и 2О, блока 21 сравнени  кодов и шифратора 22. Устройство работает следующим образом . На адресные входь 16 поступает адрес  чейки, к которой необходимо обратитьс , а на информапионные входы 18 информационное слово, которое необходи мо записать дл  хранени  в оперативны накопитель 3, Производитс  обращение к запрашиваемой  чейке оперативного на копител  3, т.е. осуществл етс  запись обратного кода слова с регистра 4 слова в оперативный накопитель 3 и считы вание обратного кода, который поступае на блок 14. Затем осуществл етс  запи пр мого кода содержимого регистра 4 слова в ту же  чейку оперативного нако пител  3 и вновь считывание на блок 1 В блоке 14 происходит определение, в каких разр дах запрашиваемой  чейки накопител  имеет место отказ, определ етс  вид отказа ( в каких разр дах отказ типа генератор О, а в каких - генератор ). Полученна  информаци  передаетс  на вход формировател  15 импульсов вида отказа, на второй вход которого поступает с регистра 4 слова информационное слово, пр мой код которого записан в  чейку оперативного накопител  3. В формирователе 15 импульсов вида отказа анализируетс , в каких разр дах вид отказа совпадает с двоичными зна- чени ми битов записываемого информационного слова, а в каких разр дах вид отказа не совпадает с двоичным значени ем битов. В зависимости от результатов анализа устройство работает следующим образом . Если значени  соответствующих битов записываемого информационного слова совпадают с видами отказов разр дов  чейки, то осуществл етс  запись следую щего информационного слова по очередному адресу (т.е. в адресный блок 2 поступает новый адрес, а в регистр 4 слова - новое информационное слово). Аналогично устройство работает и в случае , если в  чейке, к которой происходит обращение, нет отказавших разр дов. Если количество отказавших разр дов, в которых вид отказа не совпадает со значени ми соответствующих битов информационного слова ( ), меньше или равно п , где определ етс  из выражени  m {og, и fe и ( 1 - количество разр дов слова, записываемого в блок 1), то в этом случае в аргументную часть 10 второго ассоциативного накопител  9 записываетс  адрес  чейки с .адресного блока 2, а в признаковую часть 11 записываютс  номера отказавших разр дов, в которых вид отказа не совпал со значени ми соответствующих битов записываемого слова. Причем запись производитс  в ту  чейку ассоциативного накопител  9, в которой количество признаковых частей 11 соответствует числу ип. Если, количество отказавших разр дов, в которых вид отказа не совпадает со значени ми соответствующих битов инфор 1ационного слова, больше ип, то адрес  чейки, к которой происходит обращение, записываетс  а;фесным блоком 2 в часть 7 первого ассоциативного накопител  6, а информационное слово - с.регистра 4 слова в функциональную часть 8. При выполнении операции чтени  происходит выборка содержимого  чейки оперативного накопител  3 на регистр 4 слова , одновременно, осуществл етс  ассоциативный поиск адреса в первом 6 и втором 9 ассоциативных накопител х. Если в накопител х 6 и 9 такого адреса нет, то содержимое регистра 4 слова без изменений выдаетс  на выход 17. Если адрес обнаружен в первом ассоциативном накопителе 6, то содержимое  чейки, св занной с этим адресом, выдаетс  на регистр 4 слова и далее на выход 17. При обнаружении адреса обращени  во втором ассоциативном накопителе 9 содержимое признаковой части 11 данной  чейки поступает на дешифратор 13, который указывает, какие разр ды регистра 4 слова необходимо при выдаче проинвертировать . Правильное значение слова выдаетс  на вышд 17. Таким образом, предлагаемое устройство позвол ет подмен ть только те неработоспособные  чейки, в которых вид отказа не совпадает со значением соответствующих бит информационного слова, что повышает информационную емкость устройства. Формула изобретени  1. Запоминающее устройство с автономньм контролем, содержащее оперативый накопитель, входы которого подклюены к одним выходам адресного блока, выходы - ко входам блока усилителей читывани -записи, первый ассоциативный акопитель, одни входы которого подклю-; ены к другим выходам адресного блока, другие входы - к вькодам регистра лова, выходы первого ассоциативного 79 накопител  подключены к первой группе ВХОДОВ регистра слова, втора  группа входов которого подключена к выходам блока усилителей считывани -записи, второй ассоциативный накопитель, одни входы которого подключены к другим выходам адресного блока, выходы второго ассоциативного накопител  подключены ко входам дешифратора, выходы которого . подключены к третьей группе входов регистра слова, блок управлени , о т л и чающеес  тем, что, с целью повышени  информационной емкости устройства , оно содержит блок анализа неиоправностей , входы которого подключены к йыходам блока усилителей считывани записи , и формирователь импульсов вида отказа, одни входы которого подключены к выходам блока анализа неисправностей , другие входы - к выходам регистра слова, а вькодь - к другим входам второго ассоциативногб накопител .
    Фиг. f 908 2. Устройство по п. 1, отличающее с   тем, что блок анализ неисправностей содержит регистры, входы которых  вл ютс  входами блока анализа неисправностей , блок сравнени , первый и второй входы которого подключены к первьп выходам соответственно первого и второго регистров, и шифратор, первый и второй входы которого подключены к вторым входам соответственно первого и второго регистров, третий вход - к выходу блока сравнени , выход щифратора  вл етс  выходом блока анализа неисправностей. Источники информации, прин тые во внимание при экспертизе 1. Авторское свидетельство СССР № 600618, кл. Gil С 29/00, 1976.
  2. 2., Авторское свидетельство СССР по за вке № 2600719/18-24, кл. &11 С 29/00, 1978 (прототип).
SU802919591A 1980-05-05 1980-05-05 Запоминающее устройство с автономным контролем SU903990A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802919591A SU903990A1 (ru) 1980-05-05 1980-05-05 Запоминающее устройство с автономным контролем

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802919591A SU903990A1 (ru) 1980-05-05 1980-05-05 Запоминающее устройство с автономным контролем

Publications (1)

Publication Number Publication Date
SU903990A1 true SU903990A1 (ru) 1982-02-07

Family

ID=20893711

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802919591A SU903990A1 (ru) 1980-05-05 1980-05-05 Запоминающее устройство с автономным контролем

Country Status (1)

Country Link
SU (1) SU903990A1 (ru)

Similar Documents

Publication Publication Date Title
US5796758A (en) Self-checking content-addressable memory and method of operation for detecting multiple selected word lines
KR890005049B1 (ko) 비트에러검출기능을 갖는 반도체메모리장치
SU903990A1 (ru) Запоминающее устройство с автономным контролем
SU907582A1 (ru) Ассоциативное запоминающее устройство
SU883976A2 (ru) Запоминающее устройство с самоконтролем
SU930388A1 (ru) Запоминающее устройство с самоконтролем
SU794671A1 (ru) Оперативное запоминающее устройст-BO C САМОКОНТРОлЕМ
SU936033A1 (ru) Запоминающее устройство с автономным контролем
SU744738A1 (ru) Оперативное запоминающее устройство с автономным контролем
SU439020A1 (ru) Запоминающее устройство с автономным контролем
SU881876A1 (ru) Запоминающее устройство с обнаружением ошибок
SU1566414A1 (ru) Оперативное запоминающее устройство с коррекцией ошибок
SU836682A1 (ru) Запоминающее устройство с само-КОНТРОлЕМ
SU600618A1 (ru) Запоминающее устройство с самоконтролем
SU911627A2 (ru) Запоминающее устройство с самоконтролем
SU830589A1 (ru) Оперативное запоминающее устройство
SU1088073A2 (ru) Запоминающее устройство с обнаружением ошибок
SU370650A1 (ru) Оперативное запоминающее устройство с блокировкой неисправных запоминающих
SU765886A1 (ru) Устройство дл коррекции ошибок в блоке пам ти
SU970480A1 (ru) Запоминающее устройство с самоконтролем
SU645208A1 (ru) Запоминающее устройство с самоконтролем
SU529490A1 (ru) Оперативное запоминающее устройство с самоконтролем
SU888214A1 (ru) Запоминающее устройство с самоконтролем
SU1113855A2 (ru) Оперативное запоминающее устройство с автономным контролем
SU1163358A1 (ru) Буферное запоминающее устройство