SU529490A1 - Оперативное запоминающее устройство с самоконтролем - Google Patents

Оперативное запоминающее устройство с самоконтролем

Info

Publication number
SU529490A1
SU529490A1 SU2160549A SU2160549A SU529490A1 SU 529490 A1 SU529490 A1 SU 529490A1 SU 2160549 A SU2160549 A SU 2160549A SU 2160549 A SU2160549 A SU 2160549A SU 529490 A1 SU529490 A1 SU 529490A1
Authority
SU
USSR - Soviet Union
Prior art keywords
block
address
random access
access memory
unit
Prior art date
Application number
SU2160549A
Other languages
English (en)
Inventor
Александр Давидович Доля
Original Assignee
Предприятие П/Я Р-6380
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6380 filed Critical Предприятие П/Я Р-6380
Priority to SU2160549A priority Critical patent/SU529490A1/ru
Application granted granted Critical
Publication of SU529490A1 publication Critical patent/SU529490A1/ru

Links

Landscapes

  • Techniques For Improving Reliability Of Storages (AREA)
  • Error Detection And Correction (AREA)

Description

(54) ОПЕРАТИВНОЕ ЗАПОМИНАЮШЕЕ УСТРОЙСТВО С САМОКОНТРОЛЕМ
управлени , а выход - ко входу блока декодировани .
Ыа чертеже приведена структурна  схема предлагаемого оперативного запоминающего устройства с самоЕОнгролем.
Устройство содержит дополнительный.ассоциативный запоминающий блок 1, который имеет функциональную часть 2 дл  размещени  избыточных разр дов при кодировании информации корректирующим кодом и аргументную часть 3 дл  запоминани  адресов отказавщих  чеек адресного запоминающего блока 4, сос7о щего из адресного блоке 5, блока 6 запоминающих матриц, регистра слова 7 и усилителей считывани  - записи 8, Устройство содержит также блоки кодировани  9, управлени  10 и декодировани  11. К выходу 12 блока 10 подключен основной ассоциативный запоминающий блок 13 которьш имеет функциональную часть 14 дл  размещени  полного слова информации отказавщей  чейки блока 4 и аргументную часть 15 дл  запоминани  адреса отказавшей  чейки . Выход блока 1 подключен ко входу блока 11, а входы - соответственно к выходам блоков 9, 10 и входу 16 адресного запоминающего блока 4, имеющего входные 17 и выходные 18 щины.
Устройство работает следующим образом
В п:.оцессе стирани  содержимого адресного запоминающего блока 4 или в паузах между внещними обращени ми блок 10 осуществл ет контроль исправности  чеек блока 4, При обнаружении неисправности в каKofi-либо  чейке блок 10 определ ет тип ощибки и в зависимости от характера неисправности (однократной или многократно адрес неисправной  чейки фиксируётс  в аргументной части 3 или 15 дополнительного 1 или основного 13 ассоциативных запоминающих блоков.
При внешнем обращении к оперативно 1у запоминаюп ему устройству по адресу, установленному на входе 16, происходит одновременное обращение как к запоминающему блоку 4, так и к ассоциативным запоминающим блокам 1 и 13.
При выполнении операции записи информаци  с входных щин 17 заноситс  в регистр 7 слова и через усилители 8 считывани  - записи записываетс  в блок 6 запоминающих матриц по адресу, зафиксированному в блоке 5, Если при ассоциативном поиске Б блоке 13 обнаружен адрес обращени , информаци  с регистра 7 записываетс  в функциональную часть 14 блока 13. Если этот адрес обнаружен при ассоциативном поиске в блоке 1, информаци  кодируетс  блоком кодировани  9„ Закодированна  корректирующим кодом информаци  записываетс  в блок 4 и функциональную часть 2 блока 1 (избь;точные разр ды). При вьшолнении операции чтени  из оперативного запоминающего устройства происходит выборка содержимого блока 6 на регистр 7, Одновременно происходит ассоциативный поиск в блоках 1 и 13. Если в блоках 1 и 13 такого адреса нет, значение слова на регистре 7  вл етс  истинным и выдаетс  на выходные щины 18, Если в блоке 13 есть такой адрес, содержимое  чейки блока, свг.занной с этим адресом, выдаетс  на регистр 7 и далее на щины 18. Если такой адрес есть в блоке 1, то содержимое блока 1 и  чейки блока 4 поступает на входы блока 1 1 декодировани . Блок 11 декодирует информацию, исправл   значени  дефектных разр дов, фиксирует информацию на регистре 7, и верное значение информации выдаетс  на щкны 18.
Предлагаемое устройство исправл ет засчет корректирующ,его кода все одиночные ощибки, а за счет замены неисправных  чеек - и многократные ощибки. ассоциативных запоминающих блоков 1 и 13 выбираетс  с учетом требуек4Ь)х характеристик надежности всего устройства и статистики распределени  ощибок.
Ф
ормула изооретени 
Оперативное запоминающее устройство с самоконтролем, содержащее адресный запоминающий б.пок, подключенный к блокам кодировани  и декодировани  и основному ассоциативному запоминающему блоку, и блок управлени . отличающеес  тем. что, с целью упрощени  устройства, оно содержит дополнительный ассоциативный блок, входы которого подключены соответственно ко входу адресного запоминающего блока и выходам блока кодировани  и блока управлени , а выход - ко входу блока декодировани .
Источники информации, прин тые во внимание прп экспертизе:
1.Патент CILA № 3633175, М. Кл G, Об F 11/00, 1972.
2,Авторское свидетельство СССР №368647 М.Кл. G 11 С 15/00, 1974.
SU2160549A 1975-08-01 1975-08-01 Оперативное запоминающее устройство с самоконтролем SU529490A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU2160549A SU529490A1 (ru) 1975-08-01 1975-08-01 Оперативное запоминающее устройство с самоконтролем

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU2160549A SU529490A1 (ru) 1975-08-01 1975-08-01 Оперативное запоминающее устройство с самоконтролем

Publications (1)

Publication Number Publication Date
SU529490A1 true SU529490A1 (ru) 1976-09-25

Family

ID=20628013

Family Applications (1)

Application Number Title Priority Date Filing Date
SU2160549A SU529490A1 (ru) 1975-08-01 1975-08-01 Оперативное запоминающее устройство с самоконтролем

Country Status (1)

Country Link
SU (1) SU529490A1 (ru)

Similar Documents

Publication Publication Date Title
KR100566162B1 (ko) 버스트 동작에 의해 데이터 및 패리티 데이터를입출력하는 반도체 기억 장치
SU529490A1 (ru) Оперативное запоминающее устройство с самоконтролем
JPS5797151A (en) Instruction storage device
KR920008774A (ko) 반도체 집적회로
JP2008146827A (ja) 集積回路半導体ランダムアクセス・メモリ装置
JPH0440697A (ja) 半導体記憶装置
SU841063A1 (ru) Запоминающее устройство матрич-НОгО ТипА C САМОКОНТРОлЕМ
SU686085A1 (ru) Запоминающее устройство с исправлением ошибок
SU903990A1 (ru) Запоминающее устройство с автономным контролем
JPH0554697A (ja) 半導体メモリ
SU970480A1 (ru) Запоминающее устройство с самоконтролем
SU744738A1 (ru) Оперативное запоминающее устройство с автономным контролем
SU736177A1 (ru) Запоминающее устройство с самоконтролем
SU1113855A2 (ru) Оперативное запоминающее устройство с автономным контролем
SU1111206A1 (ru) Оперативное запоминающее устройство с коррекцией информации
SU1283861A1 (ru) Запоминающее устройство с коррекцией информации
SU608202A1 (ru) Запоминающее устройство с самоконтролем
SU881876A1 (ru) Запоминающее устройство с обнаружением ошибок
SU589623A1 (ru) Резервированное оперативное запоминащее устройство
SU600618A1 (ru) Запоминающее устройство с самоконтролем
SU452860A1 (ru) Запоминающее устройство с автономным контролем
SU1104588A1 (ru) Запоминающее устройство с самоконтролем
SU883976A2 (ru) Запоминающее устройство с самоконтролем
SU368647A1 (ru) Запоминающее устройство
SU1056274A1 (ru) Запоминающее устройство с самоконтролем