SU589623A1 - Резервированное оперативное запоминащее устройство - Google Patents

Резервированное оперативное запоминащее устройство

Info

Publication number
SU589623A1
SU589623A1 SU752180915A SU2180915A SU589623A1 SU 589623 A1 SU589623 A1 SU 589623A1 SU 752180915 A SU752180915 A SU 752180915A SU 2180915 A SU2180915 A SU 2180915A SU 589623 A1 SU589623 A1 SU 589623A1
Authority
SU
USSR - Soviet Union
Prior art keywords
information
accumulator
block
redundancy
rapid
Prior art date
Application number
SU752180915A
Other languages
English (en)
Inventor
Константин Константинович Ещин
Виталий Иванович Заровский
Анатолий Михайлович Солдатов
Анатолий Иванович Кривоносов
Дмитрий Николаевич Мерзляков
Виктор Георгиевич Деревянченко
Людмила Александровна Городилова
Original Assignee
Ордена Трудового Красного Знамени Предприятие П/Я А-7160
Военная Орденов Ленина,Октябрьской Революции И Суворова Академия Имени Ф.Э.Дзержинского
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ордена Трудового Красного Знамени Предприятие П/Я А-7160, Военная Орденов Ленина,Октябрьской Революции И Суворова Академия Имени Ф.Э.Дзержинского filed Critical Ордена Трудового Красного Знамени Предприятие П/Я А-7160
Priority to SU752180915A priority Critical patent/SU589623A1/ru
Application granted granted Critical
Publication of SU589623A1 publication Critical patent/SU589623A1/ru

Links

Landscapes

  • Hardware Redundancy (AREA)

Description

(54) РЕЗЕРВИРОВАННОЕ ОПЕРАТИВНОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО
коммутаторы 4 подключены к соответствующим входам накопителей 1. Аналогично выходы накопител  1 через выходные коммутаторы 6 подключены к выходам 5 этих коммутаторов. При считывании сигналы информационных слов проход т на блоки 7 свертки и блок 8 поразр дного сравнени . Если соответственный блок свертки не обнаруживает ошибки в считанном слове, то на его выходе вырабатываетс  информаци  об отсутствии ошибки и блок 11 выдает сигнал коммутатору 9 на пропуск на выход 10 информации из соответствуюш,его накопител  1.
При возникновении в первом накопителе 1 (левый на чертеже) одиночной ошибки блок управлени  II разрешает пропуск на выход 10 информационного слова -с второго накопител  1. При устойчивом повторении ошибки при считывании информации в одном и том же разр де из накопителей блок 11 запоминает номер отказавшего накопител  и номер отказавшего разр да. Номер отказавшего накопител  определ етс  при помоши блоков свертки 7, номер отказавшего разр да - при помощи блока 8 поразр дного сравнени . Блок 11 вырабатывает сигнал о переключении по которому соответствующий коммутатор 4 подключает входную шину отказавшего оазр да к входной шине контрольного разр да соответствующего накопител  1. По этому же сигналу выходной коммутатор 6 неисправного накопител  1 подключает шину контрольного разр да к выходной шине неисправного разр да . После переключени  блок 11 осуществл ет перезапись всей информации из исправного накопител  1 в неисправный. В процессе перезаписи информаци  неисправного разр ;,а записываетс  в разр д, где ранее хранилась контрольна  информаци . Одновременно отключаетс  соответствующий блок свертки 7. В результате перезаписи в этом накопителе восстанавливаетс  вс  информаци  за исключением контрольного оазр да.
Если в процессе дальнейшей работы блок 8 оп ть обнаружит несовпадение разр дов в информационных словах, поступающих с обоих накопителей (произойдет еще один отказ), то
сигнал от блока свертки 7, св занный с вторым накопителем i там, где этот блок не был отключен , покажет, есть ли искажение информации во втором накопителе 1. Если такое искажение есть, то считаетс , что в первом накопителе 1 информаци  не искажена и блок 11 через выходной коммутатор 6 пропускает эту информацию на- выход 10 коммутатора 9. Если блок свертки 7 не отмечает искажени , то считаетс  неискаженной информаци  второго накопител , котора  и передаетс  на выход 10 коммутатора 9.
Таким образом, описанное устройство позвол ет при простом потоке отказов исправл ть две ошибки. При использовании не двух, а большего числа (Р) накопителей в таком
устройстве исправл етс  2(Р-1) ошибки, что в два раза превышает кратность ошибок, исправл емых в обычных Р-канальных устройствах с контролем в каждом канале.

Claims (2)

1.Авторское свидетельство СССР 439020, кл G 11 С 29/00, 1972.
0
2.Патент США № 3685015, кл. 340-141.1, 1972.
SU752180915A 1975-10-08 1975-10-08 Резервированное оперативное запоминащее устройство SU589623A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU752180915A SU589623A1 (ru) 1975-10-08 1975-10-08 Резервированное оперативное запоминащее устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU752180915A SU589623A1 (ru) 1975-10-08 1975-10-08 Резервированное оперативное запоминащее устройство

Publications (1)

Publication Number Publication Date
SU589623A1 true SU589623A1 (ru) 1978-01-25

Family

ID=20634500

Family Applications (1)

Application Number Title Priority Date Filing Date
SU752180915A SU589623A1 (ru) 1975-10-08 1975-10-08 Резервированное оперативное запоминащее устройство

Country Status (1)

Country Link
SU (1) SU589623A1 (ru)

Similar Documents

Publication Publication Date Title
SU589623A1 (ru) Резервированное оперативное запоминащее устройство
JPS62120699A (ja) 半導体記憶装置
SU1751820A1 (ru) Резервированное запоминающее устройство с коррекцией информации
JPH0588989A (ja) メモリ装置
SU951407A1 (ru) Устройство дл контрол блоков коррекции ошибок в пам ти
SU762038A1 (ru) Запоминающее устройство с автономным контролем i
SU608202A1 (ru) Запоминающее устройство с самоконтролем
SU736177A1 (ru) Запоминающее устройство с самоконтролем
SU758260A1 (ru) Устройство для контроля оперативной памяти „ , .л
SU556494A1 (ru) Запоминающее устройство
SU702410A1 (ru) Посто нное запоминающее устройство
SU1133625A1 (ru) Динамическое запоминающее устройство с коррекцией ошибок
SU873276A1 (ru) Запоминающее устройство
SU940242A1 (ru) Устройство дл контрол блоков оперативной пам ти
SU834770A1 (ru) Запоминающее устройство с автоматичес-КиМ ВОССТАНОВлЕНиЕМ РАбОТОСпОСОбНОСТи
SU970480A1 (ru) Запоминающее устройство с самоконтролем
SU529490A1 (ru) Оперативное запоминающее устройство с самоконтролем
SU439020A1 (ru) Запоминающее устройство с автономным контролем
SU1571683A1 (ru) Посто нное запоминающее устройство с самоконтролем
SU1104588A1 (ru) Запоминающее устройство с самоконтролем
SU1133623A2 (ru) Запоминающее устройство с самоконтролем
SU1251186A1 (ru) Запоминающее устройство с самоконтролем
SU377873A1 (ru) Запоминающее устройство
SU1075312A1 (ru) Запоминающее устройство с коррекцией ошибок
SU964736A1 (ru) Запоминающее устройство с исправлением ошибок