SU452860A1 - Запоминающее устройство с автономным контролем - Google Patents

Запоминающее устройство с автономным контролем

Info

Publication number
SU452860A1
SU452860A1 SU1930423A SU1930423A SU452860A1 SU 452860 A1 SU452860 A1 SU 452860A1 SU 1930423 A SU1930423 A SU 1930423A SU 1930423 A SU1930423 A SU 1930423A SU 452860 A1 SU452860 A1 SU 452860A1
Authority
SU
USSR - Soviet Union
Prior art keywords
adder
word
register
bus
output
Prior art date
Application number
SU1930423A
Other languages
English (en)
Inventor
Александр Петрович Типикин
Евгений Александрович Бабкин
Виктор Николаевич Болдырев
Александр Тимофеевич Голанов
Original Assignee
Курский Политехнический Институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Курский Политехнический Институт filed Critical Курский Политехнический Институт
Priority to SU1930423A priority Critical patent/SU452860A1/ru
Application granted granted Critical
Publication of SU452860A1 publication Critical patent/SU452860A1/ru

Links

Landscapes

  • Detection And Correction Of Errors (AREA)
  • Complex Calculations (AREA)

Description

I
Известно запоминающее устройство (ЗУ с автономным контролем, содержащее накопитель , подключенный к регистру числа, один из выходов которого соединен с блоком свертки по модулю два, другой - с сумматором, регистр контрольного слова и блок управлени .
, Недостатком известного устройства  вл етс  большое количество оборудовани .
Описываемое устройство отличаётсй от известного тем, что оно содержит блок анализа количества единиц, вход которого подключен к первому выходу сумматорд, а .вьрсод -.к блоку управлени ; второй выход : сумматора соединен с одним из входов ре- :гистра числа, третий - со входом регистра контрольного слова, выход которого под .ключен к одному из входов сумматора.
Это позвол ет упростить устройство и повысить надежность его работы.
На чертеже изображена блок-схема (ЗУ
Устройство содержит регистр числа 1, подключенный к накопителю 2, блок свертки по модулю два 3, сумматор 4, регистр
контрольного слова 5, блок анализа чисда единиц 6.I
Регистр числа 1 имеет входные 7 и выходные 8 кодовые шины числа, блок 3 - 5 выходную шину 9, а блок 6 - выходную : шину 1О. Вход блока 6 подключен к первому входу 11 сумматора 4, а его выходна  шина Ю - к блоку управлени  (на чер теже не показан). Второй выход 12 сумматора 4 соединен с одним из входов р&гистра числа 1, а третий выход 13 - со входом регистра контрольного слова 5, вьь ход которого подключен к одному из вхо дов сумматора 4.
5 Устройство работает следующим обра- j
зом,I
При записи слова по выбранному адресу
первоначально считываетс  ранее запом- j
ненное слово из накопител  2 в регистр i
0 числа 1. Затем провер етс  четность ело- ва с помощью блока свертки 3, и при по- .  влении на шине 9 снгнайа об отсутствии ошибки считанное слово из регистра чиола 1 пересылаетс  в сумматор 4 и при5 бавл етс  к контрольному слову, хран  шемус  в сумматоре 4. При этом сумма : записьшаетс  в регистр контрольного слова 5. Записываемое число поступает по вхоиной шине 7 на регистр числа 1 и сумматор 4 и складьюаетс  с содержимым сумматора 4. Сумма записьюаетс  в регистр контрольного слова 5, а слово из ре;гистра числа 1 передаетс  и записываетс  по ранее выбранному адресу в накопитель Таким образом формируетс  контрольное слово дл  массива слов (ЗУ).
При считывании из накопител  2 слово поступает в регистр числа 1. Отсутствие оишбок в нем провер етс  с помощью блока ввертки 3. Если слово считано с ошибкой , то на шине 9 вьфабатываетс  сигнал ошибки. После этогопроизвод тр  поочередное считывание всех слов из массива ; информации накопител  2 и сложение их с контрольным словом, хран щимс  в сумматоре 4. При этом в сумматоре 4 образуетс  слово, содержащее нули в разр дах соответствующих разр дам устройства, в которых нет ошибки или есть ошибка кратности, и единицы в разр дах, где есть ошибка нечетной кратности. Если в разр дах слова только одна единица, то произошла однократна  ошибка и блок анализа числа единиц 6 выдает по шине 10 сигнал одиночной ошибки в блок управлени .
Если при считывании всего массива информации на шине 9 фиксируетс  несколько сигналов ошибки в словах, или при одном сигнале ошибки на шине 9 в контрольном
слове, наход щемс  в сумматоре 4 число единиц больше одйой, то произошла многократна  ошибка. Одиночна  ошибка исправл етс  считыванием слова с ошибкой по первоначальному адресу из накопител  2 и сложением его с содержимым сумматора 4. Исйравленное слово из сумматора 4 через регистр числа 1 либо вновь записываетс  в накопитель 2, либо выдаетс  по
шине 8,. :..,. „,J
В посто нном ЗУ исправление одиночной
и обнаружение многократных ошибок происход т , аналогично, но контрольное слово формируетс  заранее при запоминании мас-i
сива информации.
Предмет изобретени 
20 Запоминающее устройство с автономным контролем, содержащее накопитель, подключенный к регистру числа, один из выходов которого соединен с блоком свертки по мо дулю два, другой - с сумматором, регистр
25 контрольного слова, шину блока управлени , отличающеес  тем, что, с целью упрощени  устройства и повышени  надежности его работы, оно содержит блок анализа количества единиц, вход которого подключен
30 к первому выходу сумматора, а выход - к шине блока управлени , второй выход сумматора соединен с одним из входов рёгист ра числа, третий - со входом регистра конт рольного словр, выход которого подключен
35 к одному из входов сумматора.
SU1930423A 1973-06-08 1973-06-08 Запоминающее устройство с автономным контролем SU452860A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1930423A SU452860A1 (ru) 1973-06-08 1973-06-08 Запоминающее устройство с автономным контролем

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1930423A SU452860A1 (ru) 1973-06-08 1973-06-08 Запоминающее устройство с автономным контролем

Publications (1)

Publication Number Publication Date
SU452860A1 true SU452860A1 (ru) 1974-12-05

Family

ID=20556074

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1930423A SU452860A1 (ru) 1973-06-08 1973-06-08 Запоминающее устройство с автономным контролем

Country Status (1)

Country Link
SU (1) SU452860A1 (ru)

Similar Documents

Publication Publication Date Title
SU452860A1 (ru) Запоминающее устройство с автономным контролем
SU955212A2 (ru) Запоминающее устройство с самоконтролем
SU970480A1 (ru) Запоминающее устройство с самоконтролем
SU855730A1 (ru) Запоминающее устройство с самоконтролем
SU942164A1 (ru) Запоминающее устройство с автономным контролем
RU1837364C (ru) Оперативное запоминающее устройство с коррекцией ошибок
SU824319A1 (ru) Запоминающее устройство с самоконтролем
SU736177A1 (ru) Запоминающее устройство с самоконтролем
SU746744A1 (ru) Запоминающее устройство с самоконтролем
SU1649614A1 (ru) Запоминающее устройство с самоконтролем
SU1164791A1 (ru) Запоминающее устройство с обнаружением ошибок
SU645208A1 (ru) Запоминающее устройство с самоконтролем
SU881876A1 (ru) Запоминающее устройство с обнаружением ошибок
SU1483494A2 (ru) Запоминающее устройство с обнаружением ошибок
SU767845A1 (ru) Запоминающее устройство с самоконтролем
SU883976A2 (ru) Запоминающее устройство с самоконтролем
SU842977A1 (ru) Запоминающее устройство с автономнымКОНТРОлЕМ
SU1034070A1 (ru) Запоминающее устройство с обнаружением ошибок
SU951406A1 (ru) Запоминающее устройство с самоконтролем
SU631994A1 (ru) Запоминающее устройство
SU410461A1 (ru)
SU1075312A1 (ru) Запоминающее устройство с коррекцией ошибок
SU1547035A1 (ru) Запоминающее устройство
SU875471A1 (ru) Запоминающее устройство с автономным контролем
SU1251188A1 (ru) Запоминающее устройство с самоконтролем