Изобретение относитс к запоминающим устройствам. Известно устройство, которое содержит дешифратор адреса, накопители , шифраторы, блоки контрол , регистр числа, сумматоры по модулю дв и элементы И О . Недостатком этого устройства вл етс его сложность. Наиболее близким по технической сущности к предлагаемому вл етс у ройство, содержащее адресный накопитель , схемы ИЛИ и блок коррекции дефектных чеек, включающий в себ ассоциативный накопитель, в котором записаны адреса отказавших чеек, причем при обращении к отказавшей чейке происходит блокирование адрес ного накопител и обращение к информационной части ассоциативного накопител fz. Недостатком известного устройства вл етс его низка надежность вслед ствие сложности ассоциативного накопител . Цель изобретени - повышение надеж ности устройства. Поставленна цель достигаетс тем, что в посто нное запоминающее устрой5СТВО с коррекцией информации, содержащее первый накопитель и группу элементов ИЛИ, причем одни из входов первого накопител вл ютс адрес- ными входами устройства,, а выходы подключены к одним из входов элементов ИЛИ группы, выходы которых вл ютс выходами устройства, введены второй накопитель, схемы сравнени , группы элементов И, формирователь импульсов, регистр адреса и элемент ИЛИ, причем одни из входов второго накопител подключены к одним из адресных входов устройства, первые входы схем сравнени соединены с другими адресными входами устройства, выходы второго накопител подключены к первым входам элементов И первой группы и 384 вторым входам схем сравнени , -выходы которых .соединены соответственно с первыми входами элементов И второй группы, вторые входы которых подключены к первому выходу формировател импульсов и другим входам первого накопител , выходы элементов И второй группы соединены соответственно с одними из входов регистра адреса и со входами элемента ИЛИ, выход которого подключен ко входу формировател импульсов, второй выход которого соединен с другим входом регистра адреса, а третий выход со вторыми входами элементов И первой группы, выходы которых подключены к другим входам элементов ИЛИ гругшы, выходы регистра адреса, соединены с другими входами второго накопител . На фиг. 1 изображена функдиональпа схема предлагаемого.устройства; на фиг. 2 - расположение наборов слов в первом накопителе. Устройство содержит (фиг. 1) парвый накопитель 1, вл ющийс накопителем посто нного типа, группу элемен тов ИЛИ 2, регистр 3 адреса, второй накопитель 4, вл ющийс накопителем с адресной выборкой, первую группу элементов И 5, схемы 6 сравнени , вто рую группу элементов И 7, элемент ИЛИ 8 и формирователь 9 импульсов. из входов первого накопител 1 вл ютс адресными входами устройства , а выходы подключены к ОДНИ ИЭ входов элементов ИЛИ группы 2. Одни из входов второго накопител 4 подклю чены к одним из адресных входов уст .ройства, первые входы схем сравнени 6 соединены с другими адресными входа ми устройства. Выходы второго накопител 4 подключены к перйым входам элементов И первой группы 5 и вторым входам схем 6 сравнени , выходы кото рых соединены соответственно с первы входами элементов И второй группы 7, вторые входы которых подключены к пе вому выходу формировател 9 импульсо и другим входам первого накопител l Выходы элементов И второй группы 7 соединены соответственно с одними из входов регистра 3 адреса и со входами элемента ИШ 8, выход которого подключен ко входу формировател 9 импульсов, второй вход которого соединен с другим входом регистра 3 адр са, а третий выход - со вторыми вход ми элементов И первой группы 5, выходы которых подключены к другим входам группы элементов ШТИ 2, Выходы регистра 3 адреса соединены с другими входами второго накопител 4. Число наборов и число слов в наборе (фиг. 2) выбрано кратным целой степени двух, при этом если число слов в накопителе 1 равно , а число слов в наборе равно 2, то число наборов равно . На фиг. 2 обозначены 0,2, адреса последовательно расположенных корректируемых слов, вход щих в первый набор и 1, , +1 - адреса корректируемых слов, вход щих во второй набор. Устройство работает следующим образом . Дл обнаружени и исправлени слов, подлежащих коррекции, используетс вто рой накопитель, разделенный на две оЬласти . Каждому из наборов слов (фиг.2) первого накопител 1 (фиг, 1) соответствует определенное слово первой области второго накопител 4, при этом номер набора слов первого накопител 1 и номер слова в этой области второго накопител 4 вл етс соответственно младшими разр дами в поле адресов накопителей 1 и 4. Если необходимо исправить некоторое слово в первом накопителе 1, то по номеру набора, к которому принадлежит это слово, определ етс соответствующее слово первой области во втором накопителе 4, в которое записьшаетс номер слова в этом наборе, т.е. старшие к разр дов адреса корректируемого слова в поле адресов первого накопител 1 . В соответствии с разр дностью б слова второго накопител 4 в него может быть записано j номеров слова в наборе, где j - ближайшее целое число меньшее или равное (f - 1). В соответствии с расположением номе ра. к оррек тируемого слова первого накопител 1 в наборе в слове второй области второго накопител 4 записывают скорректированную информацию (j слов). Работу устройства рассмотрим на примере коррекции слов в первом накопителе I, имеющем объем 64 К 36 разр дных чисел, причем второй накопитель 4 имеет объем 1К 36 раз . р дных чисел. Разобъем слова первого накопител I на 256 наборов по 256 схлов в каждом наборе (). Согласно этому разбиению, перва область второго накопител 4 также, равна 256 словам (по числу наборов) В каждом слоие первой области записьгааем j номера слов в соответствующем наборе (8 старших разр дов адреса корректируемых слов). Таким образом, при обращении к лйбому слову.первого накопител Г одновременно производитс обращение к соответствующему слову первой области второго накопител 4. Считанна информаци (ноль, один, два, или три номера корректируемых слов в наборе) поступает на три схемы 6 сравнени , на вторые входы которых поступают старшие восемь разр дов адреса слова в поле адресов первого накопител 1. В случае совпадени кодов на входах одной из схем 6 сравнени , сигнал с ее выхода через соответствующий элемент И второй группы 7 на . элемент ИЛИ 8 поступает на формирователь 9 импульсов, генерирующий импульсы, один из которых блокирует выход первого накопител I на группы элементов ИЛИ 2, другой - открывает путь дл .прохождени корректирующей информации с выхода второго накопител 4.на входы группы элементов ИЛИ 7, поступают также на регистр 3 адре са где устанавливаетс код в соответствии с номером группы элемента ИЛИ 7. Этот код (старшие разр ды адр са слова во второй области второго накопител 4, где хранитс корректирующа информаци ) поступает на вход второго накопител 4. После извлечен корректирующей информации из него формирователь 9 импульсов устанавливает регистр 3 адреса вновь в исходн состо ние соответствующее обращению к первой области второго накопител Технико-экономическое преимущество предлагаемого устройства заключае с в повьшешш его надежности за сче замены сложного ассоциативного накоп :тел , используемого в известном устА ройстве, накопителем с адресной выборкой . Формула изобретени Посто нное запоминающее устройство с коррекцией информации, содержащее первый накопитель и группу элементов ИЛИ, причем одни из входов первого накопител вл ютс адресными входами устройства, а выходы подключены к одним из входов элементов ИЛИ группы , выходы которых вл ютс выходами устройства, отличающее-. с тем, что, с целью повыщени надежности устройства, оно содержит второй накопитель, схемы сравнени , группы элементов И, фop шpoвaтeль им-г пульсов, регистр адреса и элемент ИЛИ, причем одни из входов второго накопител подключены к одшм из адресных входов устройства, первые входы схем сравнени соединены с другими адресными входами устройства, выходы второго накопител подключены к первым входам- элементов И первой группы и вторым входам схем сравнени , выходы которых соединены соответственно с первыми входами элементов И второй группы , вторые входы которьк подключены к первому выходу формировател импульсов и другим входам первого накопите- , л , выходы элементов И второй группы соединены соответственно.с бднимн из входов регистра адреса и со входами элемента ИЛИ, выход которого подключенко входу формировател импульсов, второй выход которого соединен с другим входом регистра адреса, а третий выход - со вторыми входами элементов И первой группы, выходы которых подключены к другим входам элементов ИНН группы, выходы- регистра адреса соединены с другими входами второго накопител . Источники информации, прин тые во внимание при экспертизе 1. Авторское свидетельство СССР № 568081, кл. G 1 С 17/00, 11 С 29/00, 1977.