SU769640A1 - Устройство дл контрол посто нной пам ти - Google Patents

Устройство дл контрол посто нной пам ти Download PDF

Info

Publication number
SU769640A1
SU769640A1 SU792710625A SU2710625A SU769640A1 SU 769640 A1 SU769640 A1 SU 769640A1 SU 792710625 A SU792710625 A SU 792710625A SU 2710625 A SU2710625 A SU 2710625A SU 769640 A1 SU769640 A1 SU 769640A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
outputs
control unit
inputs
Prior art date
Application number
SU792710625A
Other languages
English (en)
Inventor
Иван Яковлевич Козырь
Леонид Александрович Коледов
Олег Арутюнович Петросян
Виктор Александрович Шишанкин
Original Assignee
Московский институт электронной техники
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Московский институт электронной техники filed Critical Московский институт электронной техники
Priority to SU792710625A priority Critical patent/SU769640A1/ru
Application granted granted Critical
Publication of SU769640A1 publication Critical patent/SU769640A1/ru

Links

Landscapes

  • Techniques For Improving Reliability Of Storages (AREA)

Description

1
Изобретение относитс  к области запоминающих устройств.
Известны устройства дл  контрол  посто нной пам ти 1, 2.
Одно из известных устройств содержит 5 считывающий блок, блок управлени , регистр адреса, сумматор, счетчик и блок сравнени  1.
Иедостатком этого устройства  вл етс  отсутствие индикации слов и разр дов про- ю вер емой посто нной пам ти, что увеличивает врем  и снижает точность и достоверность контрол .
Из известных устройств наиболее близким техническим решением к изобретению i5  вл етс  устройство дл  контрол  посто нной пам ти, содержащее блок управлени , схему сравнени , причем первые вход и выход блока управлени  подключены соответственно к первым выходу и входу схемы 20 сравнени  2.
Недостатками этого устройства  вл етс  отсутствие индикации слов и разр дов провер емой посто нной пам ти, что вызывает 25 необходимость ручной проверки ошибок, и применение в провер емой посто нной пам ти дополнительных элементов дл  получени  контрольной суммы и запрещени  прохождени  сигнала при ошибке, что 30
уменьшает быстродействие устройства, снижает точность и достоверность контрол .
Целью изобретени   вл етс  повышение быстродействи  устройства и достоверности контрол .

Claims (2)

  1. Поставленна  цель достигаетс  тем, что устройство содержит два регистра слов, блок поразр дного считывани , формирователь контрольных сигналов, дешифраторы, счетчики, два блока индикации, причем второй выход блока управлени  соединен с первыми входами регистров слов, третий выход - с первым входом блока поразр дного считывани , второй и третий входы которого подключены соответственно к выходам первого и второго регистров слов, а выход - ко второму входу схемы сравнени , второй выход которой соединен со входом первого блока индикации, четвертый выход и второй вход блока управлени  подключены соответственно к входам и вторым выходам счетчиков, первые выходы которых соединены со входами второго блока индикации и дешифраторов, выходы которых подключены к выходам устройства и входу формировател  контрольных сигналов, выход которого соединен со вторым входом первого регистра слов, второй вход второго регистра слов подключен ко входу устройства . На чертеже приведена структурна  схема описываемого устройства. Устройство содержит блок управлени  1, схему сравнени  2, первый 3 и второй 4 регистры слов, блок поразр дного считывани  5, формирователь контрольных сигналов 6, счетчики 7, дешифраторы 8, первый 9 и второй 10 блоки индикации. Первые вход и выход блока управлени  1 подключены соответственно к первым выходу и входу схемы сравнени  2. Второй выход блока управлени  1 соединен с первыми входами регистров слов 3 и 4, третий выход - с первым входом блока поразр дного считывани  5, второй и третий входы которого подключены соответственно к выходам нервого 3 и второго 4 регистров слов, а выход - ко второму входу схемы сравнени  2, второй выход которой соединен со входом первого блока индикации 9. Четвертый выход и второй вход блока управлени  1 подключены соответственно ко входам и вторым выходам счетчиков 7, первые выходы которых соединены со входами дешифраторов 8 и второго блока индикации 10. Выходы дешифраторов 8 подключены к выходам устройства и входу формировател  6, выход которого соединен со вторым входом регистра слов 3. Второй вход резистора слов 4 подключен ко входу устройства. Блок контролируемой носто нной пам ти 11 подключаетс  ко входу и выходам устройства. Устройство работает следующим образом. В блоке управлени  1 вырабатываютс  сигналы, необходимые дл  работы устройства в автоматическом режиме. В начале работы блок управлени  1 устанавливает триггеры регистров слов 3 и 4 в нулевое состо ние. После этого в блоке управлени  1 вырабатываетс  сигнал, поступающий на входы счетчиков 7 и через дешифраторы 8 и формирователь 6 и блок контролируемой посто нной пам ти 11. В результате выбираютс  из блока 11 соответствующие разр ды слова, которые записываютс  в соответствующие регистры слов 3 и 4, при этом в блок поразр дного считывани  5 поступают разрешающие сигналы нз блока управлени  1, в результате чего происходит поразр диое считывание с регистров слов 3 и 4 информации , котора  сравниваетс  схемой сравнени  2. Если информаци  в блок 11 записана правильно, то на выходе схемы сравнени  2 формируетс  разрешающий сигнал и происходит контроль следующего слова провер емой посто нной пам ти. Когда весь объем информации нроверен, с вторых выходов счетчиков 7 в блок управлени  1 поступает сигнал, который автоматически останавливает устройство, одновременно сигнализиру  оператору о том, что контроль закончен и прошел успешно. При наличии ошибки на выходе схемы сравнени  2 по вл етс  запрещающий сигиал, который автоматически останавливает контроль провер емой посто нной пам ти. При этом блок индикации 10 отражает информацию об адресе данного слова. Одновременно с этим блок индикации 9 фиксирует содержащий ошибку разр д этого слова и характер ошибки (ошибка в нуле или единице). Записав адрес и разр д неправильно записанного слова, оператор запускает устройство, и происходит дальнейший контроль в автоматическом режиме. Таким образом, происходит автоматический контроль информации, записанной в блоке контролируемой посто нной иам тн 11. Техиико-экономические преимущества описываемого устройства заключаютс  в том, что индикаци  разр дов и адресов дефектных слов исключает ручную проверку при наличии ошибки, в результате чего повышаетс  быстродействие устройства, повышаетс  точность и достоверность контрол , уменьшаютс  затраты времени при контроле посто нной пам ти большой информационной емкости. Формула изобретени  Устройство дл  контрол  посто нной пам ти , содержащее блок управлени , схему сравнени , причем первые вход и выход блока управлени  подключены соответственно к первым выходу и входу схемы сравнени , отличающеес  тем, что, с целью повышени  достоверности контрол  и быстродействи  устройства, оно содержит два регистра слов, блок поразр дного считывани , формирователь контрольных сигналов, дешифраторы, счетчики, два блока индикации , причем второй выход блока управлени  соединен с первыми входами регистров слов, третий выход - с первым входом блока поразр дного считывани , второй и третий входы которого подключены соответственно к выходам первого и второго регистров слов, а выход - ко второму входу схемы сравнени , второй выход которой соединен со входом первого блока индикации , четвертый выход и второй вход блока управлени  подключены соответственно к входам и вторым выходам счетчиков, первые выходы которых соединены со входами второго блока индикации и дешифраторов, выходы которых подключены к выходам устройства и входу формировател  контрольных сигналов, выход которого соединен со вторым входом первого регистра слов, второй вход второго регистра слов подключен ко входу устройства. Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР № 510753, кл. G НС 29/00, 1974.
  2. 2.Авторское свидетельство СССР № 514349, кл. G ПС 29/00, (прототип).
SU792710625A 1979-01-10 1979-01-10 Устройство дл контрол посто нной пам ти SU769640A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792710625A SU769640A1 (ru) 1979-01-10 1979-01-10 Устройство дл контрол посто нной пам ти

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792710625A SU769640A1 (ru) 1979-01-10 1979-01-10 Устройство дл контрол посто нной пам ти

Publications (1)

Publication Number Publication Date
SU769640A1 true SU769640A1 (ru) 1980-10-07

Family

ID=20804325

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792710625A SU769640A1 (ru) 1979-01-10 1979-01-10 Устройство дл контрол посто нной пам ти

Country Status (1)

Country Link
SU (1) SU769640A1 (ru)

Similar Documents

Publication Publication Date Title
GB1425110A (en) Data processing apparatus
FR2337374B1 (ru)
SE399496B (sv) Sett och anordning for att identifiera felaktiga adressavkodare
SU769640A1 (ru) Устройство дл контрол посто нной пам ти
SU1040526A1 (ru) Запоминающее устройство с самоконтролем
SU970481A1 (ru) Устройство дл контрол блоков пам ти
SU942164A1 (ru) Запоминающее устройство с автономным контролем
SU830587A1 (ru) Запоминающее устройство с самоконтролем
SU584338A1 (ru) Устройство дл контрол блоков посто нной пам ти
SU907586A1 (ru) Устройство дл контрол интегральных блоков оперативной пам ти
JPS5782298A (en) Diagnostic system for storage device
SU555438A1 (ru) Ассоциативное запоминающее устройство
SU1287240A1 (ru) Запоминающее устройство с самоконтролем
SU598082A1 (ru) Устройство дл тестового контрол цифровых узлов
JPS599765A (ja) 補助記憶装置のタイミング制御回路
SU922878A1 (ru) Устройство для контроля блоков постоянной памяти 1
SU684620A1 (ru) Запоминающее устройство с автономным контролем
SU824319A1 (ru) Запоминающее устройство с самоконтролем
SU1374284A1 (ru) Запоминающее устройство с самоконтролем
SU452860A1 (ru) Запоминающее устройство с автономным контролем
SU656109A1 (ru) Устройство дл контрол блоков пам ти
SU951406A1 (ru) Запоминающее устройство с самоконтролем
SU1388870A1 (ru) Устройство дл контрол информации
SU769641A1 (ru) Устройство дл контрол пам ти
SU1056274A1 (ru) Запоминающее устройство с самоконтролем