SU1262452A1 - Устройство дл программного управлени - Google Patents

Устройство дл программного управлени Download PDF

Info

Publication number
SU1262452A1
SU1262452A1 SU853850892A SU3850892A SU1262452A1 SU 1262452 A1 SU1262452 A1 SU 1262452A1 SU 853850892 A SU853850892 A SU 853850892A SU 3850892 A SU3850892 A SU 3850892A SU 1262452 A1 SU1262452 A1 SU 1262452A1
Authority
SU
USSR - Soviet Union
Prior art keywords
control channels
switching
counter
elements
speed
Prior art date
Application number
SU853850892A
Other languages
English (en)
Inventor
Сергей Сергеевич Рочев
Григорий Макарович Старунов
Елена Тимофеевна Петрова
Original Assignee
Пермское Специальное Проектно-Конструкторское Бюро По Автоматизации Технологических Процессов
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Пермское Специальное Проектно-Конструкторское Бюро По Автоматизации Технологических Процессов filed Critical Пермское Специальное Проектно-Конструкторское Бюро По Автоматизации Технологических Процессов
Priority to SU853850892A priority Critical patent/SU1262452A1/ru
Application granted granted Critical
Publication of SU1262452A1 publication Critical patent/SU1262452A1/ru

Links

Landscapes

  • Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)

Abstract

Изобретение относитс  к области цифрового программного управлени  коммутацией объекта, позвол ет увеличить число коммутируемых каналов управлени  и обеспечивает возможность одновременной коммутации нескольких каналов управлени . По команде Старт включаетс  генератор 4импульсов, происходит заполнение . счетчика 5 импульсов до момента равенства выходного кода счетчика 5 импульсов и кода, записанного в нулевой  чейке блока 1 пам ти интервалов времени. В.этот момент цифровой компаратор 8 устанавливает счетчик 5импульсов в нулевое состо ние. Этот импульс с цифрового компаратора 8 поступает на информационный вход 11 демультиплексора 10, на адресной шине 12 которого в это врем  присутствует код, записанный в нулевой  чейке блока 2 пам ти канала коммутации. В соответствии с О) этим кодом указанный и fflyльc поступает на один из каналов коммутации, т.е. на один из выходов демультиплексора 10. Канал коммутации, на котором в данный момент времени присутствует импульс, при помощи мульти . плексоров 13 подключаетс  к каналам управлени , образованным выходами мультиплексоров 13. 1 ил.

Description

Изобретение относитс  к цифровым ycTpofiCTBaM программного управлени  коммутацией объекта и может найти применение в АСУ испытани ми .высоковольтной аппаратуры. .
Целью изобретени   вл етс  увеличение числа коммутируемых каналов управлени  и обеспечение возможности одновременной коммутации нескольких каналов управлени .
На чертеже изображена схема предлагаемого устройства.
Устройство содержит блок 1 пам ти интервалов времени, блок 2 пам ти канала коммутации, блок 3 пам ти канала управлени , генератор 4 импульсов , счетчик 5 импульсов, счетный вход 6 счетчика.импульсов, вход 7 установки счетчика импульсов в нулевое состо ние, цифровой компаратор 8, счетчик-указатель 9 адреса, демультиплексор 10, информационный вход 11 демультиплексора, адресный вход 12 демультиплексора, мультиплексоры 13, информационный вход 14 мультиплексора, адресн вход 15 мультиплексора.
Выходна  шина демультиплексора 10 образует каналы коммутации, а выходы мультиплексоров 13 - каналы управлени , которые посто нно подключены к управл ющим входам объекта (не показан). Количество каналов управлени  равно количеству мультиплексоров 13 и количеству каналов коммутации, которое определ етс  разр дностью демультиплексора 10. Разр дность счетчика-указател  адреса равна количеству  чеек блоков 1-3 пам ти.
Устройство работает следующим образом.
В начальный момент времени счетчик 5 импульсов и счетчик-хказатель 9 адреса находитс  в нулевом сосото ни При этом счетчик-указатель 9 адреса адресует нулевые  чейки пам ти блок
1пам ти интервалов времени, блока
2пам ти канала коммутации и блоков
3пам ти канала управлени . По команде Старт включаетс  генератор
4импульсов и происходит заполнен ие счетчика 5 импульсов по его счетном входу 6. Это заполнение происходит до момента равенства выходного кода счетчика 5 ижхульсов и кода, записанного в нулевой  чейке блока 1 пам ти интервалов времени. Цифровой
компаратор 8. цри равенстве двух указанных кодов вырабатывает-на своем выходе импульс, которьй по входу 7 счетчика 5 импульсов устанавливает данный счетчик в нулевое состо ние .
Кроме того,.сформированный на выходе 1ЩФРОВОГО компаратора 8 импульс поступает на информационный вход 11 демультиплексора 10, на адресной шине .12 которого в это врем  присутствует код, записанный в нулевой  чейке блока 2 пам ти канала коммутации . В соответствии с этим кодом указанный импульс поступает на один из каналов коммутации (т.е. на один из выходов демультиплексора 10, например на нулевой выход). Канал коммутации, на котором в рассматриваемый момент времени присутствует импульс, цри.помощи мультиплексоров 13 по информационным входным шинам 14 подключаетс  к каналам управлени , образованным выходами мультиплексоров 13. Рассматриваемый канал коммутации может быть подключен произвольно либо к одному каналу управлени , либо одновременно к:группе Каналов управлени , причем количество каналов управленца в группе ограничено только их общим количеством,определ емым количеством мультиплексоров 13. Коммутационна  . структура (т.е. подключение ка-налов управлени  к канаЛам коммутации ) дл  каждого импульса управлени  задаетс  индивидуально и определ етс  кодом, записанным в соответствующей (в данном случае нулевой )  чейке блоков 3 пам ти канала управлени . После того,как действие рассматриваемого импульса, сформированного на выходе цифрового компаратора 8, прекратитс , то по его заднему фронту произойдет инкремент счетчика-указател  9 адреса и вследствие этого на выходе данного счетчика установитс  адрес следующей (первой)  чейки блока 1 пам ти интервалрв времени, блока 2 пам ти канала коммутации, блоков 3 пам ти канала управлени . Далее описанные вьше процессы повтор ютс .

Claims (1)

  1. В известном устройстве увеличение количества каналов управлени  при фиксированном периоде .тактовой частоты приводит к увеличению частоты опроса  чеек блока пам ти интервалов времени, что повышает требова ни  к быстродействию элементной баз Так как быстродействие элементов имеет естественные ограничени , то будет ограничено и количество каналов управлени . Следовательно, в известном устройстве максимальное количество каналов управлени  жестко св зано с быстродействием элемен тов. Если быстродействие элементов рассматривать как фиксированный параметр- , то- увеличение количества каналов управлени  возможно за счет увеличени  периода тактовой частоты Однако при этом увеличиваетс  шаг квантовани  времени, что снижает то ность управлени . Таким образом, в известном устройстве основные параметры устройства имеют между собой жесткую функциональную св зь и улуч шение одного из этих параметров, например увеличение количества каналов управлени , вызывает ухудшение других параметров, в частности метрологических. В предлагаемом устройстве нет функциональной рв зи межДу коли чеством каналов управлени  и быстро действием элементов, поэтому естест венное ограничение быстродействи  элементов не вызывает ограничени  количества каналов управлени , которое определ етс  количеством мультиплексоров . Принципиальным отличием предлагаемого устройства от известного  вл етс  розможность программировани  не только временной последовательности команд (т.е. процедуры ), но и коммутационной структуры (топологии подключени  объекта) Возможность программировани  коммутационной структуры в предлагаемом устройстве (в известном устройстве. данна  возможность отсутствует) исключает взаимосв зь количества каналов управлени  с быстродействием элементов, что снимает ограничени  на возможность увеличени  каналов управлени  и, таким образом, расшир ет функциональные возможности устройства . Формула изобретени  Устройство дл  программного управлени , содержащее последовательно соединенные генератор импульсов, счетчик импульсов и цифровой компаратор , к второму входу которого подключен блок пам ти интервалов времени , отличающеес  тем, что, с целью увеличени  числа коммутируемых каналов управлени  и обеспечени  возможности одновременной коммутации нескольких каналов управлени , оно содержит каналы ции, каждый из которых состоит из последовательно соединенных блока пам ти канала управлени  и мультиплексоров , а также содержит демультиплексор , блок пам ти канала коммутации , счетчик-указатель адрес а, к выходной шине которого подключены входные адресные шины всех блоков пам ти, демультиплексор информационным входом соединен с выходом цифрового компаратора, со счетным входом счетчика-указател  адреса и входом становки в нулевое состо ние счетчиа импульсов, демультиплексор вход-. ой адресной шиной подключен к выхЪдой шине блока пам ти канала коммутаии , а выходной шиной - к информаионным щинам мультиппексоров, выхоы которых  вл ютс  выходами устройтва .
SU853850892A 1985-02-05 1985-02-05 Устройство дл программного управлени SU1262452A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853850892A SU1262452A1 (ru) 1985-02-05 1985-02-05 Устройство дл программного управлени

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853850892A SU1262452A1 (ru) 1985-02-05 1985-02-05 Устройство дл программного управлени

Publications (1)

Publication Number Publication Date
SU1262452A1 true SU1262452A1 (ru) 1986-10-07

Family

ID=21161113

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853850892A SU1262452A1 (ru) 1985-02-05 1985-02-05 Устройство дл программного управлени

Country Status (1)

Country Link
SU (1) SU1262452A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Рочев С.С. и Бочкарев С.П. Программное управление быстрЪпротекающими химическими процессами, -В сб.: Процессы,, аппараты и автоматизаци химических производств, Пермь, Изд-во Пермского университета, 1978, С.1Г2-115, рис.1. Авторское свидетельство СССР 546854, кл. G 05 В 19/18, 1974. *

Similar Documents

Publication Publication Date Title
US4102491A (en) Variable function digital word generating, receiving and monitoring device
SU1262452A1 (ru) Устройство дл программного управлени
SU1092487A1 (ru) Устройство дл ввода информации (его варианты)
SU1184077A1 (ru) Многоканальный формирователь серий импульсов
SU1695310A1 (ru) Устройство дл контрол цифровых узлов
SU1691841A1 (ru) Устройство дл контрол цифровых объектов
RU1795540C (ru) Устройство дл формировани последовательности команд
SU879815A1 (ru) Устройство временной коммутации
SU1226468A1 (ru) Устройство дл функционального контрол логических элементов
SU1037261A1 (ru) Устройство дл контрол цифровых блоков
US4040036A (en) Input grouping arrangement for data gathering
SU728130A1 (ru) Устройство дл контрол дискретных объектов
SU1534461A1 (ru) Устройство дл контрол группы цифровых узлов
SU1179356A1 (ru) Устройство дл ввода-вывода информации
SU1315982A1 (ru) Устройство тестового контрол цифровых блоков
SU974375A1 (ru) Устройство дл контрол логических блоков
SU983757A1 (ru) Устройство дл контрол пам ти
SU1183972A1 (ru) Устройство дл имитации отказов дискретной аппаратуры
SU1531100A1 (ru) Устройство дл контрол радиоэлектронных блоков
SU1598031A1 (ru) Устройство дл диагностировани систем импульсно-фазового управлени тиристорным преобразователем
SU1160260A1 (ru) "cпocoб дeфektaции пoдшипhиkob kaчehия"
SU1683015A1 (ru) Устройство дл тестового контрол и диагностики цифровых модулей
SU959096A1 (ru) Устройство дл контрол параметров логических блоков
SU1269139A1 (ru) Устройство дл контрол цифровых узлов
SU1667075A1 (ru) Устройство дл тестового контрол и диагностики цифровых модулей