SU1160260A1 - "cпocoб дeфektaции пoдшипhиkob kaчehия" - Google Patents

"cпocoб дeфektaции пoдшипhиkob kaчehия" Download PDF

Info

Publication number
SU1160260A1
SU1160260A1 SU833680313A SU3680313A SU1160260A1 SU 1160260 A1 SU1160260 A1 SU 1160260A1 SU 833680313 A SU833680313 A SU 833680313A SU 3680313 A SU3680313 A SU 3680313A SU 1160260 A1 SU1160260 A1 SU 1160260A1
Authority
SU
USSR - Soviet Union
Prior art keywords
block
time
control
information
address
Prior art date
Application number
SU833680313A
Other languages
English (en)
Inventor
Konstantin V Podmasterev
Original Assignee
Orlovskij V Zaochno Mash
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Orlovskij V Zaochno Mash filed Critical Orlovskij V Zaochno Mash
Priority to SU833680313A priority Critical patent/SU1160260A1/ru
Application granted granted Critical
Publication of SU1160260A1 publication Critical patent/SU1160260A1/ru

Links

Landscapes

  • Tests Of Electronic Circuits (AREA)

Description

Целью изобретения является повышение производительности устройства.
Поставленная цель достигается тем, что в устройство для контроля цифровых объектов, содержащее блок управления, коммутатор, формирователь тестовых последовательностей, связанный информационными входами с входной шиной устройства, информационными выходами — с первыми информационными входами блока компараторов и блока формирователей импульсов, первым командным входом и первым командным выходом — соответственно с первым командным выходом и с первым командным входом распределителя импульсов, подключенного информационным’ выходом к вторым информационным входам блока компараторов и к вторым информационным входам блока формирователей импульсов, соединенного выходом с первыми входами контактного блока, подключенного вторыми входами к выходу формирователя воздействий, а выходами — к третьим информационным входам блока компараторов, связанного с четвертыми и с третьими информационными входами блока формирователей импульсов и выходами блока цифроаналоговых преобразователей, введены мультиплексор, блок регистров и формирователь, адреса, а блок управления содержит первый и второй триггеры, элементы И и элемент ИЛИ, подключенный первым входом к входу «Пуск» устройства, вторым входом — к нулевому входу первого триггера и к второму командному выходу формирователя тестовых последовательностей, а выходом к нулевому входу второго триггера, связанного выходом с выходной шиной устройства, а единичным входом — с единичным входом первого триггера и входной шиной устройства, подключенной к первому входу элемента И, соединенного выходом с выходной шиной устройства, а вторым входом — с выходом блока компараторов и с командным входом формирователя адреса, подключенного информационным входом к входной шине устройства, а выходом'— к адресному входу мультиплексора, подключенного информационными входами к выходу блока регистров, первыми выходами — к входу распределителя импульсов, вторыми выходами — к входам формирователя воздействий, а третьими выходами — к входам блока цифроаналоговых преобразователей, причем второй командный вход формирователя тестовых последовательностей связан с выходом первого триггера, а вход блока регистров связан с входной шиной устройства.
Введение блоков регистров, мультиплексирований и формирователя адреса позволяет изменять режим контроля внутри формируемой тестовой последовательности, т.е. без обращения к внешнему устройству управления и без повторения кодовых комбинаций. Тем самым сокращается общее число обращений к устройству управления и, следовательно, повышается производительность контроля.
На фиг. 1 изображена блок-схем предлагаемого устройства для 1<онтроля цифровых объектов; на фиг. 2 — то же, блока управления; на фиг. 3 — то же, блока формирования тестовых последовательностей; на фиг. 4 — то же, распределителя импульсов.
Устройство (фиг. 1) содержит блок 1 управления, коммутатор 2, формирователь 3 воздействий, блок 4 компараторов, блок 5 формирователей импульсов, формирователь 6 тестовых последовательностей, блок 7 цифроаналоговых преобразователей, распределитель 8 импульсов, мультиплексор 9, блок 10 регистров, формирователь 11 адреса, входная шина 12 устройства, выходная шина 13 устройства.
Блок управления (фиг. 2) содержит элемент ИЛИ 14, первый 15 и второй 16 триггеры, элемент И 17. Блок формирования тестовых последовательностей (фиг. 3) содержит счетчик 18 адресов и оперативное запоминающее устройство 19.
Распределитель импульсов (фиг. 4) содержит генератор 20 опорной частоты, формирователь 21 периода, каналы 22 формирования задержек и длительностей импульсов, каждый из которых состоит из счетчика 23, узла 24 управления элемента 25 сравнения, триггеров 26 и 27, ключей 28 и 29.
Блок 1 управления предназначен для формирования сигналов управления работой блока 6 и сигнала результата контроля для управляющего устройства.
Коммутатор 2 (контактный блок) для включения объекта контроля раздельно подключен к выходам формирователя воздействий, первым входам блока компараторов и имеет двустороннюю связь с блоком 5 формирователей импульсов. Коммутатор 2 выполнен в виде релейной матрицы, предназначенной для подключения любого вывода контролируемой ИС (в зависимости от программы контроля) к любому входу блока 4 компараторов и любым выходам блоков 3 и 5. Элементы контактного блока 2 выполнены на магнитоуправляемых контактах типа КЭМ-2.
Формирователь воздействий своими входами соединен с выходами мультиплексора 9. Назначение блока 3 состоит в задании режимных питаний на контролируемую ИС в соответствии с программой контроля. Блок 3 представляет собой программируемые стабилизированные источники питания.
Блок 4 компараторов своими входами соединен с блоком 5 формирователей, фор1160373
6
5
мирователем 6, блоком 7 ЦАП и многоканальным распределителем 8 импульсов. Он состоит из N компараторов (число N определяется количеством выводов контролируемой ИС).
Блок 5 формирователей импульсов предназначен для формирования импульсов с заданными значениями напряжений низкого и высокого уровней «О» и «1» соответственно для контролируемой ИС. Блок 5 включает в себя N идентичных формирователей уровней, число которых также определяется количеством выводов объекта контроля.
•Формирователь 6 тестовых последовательностей имеет двусторонние связи с блоком 1 управления, с распределителем 8 импульсов и предназначен для выработки Ν-разрядных тестовых последовательностей (слов) для блоков 4 и 5 соответственно, а также для формирования сигнала окончания функционального контроля для блока 1 управления и сигнала разрешения работы распределителя 8 импульсов.
Блок 6 содержит счетчик 18 адресов и Ν-канальное оперативное запоминающее устройство (ОЗУ) 19, предназначенное для хранения эталонной и адресной информации для блоков 4 и 5 соответственно.
Блок 7 цифроаналоговых преобразователей своими входами соединен с блоками 4 и 5 и служит для преобразования кода, поступающего из блока 10 регистров через блок 9, в контрольные и · измерительные сигналы — напряжения определенной величины и полярности для блоков 4 и 5 соответственно.
Распределитель 8 импульсов (фиг. 4) соединен с блоками 4, 5, 9 и· предназначен для выработки управляющих, тактовых и синхронизирующих импульсов для этих блоков. Число η каналов распределителя 8 импульсов определяется необходимым количеством управляющих, тактовых и синхронизирующих импульсов.
Мультиплексор 9 своими выходами соединен с блоком 3, блоком 7 ЦАП и многоканальным распределителем 8 импульсов, а входами — с блоком 10 регистров и формирователем 11 адреса. Блок 9 служит для передачи информации из блока 10 регистров в блоки 3, 7, 8 в зависимости от сигналов, поступающих с выходов формирователя 11 адреса. Блок 9 выполнен на 16-канальных селекторах-мультиплексорах со стробированием. Число т мультиплексоров определяется удвоенным числом η каналов распределителя 8 импульсов, количеством режимных источников питания блока 3 статических воздействий и количеством уровней «0» и «1», вырабатываемых блоком 7 ЦАП.
Блок 10 регистров служит для хранения информации о величинах задержек и длительностей импульсов, периоде их следования для распределителя 8 импульсов о значениях питающих напряжений для блока 3 и значениях опорных уровней сигналов для блока 7 ЦАП.
Блок 10 регистров содержит набор регистров памяти, количество которых определяется числом переходов (команд) на изменение условий (режима) контроля по величине питающего напряжения в блоке 3, величине уровней опорных источников в блоке 7 ЦАП и по временным параметрам в многоканальном распределителе 8 импульсов.
Формирователь 11 адреса своими входами соединен с выходом блока 4 компараторов и входной шиной 12 устройства, а выходом — с входом блока 9, формирователь 11 адреса предназначен для выработки сигналов изменения режима контроля в соответствии с новым выбранным адресом и состоит из счетчика адресов, связанного с 032 для хранения информации об изменении условий контроля (не показаны).
Устройство работает следующим образом.
Объект контроля, например микросхему типа К581РУ4, размещают в коммутаторе 2. Оператор нажимает кнопку «Пуск» (на фиг. 1 не показан), связанную через логический элемент ИЛИ 14 с триггером 16 блока 1 управления.. По получении от кнопки «Пуск» сигнала, фиксирующего наличие контролируемой ИС в коммутаторе'2, блок 1 управления вырабатывает сигнал, который с выхода триггера 16 по выходной шине 13 поступает во внешнее устройство управления, в качестве которого может выступать память, управляющая ЭВМ, специальное программное устройство и т.п.
По получении этого сигнала из внешнего устройства управления в узлы и блоки устройства передается необходимая информация— программа контроля. Так, в ОЗУ блока 6 заносится программа функционального контроля определенной в соответствии с ее таблицей истинности, представленной в технологической карте. Эта информация содержит в себе адресную, информационную (входную) и эталонную (выходную или ожидаемую) части.
В блок 10 регистров заносится информация о величинах режимных питаний (для управления блоком 3), величинах импульсных напряжений, задаваемых блоком 7 ЦАП, о значениях временных параметров импульсов (периоде, задержке и длительности) для многоканального распределителя 8 импульсов.
В ОЗУ формирователя 11 адреса заносится информация о выборе начальных условий контроля, а также данные о последовательности изменения информации (усло1160373
8
вий контроля) подаваемой с блока 10 регистров через блок 9 в блоки 3, 7 и 8. По получении информации, формирователь 11 адреса вырабатывает сигналы управления блоком 9, по которым через последний происходит передача информации из блока 10 регистров в формирователь 3 воздействий, блок 7 ЦАП и многоканальный распределитель 8 импульсов.
В соответствии с полученной информацией блок 3 вырабатывает питающие напряжения для контролируемой БИС; блок 7 ЦАП преобразует цифровую информацию в заданнвш значения' опорных уровней для компараторов 4 и формирователей 5 соответственно.
По окончании передачи программы контроля в узлы и блоки устройства устройство управления формирует1 сигнал «Начало» измерения, по получении которого блок 1 управления дает разрешение на работу блока 6, который запускает распределитель 8 импульсов. Последний формирует импульсы с заданными временными соотношениями периода, задержки и длительности — стробирующие и управляющие импульсы для блоков 4 и 5 компараторов и формирователей соответственно и тактовые импульсы для блока 6. Блок 6 вырабатывает Ν-разрядное слово, содержащее эталонную, адресную и информационную части. Эталонная часть адресной информации поступает на входы блока 4 компараторов, а другая часть адресной и информационная части — на входы блока 5 формирования импульсов. При поступлении на вход блока 5 сигнала от блоков 6 и 8 на его выходе формируется заданный уровень «0» или «1»,- который поступает на соответствующий вывод контролируемой БИС, размещенной в контактном блоке 2.
По приходу следующих тактовых импульсов с выхода блока 8 описанным образом осуществляется запись информации в контролируемую БИС.
По окончании процесса записи информации происходит ее считывание. Считывание информации разрешается тактовыми импульсами, формируемыми блоком 8. При этом блок 6 вырабатывает сигнал разрешения работы блока 4 компараторов, в котором происходит сравнение реальной информации, поступающей с выходов контактного блока 2, с эталонной. По окончании процесса считывания всей информации, результат сравнения с выходов блока 4 компараторов через логический элемент И 17 блока 1 управления и выходную шину 13 поступает во внешнее устройство управление, где происходит обработка результатов измерения.
Процесс контроля на заданной частоте, определяемой периодом следования формирователя 21 периода распределителя 8, происходит до тех пор, пока с выхода блока 4 компараторов не поступит сигнал «Брак», свидетельствующий о неработоспособности объекта контроля при заданных условиях проведения испытаний. Этот сигнал поступает на вход формирователя 11 адреса, который формирует сигналы управления блоком 9, через который из блока 10 регистров передается информация об изменении условий контроля. Если контроль ведется в направлении определения работоспособности БИС в зависимости от питающих напряжений, то в блок 3 статических воздействий передается информация о новой величине питающих напряжений, если работоспособность БИС определяется величинами уровней входных или выходных воздействий, информация передается в блок 7 ЦАП, а если определяется быстродействие БИС, то информация об изменении условий контроля передается в блок 7. Одновременно сигнал «Брак» поступает с выхода блока 4 компараторов через блок 1 управления на блок 6, который повторяет адрес бракованной ячейки, и контроль . последней осуществляется описанным образом с учетом изменения условий (режима) контроля до возникновения нового сигнала «Брак», по которому в описанной последовательности происходит смена режимов контроля.

Claims (1)

  1. Таким образом, устройство позволяет за один испытательный тест провести оценку работоспособности БИС в широком поле допусков. При этом в устройстве обеспечивается изменение режима контроля без обращения к внешнему устройству управления без повторения кодовых комбинаций, что сокращает общее число обращений и тем самым повышает производительность устройства. Особенно, эффективно — использование предлагаемого устройства для контро ля БИС ОЗУ с мультиплексорной системой адресации. При контроле таких схем время цикла измерения пр^ обращении к разным ячейкам одной и той же строки может быть изменено (уменьшено) на время, передачи адреса строки, поскольку адрес строки остается неизменным. Так, например, при контроле БИС ОЗУ емкость 16 К время цикла измерения составляет 375 нс, причем на время передачи адреса строки отводится 150 нс, на время передачи адреса столбца — 100 нс, остальное время отводится на обработку результатов измерения. При контроле первой ячейки время цикла измерения составляет 375 нс, при контроле второй — может быть уменьшено до 225 нс, т.е. время контроля сокращается примерно на 30 нс.
SU833680313A 1983-12-30 1983-12-30 "cпocoб дeфektaции пoдшипhиkob kaчehия" SU1160260A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833680313A SU1160260A1 (ru) 1983-12-30 1983-12-30 "cпocoб дeфektaции пoдшипhиkob kaчehия"

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833680313A SU1160260A1 (ru) 1983-12-30 1983-12-30 "cпocoб дeфektaции пoдшипhиkob kaчehия"

Publications (1)

Publication Number Publication Date
SU1160260A1 true SU1160260A1 (ru) 1985-06-07

Family

ID=21095796

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833680313A SU1160260A1 (ru) 1983-12-30 1983-12-30 "cпocoб дeфektaции пoдшипhиkob kaчehия"

Country Status (1)

Country Link
SU (1) SU1160260A1 (ru)

Similar Documents

Publication Publication Date Title
US4783785A (en) Method and apparatus for diagnosis of logical circuits
US6457148B1 (en) Apparatus for testing semiconductor device
SU1160260A1 (ru) &#34;cпocoб дeфektaции пoдшипhиkob kaчehия&#34;
SU1160373A1 (ru) Устройство дл контрол цифровых объектов
RU1833871C (ru) Устройство дл приема и передачи информации
SU1129723A1 (ru) Устройство дл формировани импульсных последовательностей
SU1260962A1 (ru) Устройство дл тестового контрол временных соотношений
SU1597881A1 (ru) Устройство дл контрол дискретных сигналов
SU656193A1 (ru) Устройство дл определени параметров выбросов
SU1691841A1 (ru) Устройство дл контрол цифровых объектов
SU1753475A1 (ru) Устройство дл контрол цифровых устройств
SU888127A1 (ru) Устройство дл контрол логических узлов
RU1809398C (ru) Устройство дл функционального контрол больших интегральных схем
SU1005285A2 (ru) Устройство дл умножени частоты следовани периодических импульсов
SU1442971A1 (ru) Многоканальный измеритель временных характеристик последовательности дискретных сигналов
SU412619A1 (ru)
SU1474592A1 (ru) Устройство дл обработки сигналов многоканальных программно-временных устройств
SU1495778A1 (ru) Многоканальное устройство дл ввода аналоговой информации
SU1249587A1 (ru) Устройство формировани адресов дл контрол блоков пам ти
SU1322431A1 (ru) Генератор псевдослучайных кодов
SU1124274A1 (ru) Устройство дл ввода информации
SU1413633A1 (ru) Устройство дл цифрового контрол электронных схем
SU1256150A1 (ru) Многоканальное аналого-цифровое устройство задержки
SU1233284A1 (ru) Многоканальный цифро-аналоговый преобразователь
SU1649531A1 (ru) Устройство поиска числа