SU1332322A1 - Устройство дл контрол логических блоков - Google Patents

Устройство дл контрол логических блоков Download PDF

Info

Publication number
SU1332322A1
SU1332322A1 SU864051338A SU4051338A SU1332322A1 SU 1332322 A1 SU1332322 A1 SU 1332322A1 SU 864051338 A SU864051338 A SU 864051338A SU 4051338 A SU4051338 A SU 4051338A SU 1332322 A1 SU1332322 A1 SU 1332322A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
information
unit
control
Prior art date
Application number
SU864051338A
Other languages
English (en)
Inventor
Сергей Леонидович Крайзмер
Борис Александрович Кореляков
Вадим Аркадьевич Подвальный
Original Assignee
Организация П/Я Х-5263
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Организация П/Я Х-5263 filed Critical Организация П/Я Х-5263
Priority to SU864051338A priority Critical patent/SU1332322A1/ru
Application granted granted Critical
Publication of SU1332322A1 publication Critical patent/SU1332322A1/ru

Links

Landscapes

  • Tests Of Electronic Circuits (AREA)

Description

Изобретение относитс  к вычислительной технике, в частности к автоматизированным системам контрол , и может быть использовано при контроле логических блоков, нанример, больших интегральных схем.
Цель изобретени  - расширение функциональных возможностей за счет обеспечени  контрол  блоков регул рной логики, а также повышени  информативности контрол .
На фиг.1 изображена схема устройства; на фиг.2 - схема блока управлени ; на фиг.З - блок синхронизации.
Устройство содержит блок 1 синхронизации , блок 2 потенциального согласовани , генератор 3 тестов, блок 4 управлени , блок 5 сравнени , мультиплексор 6, усилитель 7 выходного отклика., сумматор 8 по модулю два и регистр 9 сдвига, образующие сигнатур , ный анализатор, коммутатор 10, вход
счетчика 20 в нулевое состо ние фор- 15 мирователь 22 импульсов осуществл ет вычитание 1 из счетчика 26, при этом через элемент ИЛИ 30 происходит восстановление информации в счетчике 20 адресов. Сигналы с выхода контролируемого блока 4 поступают на усилитель 7, обеспечивающий согласовани его выходных уровней с логическими уровн ми устройства, и затем на инфо мационный вход мультиплексора 6 и, в
|11 пуска устройства, вход- 12 и выход
.3 устройства. На фиГо изображен так-25 случае наличи  управл ющего сигнала
же контролируемый блок 14.на входе коммутатора 10 (формируемоБлок 4 управлени  (фиг.2) содержит триггеры 15 и 16 брака и пуска соответственно, формирователь 17 импульсов , элементы 18 задержки, элементы ИЛИ 19, счетчик, образованный собственно счетчиком 20 и дешифратором 21 нул , формирователи 22 и 23 импульсов , элемент ИЛИ 24, формирова
тель 25 импульсов, счетчик, образован-35 триггере J5 (фиг.2) и через ный счетчиком 26 и депшфратором 27 нул , элемент И 28, элемент 29 задержки , элемент ИЛИ 30.
Блок синхронизации содержит генератор 31 импульсов, элемент И 32, 40 элементы 33-38 задержки, формирователи 39-44 импульсов.
Устройство работает следующим образом.
По сигналу, поступающему на вход 45 11, в блоке 4 управлени  формирователь 17 (фиг.2) осуществл ет сброс
го элементом И 28 и элементом 29 задержки блока 4 управлени ), на вход блока 5 сравнени , на второй 3Q вход которого поступает ожидаема  ин формаци  из генератора 3. Результат сравнени  фиксируетс  блоком 4 управлени , который, в случае несовпадени  КОДОВ-, фиксирует состо ние
элемент ИЛИ 19 сбрасывает триггер 16, что приводит к прерыванию контро л  .
Адрес канала мультиплексора 6 фор мируетс  счетчиком 26 в блоке 4 упра лени . Информаци  с выхода мультипле сора 6 поступает на вход регистра 9 через сумматор 8 по модулю два. Сдви информации в .-регистре 9 осуществл ет с  импульсами., поступающими с . блока i синхронизации. После того, как из генератора 3 поступит вс  тестова  информаци , элемент И 28 (фиг.2) фор мирует сигнал совпадени  нулевого состо ни  счетчиков 20 и 26 (с помощью дешифратора 21 и 27). При этом элемент ИЛИ 19 сбрасывает триггер 6, останавливающий работу блока 1 синхронизации. Одновременно элемент 29 задержки выдает на выход блока 4 управлени  стробирующий сигнал, коммутирующий выходы регистра 9 сдвига через коммутатор 10 на вход блока 5 сравнени . Одновременно вырабатываеттриггера 15 и установку триггера 16. Одновременно происходит запись числа состо ний в каждом адресе, числа разр дов тестового слова в счетчики 20 и 26 соответственно. Выход триггера 16 запускает блок 1 синхронизации, разреша  прохождение импульсов генератора 31 (фиг.З) на элементы 33-38 задержки и формирователи импульсов , обеспечивающих необходимую временную диаграмму контрол ,.тактовые импульсы и сигналы управлени .
необходимые дл  работы контролируемого блока 14 и передаваемые на него через блок 2 согласовани  уровней напр жени . Импульсы, ггоступающие из блока 1 синхронизации на синхро- вход генератора 3 тестов, обеспечивают его своевременное переключение. При этом блок 4 управлени  вырабатывает также стробы в блок 5 сравнени  через элемент 18 задержки (фиг,2), формирователь 23 импульсов . и элемент lUiPi 24. После установки
счетчика 20 в нулевое состо ние фор- 5 мирователь 22 импульсов осуществл ет вычитание 1 из счетчика 26, при этом через элемент ИЛИ 30 происходит восстановление информации в счетчике 20 адресов. Сигналы с выхода контролируемого блока 4 поступают на усилитель 7, обеспечивающий согласование его выходных уровней с логическими уровн ми устройства, и затем на информационный вход мультиплексора 6 и, в
X
0
го элементом И 28 и элементом 29 задержки блока 4 управлени ), на вход блока 5 сравнени , на второй 3Q вход которого поступает ожидаема  информаци  из генератора 3. Результат сравнени  фиксируетс  блоком 4 управлени , который, в случае несовпадени  КОДОВ-, фиксирует состо ние
триггере J5 (фиг.2) и через
элемент ИЛИ 19 сбрасывает триггер 16, что приводит к прерыванию контрол  .
0
5
0
5
Адрес канала мультиплексора 6 формируетс  счетчиком 26 в блоке 4 управлени . Информаци  с выхода мультиплексора 6 поступает на вход регистра 9 через сумматор 8 по модулю два. Сдвиг информации в .-регистре 9 осуществл етс  импульсами., поступающими с . блока i синхронизации. После того, как из генератора 3 поступит вс  тестова  информаци , элемент И 28 (фиг.2) формирует сигнал совпадени  нулевого состо ни  счетчиков 20 и 26 (с помощью дешифратора 21 и 27). При этом элемент ИЛИ 19 сбрасывает триггер 6, останавливающий работу блока 1 синхронизации. Одновременно элемент 29 задержки выдает на выход блока 4 управлени  стробирующий сигнал, коммутирующий выходы регистра 9 сдвига через коммутатор 10 на вход блока 5 сравнени . Одновременно вырабатывает313
с  стробирующий сигнал в блок 5 сравнени  через формирователь 25 и элемент ИЛИ 24 (фиг.2). Результат сравнени  фиксируетс  триггером 15.

Claims (1)

  1. Применение предлагаемого устройства позвол ет использовать -дл  контрол  блоков сокращенные тесты с учетом внутренних логических св зей провер мого блока Б отличие от полного пе- ребора входных воздействий. Кроме того, устройство позвол ет производить совмещенный контроль с помощью сдвигового регистра и с помощью по- тактового сравнени  выходной информа ции с ожидаемой по наиболее важным выходам блока. Так, например, обычно при использовании устройств дл  контрол  посто нных запоминающих уст- . ройств (ПЗУ), заключение о браке ПЗУ можно сделать только после перебора всех его адресов, тогда как при использовании этого устройства брак ПЗ может быть вы влен на первых тактах контрол  при отсутствии на его выхо- де какого-либо из служебных сигналов (например, Ответ, Пам ть). ,1 Формула изобретени 
    Устройство дл  контрол  логических блоков, содержащее коммутатор, мультиплексор , генератор тестов, блок сравнени  и блок управлени , содержащий триггер пуска, причем выход пол  эталонного отклика генератора тестов соединен с первым информационным входом блока сравнени , о т л и - чающее.с  тем, что, с целью расширени  функциональных возможностей за счет обеспечени  контрол  блоков регул рной логики, а также повышени  информативности контрол , устройство содержит блок потенциального согласовани , усилитель выходного отклика, сигнату)ный анализатор и блок синхронизации, а блок управлени  содержит первый и второй счетчики , два элемента задержки, четыре формировател  импульсов, элемент И, три элемента ИЛИ и триггер брака, причем первый выход .блока синхронизации соединен с первым информационным входом блока потенциального согласовани , выход которого  вл етс  выходом .устройства дл  подключени  к вхо- дам -.контролируемого логического блока , вход усилител  выходного отклика  вл етс  входом устройства дл  подключени  к выходу контролируемого логического блока, выход усилител  выходного отклика соединен с информационным входом мультиплексора и первым информационным входом коммутатора, выход которого соединен с вторым информационным входом блока сравнени , выход Неровно которого соединен с единичным входом триггера брака, выход которого  вл етс  выходом признака сбо  устройства и соединен с первым входом первого элемента liJlH, выход которого соединен с нулевым вхо дом триггера пуска выход которого соединен с входом блокировки блока синхронизации, второй выход которого соединен с входом синхронизации генератора тестов, выход пол  тестов которого соединен с вторым информационным входом 6jiOKa потенциального согласовани , третий выход блока синхронизации соединен с синхровходом сигнатурного анализатора, выход которого соединен с вторым информационным входом коммутатора, синхровход которого соединен с выходом первого элемента задержки и через первый фор мирователь импульсов соединен с первым входом второго элемента ИЛИ, выход которого соединен с синхровходом блока сравнени , четвертый выход блока синхронизации соединен с входом управлени  вычитанием первого счетчика и через второй элемент задержки и второй формирователь импульсов - с вторым входом второго элемента ИЛИ, выход нулевого состо ни  первого счетчика соединен с первыми входами третьего элемента ИЛИ и элемента И и через третий формирователь импульсов соединен с входом управлени  вычитанием второго счет;- чика, выход нулевого состо ни  которого соединен с вторым входом элемента И, выход которого соединен с входом первого элемента задержки и вторым входом первого элемента ИЛИ, информационный вход сигнатурного анализатора соединен с выходом мультплексора , адресные входы которого соединены с разр дными выходами второго счетчика, вход пуска устройства соединен через четвертый формирователь импульсов с входами сброса триггера брака и установки второго счетчика , с единичным входом триггера пуска и вторым входом третьего элемента ИЛИ, выход которого соединен с вкодоь установки первого счетчика.
    51332322 .6
    информационные входы которого подклю- ни  числа разр дов тестовог-о слова
    чены к шине задани  числа состо ний в каждом разр де теста контролируемого логического блока, к шине задаконтролируемого логическо1 о блока подключены информационные входы вто рого, счетчика.
    контролируемого логическо1 о блока подключены информационные входы второго , счетчика.
    Редактор Е.Папп
    Составитель А,Сиротска 
    Техред Л. Сердюкова Корректор М.Демчик
    Заказ 3834/45 Тираж 672 Подписное ВИНИЛИ Государственного комитета СССР
    по делам изобретений и открытий 113035, Москва, Ж-35, Раушска  наб., д. 4/5
    Производственно-полиграфическое предпри тие, г. Ужгород, ул. Проектна , 4
    Фиг.
SU864051338A 1986-04-07 1986-04-07 Устройство дл контрол логических блоков SU1332322A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864051338A SU1332322A1 (ru) 1986-04-07 1986-04-07 Устройство дл контрол логических блоков

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864051338A SU1332322A1 (ru) 1986-04-07 1986-04-07 Устройство дл контрол логических блоков

Publications (1)

Publication Number Publication Date
SU1332322A1 true SU1332322A1 (ru) 1987-08-23

Family

ID=21231746

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864051338A SU1332322A1 (ru) 1986-04-07 1986-04-07 Устройство дл контрол логических блоков

Country Status (1)

Country Link
SU (1) SU1332322A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 217729, кл. G 06 F 15/46, 1964. Авторское свидетельство СССР № 1179348, кл. G 06 F 11/26, 1984. *

Similar Documents

Publication Publication Date Title
SU1332322A1 (ru) Устройство дл контрол логических блоков
SU1354195A1 (ru) Устройство дл контрол цифровых узлов
SU1589278A1 (ru) Сигнатурный анализатор
SU1226471A1 (ru) Устройство дл контрол логических блоков
SU1531100A1 (ru) Устройство дл контрол радиоэлектронных блоков
SU1180898A1 (ru) Устройство дл контрол логических блоков
SU1416964A1 (ru) Устройство дл инициативного ввода адреса
SU1302246A1 (ru) Устройство дл поиска дефектов
SU1255970A1 (ru) Дискриминатор логических сигналов
SU1259271A1 (ru) Формирователь тестов
SU1264206A1 (ru) Устройство коммутации дл систем многоканального контрол и управлени
SU1597881A1 (ru) Устройство дл контрол дискретных сигналов
SU1644168A1 (ru) Самодиагностируемое парафазное асинхронное логическое устройство
SU1624459A1 (ru) Устройство дл контрол логических блоков
SU1539761A1 (ru) Устройство дл ввода информации
SU1104589A1 (ru) Устройство дл контрол записи информации в программируемые блоки пам ти
SU1236474A2 (ru) Устройство управлени
SU1661770A1 (ru) Генератор тестов
SU1539783A1 (ru) Устройство дл контрол дискретной аппаратуры с блочной структурой
SU1242963A1 (ru) Устройство дл контрол адресных шин интерфейса
SU1471194A1 (ru) Мультиплексор с контролем
SU1125628A1 (ru) Устройство дл обнаружени сбоев синхронизируемых дискретных блоков
SU1086433A1 (ru) Устройство дл тестового контрол цифровых блоков
SU849572A1 (ru) Устройство дл индикации отказовВ РЕзЕРВиРОВАННыХ СиСТЕМАХ
SU1578714A1 (ru) Генератор тестов