SU1416964A1 - Устройство дл инициативного ввода адреса - Google Patents

Устройство дл инициативного ввода адреса Download PDF

Info

Publication number
SU1416964A1
SU1416964A1 SU864084841A SU4084841A SU1416964A1 SU 1416964 A1 SU1416964 A1 SU 1416964A1 SU 864084841 A SU864084841 A SU 864084841A SU 4084841 A SU4084841 A SU 4084841A SU 1416964 A1 SU1416964 A1 SU 1416964A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
inputs
trigger
group
Prior art date
Application number
SU864084841A
Other languages
English (en)
Inventor
Владимир Исаакович Якубович
Василий Яковлевич Балиашвили
Георгий Васильевич Федин
Original Assignee
Научно-производственное объединение "Союзцветметавтоматика"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Научно-производственное объединение "Союзцветметавтоматика" filed Critical Научно-производственное объединение "Союзцветметавтоматика"
Priority to SU864084841A priority Critical patent/SU1416964A1/ru
Application granted granted Critical
Publication of SU1416964A1 publication Critical patent/SU1416964A1/ru

Links

Landscapes

  • Control By Computers (AREA)

Abstract

Изобретение относитс  к области вычислительной техники и автоматики и может быть использовано в автоматизированных системах управлени  технологическими процессамио Целью изобретени   вл етс  повышение быстродействи  устройства за счет исключени  механическ 1Х элементов из схемы. Устройство содержит генератор импульсов 1, счетчик 2, дешифратор 3, блок регистров 4, содержащие элементы И 5 и триггеры 6, мультиплексор 7, коммутатор 8, триггер 9, первый и второй элементы И 10, 14, элемент И-НЕ 12, первый и второй формирователи 11,13. В устройстве предусмотрена возможность соединени  нескольких устройств дл  увеличени  числа инициативных входов. 3 кл. (Л С

Description

оь со
о:
PJP дын
j; л
1
Изобретение относитс  к вычислительной технике и автоматике и может быть использовано, например, в автоматизированных системах управлени  технологическими процессами.
Цель изобретени  увеличение быстродействи  устройства.
На фиг.1 изображена функциональна  схема устройства; на фиг.2 - пример включени  нескольких устройств дл  увеличени  числа входов; на фиГоЗ - диаграммы сигналов на входах и выходах устройства.
Устройство состоит из генератора 1 импульсов, счетчика 2, дешифратора 3, блоков 4 регистраторов, каждый из которьк содержит третий элемент И 5 и второй триггер 6, мультиплексора 7, коммутатора 8, первого триггера 9, первого элемента И 10, второго формировател  11, элемента И-НЕ 12, первого формирова - тел  13 и второго элемента И 14
Устройство работает следующим
образом.
После включени  устройства на вхо Начальна  установка (НУ) подаетс  импульс высокого уровн  1, который сбрасьшает первый и вторые триггеры. Генератор импульсов подает на вход счетчика пр моугольные импульсы. Счетчик при этом находитс  в режиме последовательного счета, дешифратор в режиме кольцевого счета, а мультиплексор в режиме кольцевого опроса входов. При поступлении на вход синхронизации одного из вторых триггеров перепада сигнала из О в 1 выход соответствующего триггера устанавливаетс  в 1,, Когда входной код на адресных входах мультиплексора соответствует номеру установившегос  триггера, на инйерсном выходе мультиплексора по вл етс  сигнал нулевого уровн , который останавливает генератор, а с пр мого выхода сигналом высокого уровн  устанавливаетс  первый триггер. При этом код на выходах счетчика соответствует адресу канала, по которому пришел инициативный сигнал. При наличии на входе РЗР сигнала высокого уровн  на выходе ТПР по вл етс  сигнал низкого уровн , информирующий о наличии инициативного воздействи . Прин в этот сигнал , например, ЭВМ, формирует сигнал Строб (фиг.З)о Сигнал Строб через первую схему И открывает дл 
1416964
0
5
0
5
0
5
0
5
0
5
считывани  кода полного адреса инициативного сигнала коммутатор, у ко- торого входы второй группы - старшие разр ды адреса задаютс  перемычками По заданному фронту сигнала Строб на выходе первого формировател  по вл етс  импульс ф|з которым сбрасываетс  первый триггер и через соответ- ствующую четвертую схему И, на первый вход которого подаетс  сигнал высокого уровн  от дешифратора, сбрасываетс  тот второй триггер, номер которого соответствует адресу на выходе счетчика. После этого схема переходит в исходное состо ние. Если одновременно приходит несколько инициативных сигналов, то они обслуживаютс  в пор дке следовани  их адресов .
Прн увеличении числа каналов инициативного ввода устройства объедин ютс  по соответствующим входам и выходам, за исключением сигнала РЗРвх и РЗРвых, который представл ет собой последовательную цепь, т.е сигнал РЗРвых предьщущего устройства подключен на вход РЗРвх последующего (фиго 2).
Прохождение сигнала РЗР по цепи блокируетс  при установке первого триггера сигналом с его инверсного выхода через вторую схему И 14
Устройство, сто щее в цепи первым, имеет наивысший приоритет и его вход РЗРвх подключен к шине питани  устройства . Если сигнал ТПР приходит одновременно от нескольких устройств, то адреса инициативных сигналов вывод тс  на шину адреса в пор дке следовани  их приоритетов.
Второй формирователь 11 предназначен дл  задержки заднего фронта входного сигнала разрешени  (РЗБвх) на ,при одновременной работе нескольких устройств, когда предьодущее устройство формирует сигнал разрешени  и уже установлен первьш триггер 9 данного устройства.
Увеличение быстродействи  и повышение надежности устройства достигаетс  за счет исключени  механических элементов из схемы.

Claims (1)

  1. Формула изобретени 
    Устройство дл  инициативного ввода адреса, содержащее блок ключей, пер- вый элемент И, первый триггер, дешиф3
    ратор, счетчик, генератор импульсов, выход которого соединен с тактовым входом счетчика, выходы которого соединены с информационными входами дешифратора и информационными входами; коммутатора, выход коммутатора  вл етс  адресным выходом устройства, управл ющий вход коммутатора соединен с выходом первого элемента И, третий вход которого соединен с пр мым выходом первого триггера, первый вход сброса которого  вл етс  входом начальной установки устройства, о т- личающеес  тем, что, с целью повышени  быстродействи  устройства , в него введены первый и второй формирователи, второй элемент И, элемент И-НЕ, мультиплексор, блок регистраторов, содержащий группу элементов И и группу триггеров, информационные входы которых соединены с шиной питани  устройства, а тактовые входы  вл ютс  группой входов пуска устройства, первые входы сброса триггеров группы соединены с входом начальной установки устройства , а вторые входы сброса триггеров группы соединены с выходами соответствующих элементов И группы, первые входы которых соединены с соответствующими выходами дешифратора, вторые
    1696А4
    входы элементов И группы соединены с вторым входом сброса первого триггера и выходом первого формировател , вход которого соединен с выходом
    первого элемента И, первый вход которого  вл етс  входом стробировани  устройства, а второй вход соединен с вторым входом второго элемента И,
    10 входом второго формировател  и  вл етс  входом разрешени  устройства, первый вход второго элемента И соединен с инверсным выходом первого триггера, информационный вход которо15 го соединен с шиной питани  устройства , taKTOBbM вход первого триггера соединен с пр мым выходом мультиплексора , инверсный выход которого соединен с управл ющим входом генерато20 ра импульсов, выходы триггеров группы соединены с соответствующими информационными входами мультиплексора, адресные входы которого соединены с соответствующими выходами счетчика,
    25 первый вход- элемента И-ЫЕ соединен с пр мым выходом первого триггера, второй вход элемента И-НЕ соединен с выходом второго формировател , а вьК ход элемента И-НЕ  вл етс  выходом
    30 требовани  прерывани  устройства,
    вькод второго элемента И  вл етс  выходом разрешени  устройства.
    и.
    ТПР
    СтроВ
    Адрес
    Uf3i
    P3Pff.
    РЗР8о1ж.
SU864084841A 1986-07-04 1986-07-04 Устройство дл инициативного ввода адреса SU1416964A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864084841A SU1416964A1 (ru) 1986-07-04 1986-07-04 Устройство дл инициативного ввода адреса

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864084841A SU1416964A1 (ru) 1986-07-04 1986-07-04 Устройство дл инициативного ввода адреса

Publications (1)

Publication Number Publication Date
SU1416964A1 true SU1416964A1 (ru) 1988-08-15

Family

ID=21244150

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864084841A SU1416964A1 (ru) 1986-07-04 1986-07-04 Устройство дл инициативного ввода адреса

Country Status (1)

Country Link
SU (1) SU1416964A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Соботка 3,, Стары Я. Микропро - цессорные системы, - М Энерго- иэдат, 1981, с. 154, Березенко А.И. и др. Микропроцессорные комплекты повышенного быстродействи . - MaJ Радио и св зь, 1981, Со 43, Авторское свидетельство СССР № 1182504, кл, G 06 F 3/02, 1984, *

Similar Documents

Publication Publication Date Title
SU1416964A1 (ru) Устройство дл инициативного ввода адреса
SU1087977A1 (ru) Устройство дл ввода информации
SU1177816A1 (ru) Устройство дл имитации неисправностей ЭВМ
SU1354191A1 (ru) Микропрограммное устройство управлени
SU1274126A1 (ru) Управл емый генератор импульсных последовательностей
SU1354193A1 (ru) Устройство управлени очередностью подключени источников информации к магистрали
SU1277385A1 (ru) Г-триггер
SU1282088A1 (ru) Устройство дл контрол цифровых блоков
SU1501170A1 (ru) Устройство дл управлени регенерацией информации в динамической пам ти
SU1332322A1 (ru) Устройство дл контрол логических блоков
SU1161992A1 (ru) Устройство дл контрол оперативной пам ти
SU1201828A1 (ru) Устройство дл ввода информации от двухпозиционных датчиков
SU1076950A1 (ru) Регистр сдвига
SU1397936A2 (ru) Устройство дл перебора сочетаний
SU1142828A1 (ru) Устройство дл поиска числа,ближайщего к заданному
SU830378A1 (ru) Устройство дл определени поло-жЕНи чиСлА HA чиСлОВОй ОСи
SU1458873A2 (ru) Многоканальное устройство дл приоритетного подключени абонентов к общей магистрали
SU1495794A1 (ru) Многоканальное устройство приоритета дл обслуживани запросов
SU1377846A1 (ru) Устройство дл ввода информации
SU694855A1 (ru) Устройство дл ввода информации
SU1599858A1 (ru) Устройство дл циклического опроса инициативных сигналов
SU1251127A1 (ru) Приоритетное устройство
SU1283769A1 (ru) Устройство дл контрол логических блоков
SU1564624A1 (ru) Устройство дл контрол логических блоков
SU1606975A1 (ru) Устройство дл обработки прерываний