SU1539783A1 - Устройство дл контрол дискретной аппаратуры с блочной структурой - Google Patents

Устройство дл контрол дискретной аппаратуры с блочной структурой Download PDF

Info

Publication number
SU1539783A1
SU1539783A1 SU874351546A SU4351546A SU1539783A1 SU 1539783 A1 SU1539783 A1 SU 1539783A1 SU 874351546 A SU874351546 A SU 874351546A SU 4351546 A SU4351546 A SU 4351546A SU 1539783 A1 SU1539783 A1 SU 1539783A1
Authority
SU
USSR - Soviet Union
Prior art keywords
group
inputs
outputs
control
output
Prior art date
Application number
SU874351546A
Other languages
English (en)
Inventor
Анатолий Никифорович Пархоменко
Виктор Васильевич Голубцов
Сергей Григорьевич Антонов
Виктор Сергеевич Харламов
Original Assignee
Войсковая Часть 25840
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Войсковая Часть 25840 filed Critical Войсковая Часть 25840
Priority to SU874351546A priority Critical patent/SU1539783A1/ru
Application granted granted Critical
Publication of SU1539783A1 publication Critical patent/SU1539783A1/ru

Links

Landscapes

  • Tests Of Electronic Circuits (AREA)

Abstract

Изобретение относитс  к автоматике, контрольно-измерительной и вычислительной технике и может быть использовано дл  контрол  дискретной аппаратуры, выполненной в виде отдельных блоков, устанавливаемых и подключаемых к аппаратуре при помощи внешних разъемов. Цель изобретени  - повышение достоверности контрол . Устройство содержит блок 1 микропрограммного управлени , блок 2 коммутации и контрол , генератор тестов, образованный блоком 3 ввода и накопителем 4 тестов, дискретную аппаратуру (ДА) 5, состо щую из Q блоков замены, формирователь 6 кода адреса блоков ДА, коммутатор 7, блок 8 индикации, эталонные блоки (замены) 9, переключатель 10 режимов визуального контрол . Устройство обеспечивает локализацию неисправных блоков путем повторени  существенной тестовой операции, что значительно снижает общее врем  контрол  работоспособности ДА 5. 1 з.п. ф-лы, 8 ил.

Description

рации; область хранени  кодов входных 45 6 устанавливаютс  в нулевое состо воздействий и эталонных выходных реакций , представл ющих в совокупности тестовый набор элементарного шага проводимого контрол ,
ние. На приведенных схемах цепи уста новки устройства в .исходное состо ни не показаны.
При нажатии кнопки Пуск 40
Контролируемый блок ДА 5 представ- 5о (Фиг° 4) в блоке 1 триггер 41 уста6 устанавливаютс  в нулевое состо ние . На приведенных схемах цепи установки устройства в .исходное состо ние не показаны.
При нажатии кнопки Пуск 40
л ет собой дискретную аппаратуру с блочной структурой, под которой понимаетс  устройство, состо щее из блоков 5.1-5.Q, соедин ющихс  между собой посредством внешних разъемов и имеющих возможность отключени  с целью замены на эталонный блок замены. Формирователь 6 осуществл ет регистрацию последовательности замены
5
навливаетс  в единичное состо ние (фиг. 7, Б) и на выходе открытого ,элемента И 42 (признака записи) по вл етс  высокий управл ющий потенциал, который поступает в блок 3 ввода как сигнал запуска и в накопитель 4 тестов как управл ющий сигнал режима на- коплени  поступающей тестовой информации . В блоке 1 этот высокий потен- ,
циал открывает элемент И 45 и запускает генератор 48 тактовых импульсов. А так как элемент И 47 открыт по своему первому входу, то синхроимпульс с с выхода генератора 48 через элемент ИЛИ 50 поступает в накопитель 4 тестов и в блок 3 ввода тестовой информации (фиг, 7, Д).
ч Блок 3 ввода запускаетс  сигналом, поступающим от элемента И 42 с выхода блока 1, и вводит тестовую информацию в накопитель 4 тестов в строгом соответствии с синхронизирующими импульсами от элемента 50.
Накопитель 4 тестов при поступлении от элемента И 42 разрешающего потенциала признака записи и синхронизирующих импульсов от элемента 50 работает следующим образом.
Потенциал признака записи открывает (фиг. 2) счетчик 12 адреса и устанавливает в режим записи элементы 14 пам ти накопител  4 тестов. Первый синхронизирующий импульс по- ступает на вход линии 1I задержки и на вход синхронизации дешифратора 13 адреса элементов 14 пам ти. При i этом в нулевую  чейку пам ти (содержимое счетчика 12 еще равно нулю) элементов 14 пам ти записываетс  первое тестовое слово, содержащее: коэффициент дискретности кодов в.реме- ни в области кодов времени; 00 - признак принадлежности содержимого области тестового набора к информации о входах и выходах ДА 5 в области признака тестового набора и информацию о входах и выходах в области тестового набора, нулевое значе- ние которой в соответствующем разр де означает, что данный контакт  вл етс  выходным, а единичное значение - данный контакт  вл етс  входным в ДА 5. Кроме того, первый синх- роимпульс, пройд  через линию 11 задержки , рассчитанную по времени на цикл записи/чтени  элементов 14 пам ти , устанавливает счетчик 12 адреса в состо ние, равное 000...01.
Второй синхроимпульс запишет в первую  чейку пам ти элементов 14 второе тестовое слово, содержащее признак начала первой тестовой операции в области кодов времени, признак 01 в области признаков тестового набора и информацию о последовательности проведени  замены 5.1-х блоков на эталонные блоки 9.J при по влении
Q
5
П
5 0 Q 5
г
неисправности на данной тестовой операции , где О означает, что эталонный блок не подключаетс , так как он не провер етс  на данной тестовой операции , а 1 - данный эталонный блок необходимо подключать при обнаружении неисправности в ДА 5 на выполн емой опер ации,
Третьим синхроимпульсом от блока 1 во вторую  чейку пам ти элементов 14 будет записано третье тестовое слово, содержащее код времени по влени  вто- рбго рабочего тестового набора в поле кодов времени, код 10 в области признака тестового набора, означающий рабочий тестовый набор и набор входных воздействий и эталонных выходных реакций в области тестового набора. Второй тестовый набор будет записан в третью  чейку пам ти элементов 14 четвертым синхроимпульсом и будет содержать код времени по влени  третьего рабочего тестового набора в области кодов времени, код 10 в области признака тестового набора и информацию о значени х входных воздействий дл  соответствующих входов и эталонных значени х выходных реакций дл  соответствующих выходов ДА 5 в области тестового набора.
Таким образом, каждый рабочий тестовый набор в накопителе 4 тестов содержит информацию о времени по влени  ближайшего изменени  любой из выходных реакций ДА 5 или времени по влени  очередного входног-р воздействи . При этом дискретность по влени  новых наборов будет зависеть от возможного изменени  хот  бы одного сигнала на входах ДА 5 или хот  бы одной выходной реакции на его выходах . Завершающее слово тестовой операции в области признака тестового набора будет содержать код 11, что означает завершение этой тестовой операции из полной совокупности операций , выполн емых ДА 5 в процессе контрол  работоспособности. Следовательно , объем тестового контрол  будет состо ть из совокупности тесто- вых операций, выполн емых ДА 5, и этл совокупность обеспечивает необходимую полноту квнтрол . В свою очередь, кажда  тестова  операци .может состо ть из одного или нескольких рабочих тестовых наборов (элементарных шагов проверки).
Запись последовательности тестовых операций в накопитель 4 тестов будет завершена при поступлении от блока 3 ввода в блок сигнала Ко- нец ввода, по которому триггер 46 (фиг. 4) устанавливаетс  в единичное состо ние, закрьюа  тем самым элемент И 42 и открыва  элемент И 45, т.е. снима  сигнал признака записи от элемента 42 на шине и устанавлива  сигнал признака чтени  от элемента 50.
При этом устройство автоматически переходит в режим контрол  ДА 5. В этом режиме устройство считывает тестовую информацию из накопител  4 тестов при ее признаках 00, 01 и 11 по стробирующим импульсам от генератора 48 тактовых импульсов и при коде 10 по импульсам, формируемым формирователем 53.
Работа устройства в режиме контрол  ДА 5 осуществл етс  следующим образом .
При установке триггера 46 (фиг. 4) в единичное состо ние формируетс  высокий потенциал признака чтени  (от элемента 45), который поступает на накопитель 4 тестов. Это обеспечива- етс  тем, что в блоке 1 высокий логический уровень сигнала с выхода триггера 46 открывает элемент И 45, на другом входе которого (фиг. 7, Б) присутствует также высокий логический уровень сигнала с выхода триггера 41. Следовательно, высокий логический уровень сигнала с выхода элемента И 45 дополнительно открывает элементы И 49 и 61 в блоке 1 (фиг. 4).
Первый импульс считывани  тестовой информации в блоке 1 формируетс  следующим образом. Так как регистр 19 кода операции (фиг. 2) установлен в нулевое состо ние, то на выходе дешифратора 23 возбуждаетс  треть  шина (код 00), котора  в накопителе 4 тестов разрешает занесение информации в регистр 18 кодов времени и коэффициента делени  (коэффициента веса дискретности) в управл емый формирователь 21 кодов времени, а, поступа  в блок 1 управлени , через элемент ИЛИ 51 (фиг. 4) и линию 52 задержки открывает элемент И 49 дл  прохождени  тактовых импульсов С генератора 48, которые с выхода блока 1 поступают на входы линии 11 задержки , дешифратора 13 адреса и второго
формировател  17 одиночного импульса накопител  4 тестов (фиг. 2). Так как счетчик 12 адреса по окончании режима чтени  был установлен в нулевое состо ние сигналом, то производитс  считывание информации с нулево  чейки пам ти элементов 14, а затем уже через некоторое врем  задержки, определ емое линией задержки 11, счетчик 12 адреса устанавливаетс  в состо ние 00...01, подготавлива  тем самым возможность считывани  информации с первой  чейки пам ти элементов 14. Так как в нулевой  чейке пам ти элементов 14 находитс  информаци , содержаща  коэффициент дискретности кодов времени в области кодов времени, код 00 в области признака тестового набора и информ.а- цию о входах и выходах в области тестового набора, то коэффициент дискретности кодов времени записываетс  в управл емый формирователь 21 кодов времени через регистр 18 кодов времени, код 00 - в регистр 19 операции , а содержимое области тестовог набора (коды, определ ющие входы и выходы ДА 5) - в блок 2 контрол  (фиг. 5) на регистр 66.1-66.N, так как на третьем выходе дешифратора 23 будет потенциал, разрешающий запись в блок 2. Запись в регистры 18 и 19 производитс  по импульсу, вырабатываемому вторым формирователем 17 одиночного импульса, который формирует его с задержкой относительно переднего фронта синхроимпульса на врем , равное времени обращени  к элементам 14 пам ти, т.е. на врем , через которое считанна  из этих элементов информаци  примет свое детерминированное состо ние. В дальнейшем коэффициент дискретности кодов времени определ ет интервалы следовани  кодов времени (например, от единиц до дес тков наносекунд),. вырабатываемых управл емым, формирователем 21 (фиг. 2), а коды входов и выходов в блоке 2 (фиг. 5) замкнут контакты элементов 68.1-68.N в тех разр дах, которые будут хранить 1, т.е. подключат входные контакты ДА 5 к регистрам тестовой информации 65.1- 65.N. Первый импульс чтени , пройд  через линию 11 задержки, установит
счетчик 12 адреса в состо ние 000...
101, подготовив тем самым услови  дл  считывани  информации с первой  чей
элементов
ки пам ти элементов 14 (фиг. 2) .
Второй импульс чтени  вырабатываетс  блоком 1 аналогично первому импульсу чтени  (фиг. 7,Д). Поступа  на синхровход дешифратора 13 адреса, этот импульс производит считывание содержимого первой  чейки пам ти эле 14 в регистры 18 и 19 и в формирователь 6 (фиг. 3) управлени  коммутатором. Код 01 в регистре 19 (фиг. 2) приводит к по влению на четвертом выходе дешифратора 23 высокого логического уровн , который, поступа  на вход первого формировател  16, способствует выработке последним импульса разрешени  записи содержимого счетчика 12 в регистр 15 начального адреса первой тестовой операции, т.е. в данном случае адреса первой  чейки пам ти элементов 14 Кроме того, высокий логический уровень с четвертого выхода дешифратора 23 (при коде 01) поступает на входы формировател  6, что разрешает запись содержимого области тестового набора первой  чейки пам ти элементов 14 в триггеры 25.1-25.N и 33.1- 33.N формировател  6 (фиг. 3). Следовательно , в триггерах 25 и 33 будет зафиксирована рекомендуема  последовательность дл  подключени , и отключени  эталонных блоков 9 замены при по влении неисправности в ДА 5 на данной тестовой операции.
Третий импульс чтени , вырабатыва сь в блоке 1 таким же,образом, что первый и второй импульсы, осуществл ет считывание информации с второй  чейки пам ти элементов 14 накопител  4 тестов в регистры 18 и 19 (фиг. 2). Так как признаком тестовой операции, записанным во второй  чейке пам ти, будет код 10, то .содержимое этой  чейки пам ти запишетс  следующим образом: содержимое области кодов времени - в регистр 18 кодов времени и.одновременно с этим высокий потенциал с первого выхода дешифратора 23 (дешифраци  кода 10) запустит управл емый формирователь 21 кодов времени; содержимое области тестовой информации поступит в ре- гистр 65 теста блока 2, так как высокий потенциал с первого выхода дешифратора 23 накопител  4 поступит через элемент ИЛИ 59 (фиг. 4).на
539783 12
второй вход элемента И 54 блока 1, что разрешит прохождение импульса записи в регистр 65 от элемента 54 (фиг. 5). Содержимое этой области  вл етс  рабочим тестовым набором и входные воздействи  поступают через соответствующие элементы 68 на входные контакты ДА 5, а эталонные выfO ходные реакции - на первые входы элементов 67 поразр дного сравнени , на вторые входы которых поступают выходные реакции с выходов ДА 5. Заметим , что в регистре 18 кодов вре15 мени будет хранитьс  цифровое значение величины, регламентирующей момент считывани  (по влени ) следующего тестового набора, вход щего в совокупность тестовой операции.
20 При совпадении текущего кода времени л на выходе управл емого формировател  21 i (фиг. 2) с содержимым регистра 18 схемой 22 сравнени  вырабатываетс  импульсный сигнал, который, поступа 
25 от схемы 22 в блок 1, проходит через элемент И 55 (на втором его входе разрешающий потенциал от дешифратора 23 - код тестового набора равен ИЛИ 57 на вход формировател  53 оди-
30 ночного импульса (фиг. 4). Импульс с выхода формировател  53 через элемент ИЛИ 50 поступает на выход блока 1 как четвертый импульс чтени . Заметим , что при коде операции 10 эле35 мент И 49 закрыт дл  прохождени  импульсов с выхода генератора 48 на выход блока 1. В накопителе 4 тестов (фиг. 2) этот импульс считает информацию с третьей  чейки пам ти элемен40 тов 14, а, проход  через элемент И 54, в блок 2,.где разрешает запись очередного тестового слова в регистр 65 (фиг. 5).
Итак, содержимое третьей  чейки
45 элементов 14 накопител  4 тестов,
считыва сь четвертым импульсом считывани ,, записываетс  в следующие блоки: содержимое области кодов времени - в регистр 18; содержимое облас50 ти признака тестового набора - в регистр 19 (фиг. 2); содержимое области тестового набора - в регистр 65.1- 65.N теста блока 2 контрол  (фиг.5).
55 Блок 2, принима  тестовую информацию на регистр 65 теста,- распредел ют ее следующим образом. Тестрва  информаци , соответствующа  входным воздействи м, поступает с соответст13
вующих разр дов регистра 65 теста через одноименные им замкнутые элементы 68. 1-68. N - входные контакты дискретной аппаратуры 5, а эталонные выходные реакции с регистра 65 теста поступают на соответствующие элементы 67.1-67.N поразр дного сравнени  (фиг. 5). При совпадении выходных реакций ДА 5 с их эталонными значени ми на регистре 65 теста работа устройства не останавливаетс  и контроль ДА 5 продолжаетс  на следующем тестовом наборе (элементарном шаге проверки), который по витс  на регистре 65 теста в строгом соответствии с временной циклограм- мой функционировани  ДА 5, т.е. при совпадении текущего кода времени в формирователе 21 с содержимым регистра 18 кода времени. При успешном выполнении контрол , на первом и последующих тестовых наборах, вход щих в состав совокупности данной тестовой операции, наступит момент времени, когда i+1-м импульсом будет считана информаци  с i-й  чейки пам ти об i-м тестовом наборе. Содержимое области признака тестового-набора в этой  чейке означает окончание первой тестовой операции. Код 11 дешифрируетс  дешифратором 23 и на его соответствующем выходе по вл етс  высокий логический уровень, который,
10
15
торами, счетчиками и т.п.) может быть операци  установки ДА 5 в исход ное состо ние. Последующими тестовым операци ми могут быть инструкции, состо щие из определенного количества тестовых наборов, регламентирующи выполнение дискретной аппаратурой 5 определенных логических, либо ариф метических функций, например сложить , записать, выдать на печать, переслать и т.п. Полный набор тестовых операций должен покрывать совокупность всего набора функций, выпол н емых дискретной аппаратурой 5, обеспечива  тем самым необходимую полноту контрол  его работоспособности .
При исправной дискретной аппаратуре этот набор тестовых операций- будет завершен без единого несовпадени  выходных реакций ДА 5 с их эталонными значени ми.
При наличии неисправности в ДА 5 она про витс  на одной из тестовых операций в виде несовпадени  выходной (ых) реакции (ий) с ее (их) эталонным (ми) значением ( ми).
Определение неисправного (ых) бло ка (ов) дискретной аппаратуры 5 устройство проводит на существенной тестовой операции. Под существенной тестовой операцией в данном случае понимаетс  тестова  операци , на ко20
25
30
поступа  на управл ющий вход дешифра- ,5 торой про вл ютс  признаки неисправ40
тора 20, разрешает анализ признака окончани  тестовой проверки. Если в области меток времени i-й  чейки пам ти не записан признак окончани  контрол , то на выходе дешифратора 20 (фиг, 2) сигнал окончани  проверки не вырабатываетс  и продолжаетс  контроль на следующей тестовой операции . Одновременно с этим высокий потенциал с второго выхода дешифра- д5 тора 23 поступает в блок 1 (фиг. 4). В блоке 1 этот потенциал, пройд  через элементы ИЛИ 51 и 59, откроет элементы И 49 и 54 соответственно дл  прохождени  импульса генератора 48 CQ по цепи: выход генератора 48 - элемент И 49 - элемент ИЛИ 50 - элемент И 54 (фиг. 7, Д и Т).
Таким образом осуществл етс  переход на считывание следующей тестовой операции. Заметим, что первой тестовой операцией дл  дискретной аппаратуры 5 с внутренними элементами пам ти (триггерами, регистрами, сумма55
ности в виде несовпадений выходных реакций на одном или нескольких выходных контактах с их эталонными значени ми.
В случае несовпадени  выходной реакции ДА 5 с ее эталонными значени ми (фиг. 5) на выходах соответствующих элементов 67 сравнени  по вл етс  высокий логический уровень, который, пройд  через элемент ИЛИ 69 поступает на вход блока 1. Это несовпадение может произойти как при завершении.какой-либо тестовой операций , так и во врем  ее выполнени  (на каком-нибудь из ее элементарных шагов проверки).
Блок 1 (фиг. 4), принима  сигнал несовпадени  от блока 2, вырабатывает формирователем 60 одиночный импульс , который через открытый элемент И 61 устанавливает триггер 62 в единичное состо ние и, следовательно, способствует по влению на его пр мом выходе высокого логического потенци
10
15
53978314
торами, счетчиками и т.п.) может быть операци  установки ДА 5 в исход - ное состо ние. Последующими тестовыми операци ми могут быть инструкции, состо щие из определенного количества тестовых наборов, регламентирующие выполнение дискретной аппаратурой 5 определенных логических, либо арифметических функций, например сложить , записать, выдать на печать, переслать и т.п. Полный набор тестовых операций должен покрывать совокупность всего набора функций, выполн емых дискретной аппаратурой 5, обеспечива  тем самым необходимую полноту контрол  его работоспособности .
При исправной дискретной аппаратуре этот набор тестовых операций- будет завершен без единого несовпадени  выходных реакций ДА 5 с их эталонными значени ми.
При наличии неисправности в ДА 5 она про витс  на одной из тестовых операций в виде несовпадени  выходной (ых) реакции (ий) с ее (их) эталонным (ми) значением ( ми).
Определение неисправного (ых) блока (ов) дискретной аппаратуры 5 устройство проводит на существенной тестовой операции. Под существенной тестовой операцией в данном случае понимаетс  тестова  операци , на ко20
25
30
0
5 Q
5
ности в виде несовпадений выходных реакций на одном или нескольких выходных контактах с их эталонными значени ми.
В случае несовпадени  выходной реакции ДА 5 с ее эталонными значени ми (фиг. 5) на выходах соответствующих элементов 67 сравнени  по вл етс  высокий логический уровень, который, пройд  через элемент ИЛИ 69, поступает на вход блока 1. Это несовпадение может произойти как при завершении.какой-либо тестовой операций , так и во врем  ее выполнени  (на каком-нибудь из ее элементарных шагов проверки).
Блок 1 (фиг. 4), принима  сигнал несовпадени  от блока 2, вырабатывает формирователем 60 одиночный импульс , который через открытый элемент И 61 устанавливает триггер 62 в единичное состо ние и, следовательно, способствует по влению на его пр мом выходе высокого логического потенциала
151
, сигнализирующего о необходимости начать процесс замены записанной в триггерах 25 и 33 формировател  6 последовательности блоков 5.1 (,Q) на эталонные блоки 9.j (j 1,Q) замены. Кроме того, с выхода элемента И 61 импульс поступает на элемент ИЛИ 58 и на выход элемента И ,61 блока 1. В результате этого в счетчике 12 (фиг. 2) под воздействием сигнала от элемента ИЛИ 58 устанавливаетс  код начального адреса тестовой операции из регистра 15, т.е. производитс  возврат к началу выполнени  этой существенной тестовой операции, а сигнал о необходимости проведени  замены по шине (фиг.8, Р) поступает в узел 6 управлени  коммутатором , где проходит через линию 29 задержки (фиг. 3), элементы И 34.1- 34.N, ИЛИ 37.1-37.N и проводит тем самым подключение всего рекомендуемого набора эталонных блоков 9, работоспособность которых провер лась в ДА 5 при выполнении именно этой тестовой операции. Информаци  о последовательности подключени  и отключени  эталонных блоков 9 хранитс  в триггерах 25.1-25.N и 33.1-33.N узла 6 управлени  коммутатором.
В формирователе потенциал с шины триггера 62, кроме выработки разрешающего потенциала подключени  рекомендуемого набора эталонных блоков в разр дах, где были установлены в 1м триггеры 25.1-25.N и 33.1-33.N, поступает на входы элементов И 27 и 30, открыва  их дл  последующего прохождени  импульсных сигналов Неисправность ДА с элемента И 61 и Исправность ДА с элемента И 63. Далее начинаетс  повторение контрол  дискретной аппаратуры с подключенным набором эталонных блоков 9 с изна- чального тестового набора существенной тестовой операции, так как счетчик 12 адреса (фиг. 2) накопител  4 тестов прин л значение, равное содержимому регистра 15 начального адреса операции, а импульс считывани  информации по этому адресу на выходе элемента ИЛИ 50 по витс  с выхода формировател  53 одиночного импульса (фиг. 4), который задерживаетс  по времени от импульса на выходе формировател  60 на врем  установки счетчика 12 адреса начального тестового набора тестовой операции, т.е. с ко
39783 . 16
дов 00. В блоке 1 это обеспечиваетс  задержкой по влени  управл ющего сигнала на входе формировател  53 временем срабатывани  линии 56 за- держки, элемента ИЛИ 57 и самого формировател  53 с элементом ИЛИ 50. За это врем  задержки обеспечиваетс  подключение к ДА 5 заданного набора
эталонных блоков 9 вместо его штатных блоков 5. Подключение осуществл етс  коммутатором 7 по управл ющим сигналам формировател  6, так как высокий потенциал на шине триггера 62
открывает элементы И 34.1-34.N
(фиг. 3). Поэтому на выходах формировател  6 через элементы И 34 и ИЛИ 37 по вл ютс  высокие потенциалы в тех разр дах, в которых были установлены в единичное состо ние триггеры 25 и 33. Так как импульс на выходе элемента И 61 по вл етс  раньше, чем на триггере 62 (фиг. 8, П и Р) на врем  срабатывани  триггера 62
(фиг. 4) и линии 29 задержки (фиг.З), то в формирователе 6 он не пройдет через элементы И 27 и 30. Следовательно , в начале локализации неисправных блоков 5.1 произойдет подключение к ДА 5 всего рекомендованного набора эталонных блоков 9.J.
Коммутатор 7 (фиг. 6) осуществл ет подключение эталонных блоков 9.1- 9.Q следующим образом. При нулевом уровне управл ющего сигнала на соответствующем входе коммутатора 7 к ДА 5 через элементы НЕ 72, И 70 и 71 подключены ее функциональные блоки 5.1-5.Q,- т.е. ДА 5 функционирует
на штатных блоках, вход щих в его состав. При единичном потенциале на соответствующих входах коммутатора 7 к ДА 5 через элементы И 74 и 73 подключаютс  соответствующие эталонные блоки 9.J замены и отключаютс  соответствующие им блоки 5.1. Элементы И 70-74 выполнены с открытым коллекторным выходом, что при закрытом состо нии обеспечивает исключение вли ни  сигналов с их выходов на последующие элементы схемы устройства и ДА 5 (эффект физического обрыва цепи).
Определение (локализаци ) неисправных блоков в ДА 5 производитс  последовательным отключением эталонных блоков 9 замены из рекомендованной последовательности, котора  была
зарегистрирована в триггерах 25 и 33 формировател  6.
Итак, первый цикл локалиеации неисправных блоков 5.1-5.Q в ДА 5 начинаетс  с начального адреса существенной тестовой операции при подключенной рекомендованной последовательности эталонных блоков 9.1-9.Q замены. Этот цикл необходим дл  вы влени  возможных контактных замыканий или обрывов в монтажных соединени х между блоками 5.1-5.Q в ДА 5. Наличие контактных замыканий или обрыва в монтажных соединени х фиксируетс  уст- ройством путем совпадени  содержимого триггеров 25 и 36, т.е. отключение любого из рекомендованной последовательности эталонного блока 9.J приводит к несовпадению выходных реакций ДА 5 с их эталонными значени ми.
При успешном завершении первого цикла локализации (существенна  опегт раци  выполнена без несовпадений) формирователь 6 производит отключе- ние первого по номеру из рекомендованной последовательности эталонного блока 9 замены. Это производитс  следующим образом. Проверка ДА 5 на
тестовых наборах с признаками 01
и 10 вплоть до признака 11 производитс  в той же последовательности, что и при контроле ДА 5 до обнаружени  в ней признака неисправности. При успешном выполнении 1-го тестово го набора с признаком 11 высокий п ртенциал с выхода дешифратора 23 накопител  4 тестов поступает в блок 1. В результате этого в блоке 1 вырабатываютс  импульс Исправность ДА (фиг. 8, С) с выхода формировател  64 через открытый элемент И 63, импульс Установить счетчик адреса 12 в А0 с выхода элемейта И 63 через элемент ИЛИ 58, синхроимпульс считьюани  по следующим подготовленным цеп м: дешифратор 23 - элемент ИЛИ 51 - элемент 52 задержки - вход элемента И 49 и дешифратор 23 - элемент ИЛИ 5 - вход элемента И 54. Следовательно, с выхода генератора 48 импульсов он проходит через элементы И 49 и ИЛИ 50. Кроме того, в блоке 1 вырабатываетс  импульс разрешени  записи тестового набора с вы- хода элемента ИЛИ 50 через элемент И 54.
Импульс Исправность ДА, поступа с элемента К 63 в формирователь,
5 0
5
0
5 0 5 0 5
проходит через элементы ИЛИ 26, И 27 (фиг. 3), линию 28 задержки и элемент ИЛИ 32.1 на вход сброса триггера 33.1 (если в рекомендованной последовательности замены блоков 5 на эталонные блоки 9 первым по пор дку номеров был блок 9.1), или с выхода линии 28 задержки через элементы И 31.1, ИЛИ 32.2 на R-вход триггера 33.2 и т.д. до триггера 33.j, который будет определен в рекомендованной последовательности как первый по пор дку номеров. В результате этого . соответствующий триггер 33 будет установлен в нулевое состо ние, отключа  при этом первый из рекомендованной последовательности эталонный блок 9.J замены. Отключение производитс  закрытием соответствующего элемента И 34 с пр мого выхода одноименного ему триггера 33. Высокий потенциал с инверсного выхода этого триггера 33 открывает последующие элементы И 31.j, 31.j+l,...,31.Q, a также элемент И 35.j.
Импульс Установить счетчик адреса 12 в А0, поступа  в накопитель
4тестов, производит установку счетчика 12 адреса (фиг. 2) в состо ние , равное содержимому регистра 15, т.е. осуществл ет повторный возврат на начало этой же существенной11 тестовой операции.
Синхроимпульс считывани  по вл етс  с задержкой, обеспечива  считывание в регистр 65 теста блока 2 контрол  информации с А0, т.е. начина  оп ть контроль ДА 5 на существенной тестовой операции при отключенном первом по пор дку номеров из рекомендованной последовательности замены эталонными блоками 9.J замены . В дальнейшем локализаци  неисправных блоков 5.1 осуществл етс  таким же образом, что и при первом цикле локализации. При завершении локализации неисправных блоков в ДА
5возможны два результата: тестова  операци  завершилась без про влени  неисправности в виде и неисправность ДА 5 про вл етс  при отключении какого-либо из рекомендуемых эталонных блоков 9 замены.
При первом результате производитс  автоматическое отключение второго по пор дку номеров блока 9.J аналогичным образом, что и отключение первого эталонного блока, а при втором
19
результате - импульсом с выхода элемента И 61 (фиг. 8, П) через открытый элемент И 35, В единичное состо ние будет установлен соответствующий триггер 36.j, что приведет к обратному подключению одноименного эталонного блока 9,j к ДА 5 и к регистрации в триггере 36.j неисправности соответствующего ему функционального JQ блока 5.1 из состава ДА 5.
В дальнейшем локализаци  неисправных блоков 5.1-5.Q производитс  аналогично . При этом путем последовательного исключени  из рекомендованной последовательности эталонных блоков 9.J замены определ етс  набор неисправных функциональных блоков из 5.1-5.Q, информаци  о которых запоминаетс  в соответствующих триггерах 36,1-36.N формировател  6 и отображаетс  блоком 8 индикации. Окончание процесса локализации неисправных блоков сопровождаетс  по влением высокого поте циала на выходе элемента 25 И 31.j (фиг. 3), который в блоке 1 (фиг. 4) через элемент ИЛИ 43 и линию 44 задержки устанавливает в нуле- во.е состо ние триггер 41 (фиг. 8,Б).
щей временные параметры их по влени  позвол ет проводить контроль в темпе реального функционировани  ДА 5, а также исключает возможность подачи запрещенных тестовых воздействий, чт повышает достоверность результата проводимого контрол .
15
20

Claims (2)

1. Устройство дл  контрол  дискре ной аппаратуры с блочной структурой, содержащее блок микропрограммного управлени , генератор тестов, эталон ные блоки и коммутатор, причем первый выход пол  управлени  блока микропрограммного управлени  соединен с входом разрешени  генератора тестов , выход признака окончани  работы которого соединен с входом блокировки блока микропрограммного управлени , перва  и втора  группы входов - выходов коммутатора  вл ютс  группами входов-выходов устройства дл  под ключени  к группе входов-выходов контролируемой дискретной аппаратуры и эталонных блоков соответственно второй выход пол  управлени  блока
Переводом переключател  10 режимов 30 микропрограммного управлени  соедивизуального контрол  из положени  Неисправные.блоки в положение Рекомендуема  последовательность визуально устанавливаетс  причина отказа в ДА 5. Если содержимое триггеров 25.1-25.N равно содержимому триггеров 36.1-36.N, то неисправность находитс  в монтажных соединени х между блоками 5.1-5.Q ДА 5, а если содержимое регистра 25 превышает содержимое триггера 36, то необходимо провести замену блоков 5 на заведомо исправные идентичные блоки.
Неисправные блоки ДА 5 замен ютс  на исправные и контроль повтор етс  нажатием кнопки Пуск 40 блока 1. При повторном контроле не исключена возможность вы влени  других неисправных блоков. Они локализуютс  таким же образом, что и на первой существенной тестовой операции.
Таким образом, устройство обеспечивает локализацию неисправных блоков путем повторени  существенной тестовой операции что.значительно снижает общее врем  контрол  работоспособности ДА 5.
Кроме того, использование накопител  тестов с информацией, содержа
83 . 20
щей временные параметры их по влени , позвол ет проводить контроль в темпе реального функционировани  ДА 5, а также исключает возможность подачи запрещенных тестовых воздействий, что повышает достоверность результата проводимого контрол .
Формула изобретени 
1. Устройство дл  контрол  дискретной аппаратуры с блочной структурой, содержащее блок микропрограммного управлени , генератор тестов, эталонные блоки и коммутатор, причем первый выход пол  управлени  блока микропрограммного управлени  соединен с входом разрешени  генератора тестов , выход признака окончани  работы которого соединен с входом блокиров ки блока микропрограммного управлени , перва  и втора  группы входов - выходов коммутатора  вл ютс  группами входов-выходов устройства дл  подключени  к группе входов-выходов контролируемой дискретной аппаратуры и эталонных блоков соответственно, второй выход пол  управлени  блока
5
0
5
0
5
нен с входом синхронизации генератора тестов, отличающеес  тем, что, с целью повышени  достоверности контрол , устройство дополнительно содержит формирователь кода адреса блоков дискретной аппаратуры и блок коммутации и контрол , причем группа выходов генератора тестов пол  коммутаций соединена с группой информационных входов блока коммутации и контрол  и с группой информационных входов формировател  кода адреса блоков дискретной аппаратуры, перва  группа выходов которого соединена с группой управл ющих входов коммутатора, втора  группа выходов формировател  кодов адреса соединена с первой группой адресных входов генератора тестов, выход Равно блока коммутации и контрол  соединен с первым входом логического услови  блока микропрограммного управлени , второй вход логического услови  которого соединен с выходом формировател  кода адреса блоков дискретной аппаратуры, группа входов логического услови  блока микропрограммного управлени  соединена с группой выходов пол  условий генератора тес-
тов, выходы признаков смены номера блока и операций контрол  которого соединены с третьим и четвертым входами логического услови  блока микропрограммного управлени , а также с входом разрешени  формировател  кода адреса блоков дискретной аппаратуры и входом разрешени  блока коммутации и контрол  соответственно, выход пол  переходов блока микропрограммного управлени  соединен с входами кода модификации адреса формировател  кода адреса блоков дискретной аппаратуры, группа выходов пол  ад- реса блока микропрограммного управлени  соединена с второй группой адресных входов генератора тестов, третий выход пол  управлени  блока микропрограммного управлени  соединен с входом синхронизации блока коммутации и контрол , группа входов-выходов которого  вл етс  группой входов-выходов устройства дл  подключени  к контролируемому дискретному объекту.
2. Устройство по п. 1, отличающеес  тем, что блок контрол  и коммутации содержит регистр информации, регистр коммутации входов
и выходов, группу элементов поразр д-г ного сравнени , группу коммутирующих элементов и элемент ИЛИ, причем группа информационных входов блока соединена с группой информационных входов регистра информации и регистра коммутации входов и выходов, выход Равно блока соединен с выходом элемента ИЛИ, выход разрешени  блока соединен с управл ющим входом регистра коммутации входов и выходов, вход синхронизации блока - с входом синхронизации регистра информации, группа вхо- дов -выходов блока - с первой группой входов элементов поразр дного сравнени  группы и выходами коммутирующих элементов группы, выходы элементов поразр дного сравнени  группы соединены с входами элемента ИЛИ, втора  группа входов элементов поразр дного сравнени  группы соединена с первой группой выходов регистра информации , втора  группа выходов которого соединена с группой информационных входов коммутирующих элементов группы, группа управл ющих входов коммутирующих элементов соединена с группой выходов регистра коммутации входов и выходов.
от 1ччЗ
«3 5
i
к
Ǥ
Ve
J
СЧ
V;
t
I
Ǥ -,
I
I
e
00
Л
mlu
ФвгЛ От накопител  4 тестов
1539783
(fffa.lW) ъ 311
МАЯ
Фиг. 5
Фиг. 6
Фиг.8
SU874351546A 1987-11-06 1987-11-06 Устройство дл контрол дискретной аппаратуры с блочной структурой SU1539783A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874351546A SU1539783A1 (ru) 1987-11-06 1987-11-06 Устройство дл контрол дискретной аппаратуры с блочной структурой

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874351546A SU1539783A1 (ru) 1987-11-06 1987-11-06 Устройство дл контрол дискретной аппаратуры с блочной структурой

Publications (1)

Publication Number Publication Date
SU1539783A1 true SU1539783A1 (ru) 1990-01-30

Family

ID=21345499

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874351546A SU1539783A1 (ru) 1987-11-06 1987-11-06 Устройство дл контрол дискретной аппаратуры с блочной структурой

Country Status (1)

Country Link
SU (1) SU1539783A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Патент US № 3614608, кл. 324-738, 1970. Авторское свидетельство СССР 9 1168952, кл. G 06 F 11/26, 1985. *

Similar Documents

Publication Publication Date Title
SU1539783A1 (ru) Устройство дл контрол дискретной аппаратуры с блочной структурой
SU1667280A1 (ru) Устройство дл контрол и резервировани информационно-измерительных систем
SU1280627A1 (ru) Микропрограммное устройство управлени с контролем
SU1531100A1 (ru) Устройство дл контрол радиоэлектронных блоков
SU1104589A1 (ru) Устройство дл контрол записи информации в программируемые блоки пам ти
SU1372323A1 (ru) Устройство дл группового контрол логических блоков
SU1269139A1 (ru) Устройство дл контрол цифровых узлов
SU1242963A1 (ru) Устройство дл контрол адресных шин интерфейса
SU1605208A1 (ru) Устройство дл формировани контрольных тестов
SU1332322A1 (ru) Устройство дл контрол логических блоков
SU1315982A1 (ru) Устройство тестового контрол цифровых блоков
SU1515175A2 (ru) Устройство дл диагностики неисправностей технических объектов
SU1661770A1 (ru) Генератор тестов
SU1621026A1 (ru) Микропрограммное устройство управлени с контролем
RU1837292C (ru) Устройство дл восстановлени информации о состо нии системы
SU1054930A1 (ru) Резервированный генератор импульсов
SU922752A1 (ru) Устройство дл тестовой проверки узлов контрол каналов ввода-вывода
SU1513526A1 (ru) Резервированное запоминающее устройство
SU1339503A1 (ru) Устройство дл диагностики систем автоматического управлени
SU1247898A2 (ru) Устройство дл контрол цифровых блоков
SU1132291A1 (ru) Устройство дл регистрации сигналов неисправности
SU1633284A1 (ru) Устройство дл регистрации команд в резервированной системе управлени
SU1075394A1 (ru) Устройство дл контрол цифровых блоков
SU1425682A1 (ru) Устройство дл тестового контрол цифровых узлов
SU1264206A1 (ru) Устройство коммутации дл систем многоканального контрол и управлени