SU1132291A1 - Устройство дл регистрации сигналов неисправности - Google Patents

Устройство дл регистрации сигналов неисправности Download PDF

Info

Publication number
SU1132291A1
SU1132291A1 SU823526430A SU3526430A SU1132291A1 SU 1132291 A1 SU1132291 A1 SU 1132291A1 SU 823526430 A SU823526430 A SU 823526430A SU 3526430 A SU3526430 A SU 3526430A SU 1132291 A1 SU1132291 A1 SU 1132291A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
block
counter
inputs
Prior art date
Application number
SU823526430A
Other languages
English (en)
Inventor
Ольга Ивановна Грехова
Александр Иванович Грамотеев
Наталья Леонардовна Речкина
Original Assignee
Предприятие П/Я В-2969
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2969 filed Critical Предприятие П/Я В-2969
Priority to SU823526430A priority Critical patent/SU1132291A1/ru
Application granted granted Critical
Publication of SU1132291A1 publication Critical patent/SU1132291A1/ru

Links

Landscapes

  • Tests Of Electronic Circuits (AREA)

Abstract

УСТРОЙСТВО ДЛЯ РЕГИСТРАЦИИ СИГНАЛОВ НЕИСПРАВНОСТИ, содержащее блок вьщелени  последнего импульса пачки, формирователь импульсов, два триггера, два элемента И, первый элемент задержки и первый счетчик , причем тактовый вход устройства соединен через первый элемен .т задержки с 5 -входом первого триггера, выход которого соединен с первым входом первого элемента И, выход первого элемента И соединен с первым входом второго элемента И и входом блока выделени  последнего импульса пачки, выход которого соединен с R-входом первого триггера, выход формировател  импульсов соединен с вторым входом первого элемента И, отличающеес  тем, что, с целью повьпиени  информативности результатов регистрации, в него введены второй счетчик, второй элемент задержки, элемент ШШ, третий и четвертый элементы И и блок регистров, причем информационные входы устройства соединены с входами элемента ИЛИ, выход которого соединен с вторым входом второго элемента И, выход второго элемента И соединен с 5 -входом второго триггера, выход которого соединен с первым входом третьего элементу И и счетным входом первого счетчика, выход блока вьщелени  последнего импульса пачки соединен с вторь№1 входом третьего элемента И и первымвходом четвертого элемента И, выход которого соединен со счетным входом второго счетчика, выход третьего элемента И соединен с синхровходом блока регистров и через второй элемент задержки с R -входом второго триггера,, инверсный выход первого счетчика соединен с вторым входом четвертого элемента И и входом разрешени  перезаписи блока регистров информационные входы которого соединены с выходами второго счетчика, блок регистров содержит элемент И и п регистр.ов, причем информационСО ные входы блока регистров соединены о соответственно с информационными N9 входами первого регистра, информаци-. СО онные входы регистров с второго по h-u соединены соответственно с выходами предьщущего регистра, вход синхронизации перезаписи и вход разрешени  перезаписи блока регистров соединены соответственно с пер- , вым и вторым входами элемента И соответственно, выход которого соединен с входами разрешени  записи п регистров.

Description

Изобретение относитс  к автомати ке, вычислительной технике и может быть использовано дл  регистрации сигналов неисправности от логических блоков, работающих последовательно во времени.
Известно устройство дл  фиксации сигналов ошибки логического блока, содержащее элементы И, НЕ, запрета, счетчик тактовых импульсов ij .
Однако это устройство, хот  и позвол ет определить номер такта в момент возникновени  ошибки, характеризуетс  малой достоверностью проверки блоков, поскольку оно нечувствительно к сигналам ошибки, не совпадающим по времени с синхронизирующим импульсом.
Наиболее близким к предлагаемому по технической сущности  вл етс  устройство дл  регистрации сигналов неисправности, содержащее первый элемент И, первьш триггер, элемент запрета и счетчик, причем первый вход первого элемента И  вл етс  информационным входом устройства, выход первого элемента И соединен с -ВХОДОМ установки в ноль первого триггера, инверсный вьшод которого подключен к первому ВХОДУ элемента запрета, выход которого соединен с входом счетчика, блок вьщелени  последнего импульса пачки, формиро ватель импульсов, второй элемент И, второй триггер и элемент задержки,вход которого  вл етс  синхронизирующим входом устройства, выход элемента задержки подключен к входу установки в единицу второго триггера, пр мой выход которого соединен с первым входом второго элемента И, второй вход которого соединен с вьпсодом формировател  импульсов, выход второго элемента И подключен к второму входу первого элемента И ;и входу блока выделени  последнего импульса пачки, выход которого соедй нен с вторым входом элемента запрета и входом установки в ноль второго триггера 2J .
Недостатками известного устройства  вл ютс  невозможность проверки нескольких блоков с фиксацией момента, по влени  сигналов неисправности в каждом из них, а также невозможность подсчета общего количес ва сигнал ов неисправности, что -затрудн ет диагностику. Кроме того, использование этого устройства дл  фиксации моментов сбоев неустойчиво работающих блоков с целью локализации места неисправности , вызывающей сбои, неэффективно , так как по первому сбою устройсво блокируетс  и последующие сбои не фиксируютс .
Цель изобретени  - повышение информативности результатов регистрации сигналов неисправности логических блоков.
Поставленна  цель достигаетс  тем, что в устройство дл  регистрации сигналов неисправности,содержащее блок вьщелени  последнего импульса пачки, формирователь импульсов, два триггера, два элемента И, первый элемент задержки и первый счетчик, причем тактовый вход устройства соединен через первый элемент задержки с 5 -входом первого триггера, выход которого соединен с первым входом первого элемента И, выход первого элемента И соединен с первым входом второго элемента И и входом блока выделени  последнего импульса пачки, выход которого соединен с R-входом первого триггера, выход формировател  импульсов соединен с вторым входом первого элемента И, введены второй счетчик, второй элемент задержки, элемент ИЛИ, третий и четвертый элементы И и блок регистров, причем информационные входы ус/ройства соединены с входами элемента ИЛИ, выход которого соединен с вторым входом второго элемента И, выход второго элемента И соединен с 5-входом второго триггера, вь1ход которого соединен с первым входом третьего элемента И и счетным входом первого счетчика, выход бл;ока выделени  последнего импульса пачки соединен с вторым входом третьего элемента И и первым входом четвертого элемента И, выход которого соеди: ен со счетным входом второго счетчика, выход третьего элемента И соединен с синхровходом блока регистров и через второй элемент задержки с R -входом второго триггера , инверсный выход первогосчетчика соединен с вторым входом четвертого элемента И и входом разрешени  перезаписи блока регистров, информационные входы которого соединены с выходами второго счетчика, блок регистров содержит элемент И и П регистров, причем информационные входы блока регистров соединены соответственно с информационными входами первого регистра, информационные входы регистров с второго поц -и соединены соответственно с выходами предыдущего регистра, вход синхронизации перезаписи и вход разрешени  перезаписи блока регистров соединены соответственно с первым и вторым входами элемента И соответственно, вькод которого соединен с входами разрешени  запис И регистров.. На фиг. 1 приведена структурна  схема устройства; на фиг. 2 - схема блока регистров; на фиг. 3 - пример технической реализации блока выделени  последнего импульса пачки. Устройство содержит блок 1 выдел ни  последнего импульса пачки, блок 2 регистров, счетчики 3 и 4, тригге ры 5 и 6, элементы 7 и 8 задержки, формирователь 9 импульсов, элемент ИЛИ 10, элементы И 11 - 14. Блок 2 регистров содержит элемен И 15 и п регистров 16, количество которых определ етс  пользователем из максимально допустимого(или прогнозируемого количества регистри руемых неисправностей. Блок 1 вьщелени  последнего импульса пачки содержит счетчик 17, дешифратор 18 элемент И 19, расширитель 20 импуль сов и элемент 21 задержки. Устройство работает следующим образом. За такт работы устройства прин т интервал времени между двум  импуль сами, поступающими на вход элемента 7 задержки. Этот интервал может  вл тьс  также тактом работы контролируемых блоков. Тактовый импульс через элемент 7 задержки устанавливает в единицу триггер 5, сигнал с выхода которог разрешает прохождение через элемент И 13 импульсов с выхода формировател  9 импульсов. Эти импульсы поступают на вход элемента И 11, осуществл   стробирование сигналов неисправности, поступающих от логических блоков через элемент ИЛИ 10 Кроме того, импульсы с выхода элемента И 13 поступают на блок 1 выделени  последнего импульса пачки который формирует на выходе импульс устанавливающий в исходное состо ние триггер 5 и поступающий на вход элемента И 14. 91-4 При этом частота следовани  импульсов с формировател  9 импульсов выбираетс  больше и Kpajной частоте тактовых импульсов, синхронизирующих работу устройства. Чем меньше длительность сигнала н исправности, тем большей должна быть частота следовани  импульсов с формировател  9, чтобы хоть один импульс совпадал с сигналом ошибки. В случае исправности контролируемых логических блоков триггер 6, блок 2 регистров и счетчик 3 остаютс  в исходном состо нии, а в счетчике 4 запоминаетс  число тактов работы устройства. В случае по влени  сигнала неисправности на входе устройства устанавливаетс  в единицу триггер 6, сигнал с выхода которого поступает на счетчик 3 и на вход элемента И 12, управл емого блоком 1 вьщелени  последнего импульса пачки. На выходе элемента И 12 вырабатываетс  сигнал, который  вл етс  сигналом синхронизации перезаписи содержимого счетчика 4 в первый регистр 16jблока 2 регистров, из первого регистра - во второй регистр 16,, и т.д. Кроме того, сигнал .с элемента И 12 подаетс  через элемент 8 задержки на вход триггера 6, устанавлива  его в ноль. Состо ние счетчика,3 указьгеает количество сигналов неисправности, зафиксированных при работе логическ:их блоков, В общем случае количество сигналов неисправности может быть произвольным, поэтому определение разр да счетчика 3(соответствующего максимально допустимому количеству сигналов неисправностей), инверсный выход которого необходимо задействовать , также-осуществл етс  пользователем, исход  из конкретных условий применени  устройства. Нулевой сигнал с инверсного выхода выбранного разр да счетчика 3 блокирует прохождение сигнала с выхода блока 1 выделени  последнего импульса пачки на счетчик 4 и сигналов синхронизации перезЕписи содержимого счетчика 4 и регистров 16. В результате , состо ние регистров 16 указывает номера тактов, на которых зафиксированы сигналы неисправности, состо ние счетчика 4 - общее количество тактов работы устройства, а состо ние счетчика 3 - общее коли$ 1
«iecTBO зарегистрированных сигналов йенспра о сти,
Таким образом, по имеющейс  информации можно однозначно опредцелить , в каких из провер емых логических блоков, работах цих последовательно во времени, возникли сигналы ошибки, их количество и врем  возникновени , что значительно облегчает диагностику неисправностей И блоках, а фиксаци  общего количества тактов необходима в том случае, если сигнал ошибки не
32291
зафиксирован, но программа контрол  не выполнилась до конца из-за пропадани  тактовых импульсов. Кроме того, устройство позвол ет фиксировать 5 неоднократные сбои любого прибора, подключенного к входам устройства, .моменты по влени  этих сбоев , что существенно облегчает поиск неисправностей и делает устройство О более универсальным. Содержимое необходимых регистров может быть выведено дл  анализа на устройство индикации.
15
16i
Pz/5. 2
-
17
18
20
21
ФИ8. 3

Claims (1)

  1. УСТРОЙСТВО ДЛЯ РЕГИСТРАЦИИ СИГНАЛОВ НЕИСПРАВНОСТИ, содержащее блок выделения последнего импульса пачки, формирователь импульсов, два триггера, два элемента И, первый элемент задержки и первый счетчик·, причем тактовый вход устройства соединен через первый элемент задержки с 5 -входом первого триггера, выход которого соединен с первым входом первого элемента И, выход первого элемента И соединен с первым входом второго элемента И и входом блока выделения последнего импульса пачки, выход которого соединен с R-входом первого триггера, выход формирователя импульсов соединен с вторым входом первого элемента И, отличающееся тем, что, с целью повышения информативности результатов регистрации, в него введены второй счетчик, второй элемент задержки, элемент ИЛИ, третий и четвертый элементы И и блок регистров, причем информаци онные входы устройства соединены с входами элемента ИЛИ, выход которого соединен с вторым входом второго элемента И, выход второго элемента И соединен с 5 -входом второго триггера, выход которого соединен с первым входом третьего элементу И и счетным входом первого счетчика, выход блока выделения последнего импульса пачки соединен с вторым входом третьего элемента И и первым· входом четвертого элемента И, выход которого соединен со счетным входом второго счетчика, выход третьего элемента И соединен с синхровходом блока регистров и через второй элемент задержки с R -входом второго триггера, инверсный выход первого счетчика соединен с вторым входом четвертого элемента И и входом разрешения перезаписи блока регистров* информационные входы которого соединены с выходами второго счетчика, блок регистров содержит элемент И и η регистров, причем информационные входы блока регистров соединены .соответственно с информационными [входами первого регистра, информаци-. 1онные входы регистров с второго по h-й соединены соответственно с выходами предвдущего регистра, вход синхронизации перезаписи и вход разрешения перезаписи блока регистров соединены соответственно с пер- , вым и вторым входами элемента И соответственно, выход которого соединен с входами разрешения записи η регистров.
SU823526430A 1982-12-23 1982-12-23 Устройство дл регистрации сигналов неисправности SU1132291A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823526430A SU1132291A1 (ru) 1982-12-23 1982-12-23 Устройство дл регистрации сигналов неисправности

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823526430A SU1132291A1 (ru) 1982-12-23 1982-12-23 Устройство дл регистрации сигналов неисправности

Publications (1)

Publication Number Publication Date
SU1132291A1 true SU1132291A1 (ru) 1984-12-30

Family

ID=21040681

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823526430A SU1132291A1 (ru) 1982-12-23 1982-12-23 Устройство дл регистрации сигналов неисправности

Country Status (1)

Country Link
SU (1) SU1132291A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Патент JP № 52-2588, кл. .G 06 F П/00, кл. 97 *

Similar Documents

Publication Publication Date Title
SU1132291A1 (ru) Устройство дл регистрации сигналов неисправности
SU1111168A1 (ru) Устройство дл формировани и регистрации сигналов неисправности
SU1499350A1 (ru) Устройство дл анализа состо ний логических схем
SU1269139A1 (ru) Устройство дл контрол цифровых узлов
SU1024922A1 (ru) Устройство дл контрол неисправностей
SU1339503A1 (ru) Устройство дл диагностики систем автоматического управлени
SU1175022A1 (ru) Устройство дл контрол серий импульсов
SU1399706A1 (ru) Устройство дл контрол и диагностики неисправностей
SU1725221A1 (ru) Устройство дл обработки реакции логических блоков
SU762014A1 (ru) Устройство для диагностики неисправностей цифровых узлов 1
SU1446624A1 (ru) Устройство дл отладки многопроцессорных систем
SU1529221A1 (ru) Многоканальный сигнатурный анализатор
SU1247898A2 (ru) Устройство дл контрол цифровых блоков
SU1013956A2 (ru) Устройство дл контрол логических схем
SU1667078A1 (ru) Устройство дл контрол сигналов
SU1408438A1 (ru) Устройство дл тестового контрол процессора
SU1338035A1 (ru) Устройство дл контрол серий импульсов
SU1280636A1 (ru) Устройство дл отладки программ
SU660053A1 (ru) Устройство дл контрол микропроцессора
SU1397916A1 (ru) Устройство дл регистрации неустойчивых сбоев
SU964646A1 (ru) Устройство дл контрол регистра сдвига
SU1179348A1 (ru) Устройство дл автоматического контрол блоков
SU1290333A1 (ru) Устройство дл контрол цифровых блоков
SU1293739A1 (ru) Устройство дл контрол
SU1032457A1 (ru) Логический анализатор