SU1667078A1 - Устройство дл контрол сигналов - Google Patents

Устройство дл контрол сигналов Download PDF

Info

Publication number
SU1667078A1
SU1667078A1 SU894653682A SU4653682A SU1667078A1 SU 1667078 A1 SU1667078 A1 SU 1667078A1 SU 894653682 A SU894653682 A SU 894653682A SU 4653682 A SU4653682 A SU 4653682A SU 1667078 A1 SU1667078 A1 SU 1667078A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
register
group
trigger
Prior art date
Application number
SU894653682A
Other languages
English (en)
Inventor
Вячеслав Сергеевич Харченко
Евгений Васильевич Пугач
Григорий Николаевич Тимонькин
Валентин Павлович Улитенко
Андрей Георгиевич Золотарев
Сергей Николаевич Ткаченко
Original Assignee
Предприятие П/Я Г-4651
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4651 filed Critical Предприятие П/Я Г-4651
Priority to SU894653682A priority Critical patent/SU1667078A1/ru
Application granted granted Critical
Publication of SU1667078A1 publication Critical patent/SU1667078A1/ru

Links

Landscapes

  • Debugging And Monitoring (AREA)

Abstract

Изобретение относитс  к автоматике и вычислительной технике и может быть использовано дл  идентификации бинарных сигналов, поступающих на вход устройства. Отличительной особенностью устройства  вл етс  то, что оно обеспечивает идентификацию произвольного количества бинарных последовательностей. Целью изобретени   вл етс  расширение функциональных возможностей за счет идентификации ошибки. Поставленна  цель достигаетс  за счет введени  группы N элементов сложени  3 по модулю два, регистра 4, триггера 7, генератора 8 синхроимпульсов, элемента 12 запрета, одновибратора 13. 3 ил.

Description

I Ч I
п
Фиг 1
18
Изобретение относитс  к автоматике и вычислительной технике и может бдыть использовано дл  идентификации бинарных сигналов, поступающих на вход устройства от различных объектов управлени , а также в средствах контрол  диагностировани  и отладки систем.
Целью изобретени   вл етс  расширение функциональных возможностей за счет идентификации ошибки.
На фиг. 1 представлена функциональна  схема предлагаемого устройства; на фиг.2 - временна  диаграмма функционировани  устройства; на фиг.З - пример прошивки блока пам ти.
Устройство содержит счетчик 1, блок 2 пам ти, группу 3 элементов сложени  по модулю два, регистры 4 и 5, элемент ИЛИ 6, триггер 7, генератор 8 синхроимпульсов, элемент И 9, элемент 10 запрета, триггер 11, элемент 12 запрета, одновибратор 13, вход 14 начальной установки, вход i контролируемой последовательности, вход 16 разрешени  работы и выходы 17 и 18.
Принцип действи  устройства заключаетс  в следующем.
В блоке 2 пам ти записаны все возможные коды бинарных последовательностей, характеризующих состо ние объекта управлени , причем один код характеризует исправное состо ние объекта управлени , а все остальные- неисправное. Неисправные состо ни  характеризуютс  различными бинарными последовательност ми. В общем случае их может быть N. В каждой микрокоманде работы устройства записаны коды сигналов, характеризующие различные состо ни  объекта управлени , в одни и те же моменты времени (Si.i, S 1.2SLN).
Таким образом, сигналами, поступающими на вход устройства, осуществл етс  процедура идентификации сразу по всем возможным состо ни м.
В начальный момент времени счетчик 1. регистры 4 и 5, триггеры 7 и 11 наход тс  в нулевом состо нии. При подаче единичного сигнала на вход 14 устройства триггер 7 переводитс  в единичное состо ние. Единичный сигнал с пр мого выхода триггера 7 поступает на вход генератора 8 синхроимпульсов и включает его.
Нулевой уровень с пр мого старшего выхода регистра 4 поступает на управл ющие входы элементов 10 и 12 и подготавливает их к срабатыванию.
Первый синхроимпульс с выхода генератора 8 синхроимпульсов поступает на вход синхронизации триггера 11 и осуществл ет запись в него сигнала, поступающего на вход 15 устройства.
. Так как в счетчик 1 записан нулевой код, то на выходе блока 2 присутствует информаци  о первой микрокоманде работы устройства . Информаци  с группы выходов блока 2 поступает на первые входы группы 3 элементов сложени  по модулю два.
Сигнал, пришедший на вход устройства, с выхода триггера 11 поступает на вторые входы группы 3 элементов сложени  по мо0 дулю два. При этом эта группа осуществл ет сравнение первых бинарных сигналов всех эталонных последовательностей, хран щихс  в блоке 2.
На выходах тех элементов 3, где про5 изошло несравнение, по вл ютс  сигналы единичного уровн , которые поступают на соответствующие информационные входы регистра 4.
0 По заднему фронту первого синхроимпульса , поступающего с выхода генератора 8 синхроимпульсов на вход элемента 12. осуществл етс  перевод его в единичное состо ние. По заднему фронту синхроим5 пульса, поступающего с выхода элемента 12 на вход разрешени  записи регистра 4, осуществл етс  запись в регистр 4 информации о результате сравнени . Это возможно благодар  присутствию на группе управл 0 ющих входов регистра 4 сигналов с группы инверсных выходов этого же регистра.
После этого из процедуры идентификации исключаютс  те бинарные последовательности , где на первом же сигнале
5 произошло несравнение. Это возможно благодар  тому, что инверсные выходы соответствующих триггеров, вход щих в состав регистра 4, подключены к соответствующим управл ющим входам
0 этого же регистра.
Первый синхроимп/льс с выхода генератора 8 синхроимпульсов поступает через элемент 10 на счетный вход счетчика 1 и переадресует его. Информаци  об адресе
5 следующей микрокоманды с группы выходов счетчика 1 поступает на группу адресных входов блока 2 и переадресует его.
Дальнейша  работа устройства осуществл етс  по описанному выше алгоритму.
0
Останов устройства происходит следующим образом.
В последней микрокоманде работы устройства на выходе блока 2 присутствует сиг5 нал единичного уровн . Этот сигнал запоминаетс  в старшем разр де регистра 4. Сигнал единичного уровн  с пр мого старшего выхода регистра 4 поступает через элемент ИЛИ 6 на управл ющий вход регистра 5 и на второй вход первого элемента И, подготавлива  его к срабатыванию.
Очередной сироимпульс с выхода генератора 8 синхроимпульсов поступает на первый вход элемента И 9. Единичный сигнал с выхода элемента И 9 поступает на входы сброса в О счетчика 1 и триггера 7 и обнул ет их, а также через одновибратор 13 - на вход сброса в О регистра 4, также обнул   его.
Перед этим тот же синхроимпульс с выхода генератора 8 поступил на вход разрешени  записи регистра 5 и записал в него информацию о результатах идентификации.
При этом пользователь устройства может получить информацию на одном из выходов регистра 5 о том, какой сигнал поступил на вход устройства.
Вход 16 используетс  в случае необходимости выдачи на выход 17 промежуточных результатов контрол . При поступлении на этот вход единичного сигнала через элемент ИЛИ 6 разрешаетс  запись информации из регистра 4 в регистр по импульсу с выхода генератора 8.
Единичные сигналы на выходах 17 соответствуют тем командам, которые еще могут быть идентифицированы до конца цикла контрол , а нулевые - подмножеству команд , которые не поступают в данном цикле .

Claims (1)

  1. Формула изобретени 
    Устройство дл  контрол  сигналов, содержащее счетчик, блок пам ти, причем группа разр дных выходов счетчика соединена с группой адресных входов блока пам ти , отличающеес  тем, что, с целью расширени  функциональных возможностей за счет идентификации ошибки, в устройство введены группа элементов сложени  по модулю два, два регистра, элемент ИЛИ, два триггера, генератор синхроимпульсов , два элемента запрета, элемент И и одновибратор, причем выходы эталонного значени  блока пам ти соединены с первыми входами элементов сложени  по модулю два группы, группа выходов которых соединена с группой информационных
    входов первого регистра, выход конца команды блока пам ти соединен с информационным входом первого регистра, группа инверсных выходов первого регистра соединена с группой информационных входов второго регистра и группой входов разрешени  записи первого и второго регистров, пр мой выход первого триггера соединен с входом запуска генератора синхроимпульсов , первый тактовый выход которого соединен с первым входом элемента И, информационным входом первого элемента запрета и входом разрешени  записи второго регистра, выход элемента И соединен с входом сброса в О счетчика и входом
    одновибратора, выход первого элемента запрета соединен со счетным входом счетчика , старший пр мой выход первого регистра соединен с вторым входом элемента И, управл ющим входом первого элемента запрета , управл ющим входом второго элемента запрета, первым входом элемента ИЛИ и старшим информационным входом второго регистра, второй тактовый выход генератора синхроимпульсов соединен с
    синхровходом второго триггера, пр мой выход которого соединен с вторыми входами элементов сложени  по модулю два группы , первый тактовый выход генератора синхроимпульсовсоединен с информационным входом второго элемента запрета, выход которого соединен с входом разрешени  записи первого регистра, выход одновибратора соединен с входом сброса в О первого регистра, вход установки в 1 первого тригера  вл етс  входом начальной установки устройства, информационный вход второго триггера  вл етс  входом контролируемого сигнала устройства , второй вход элемента ИЛИ  вл етс  входом разрешени  работы устройства, группа пр мых выходов второго регистра  вл етс  группой выходов ошибки контролируемой последовательности устройства, старший пр мой выход второго регистра  вл етс 
    выходом сбо  устройства.
    фиг.
    Фиг. 3
SU894653682A 1989-02-21 1989-02-21 Устройство дл контрол сигналов SU1667078A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU894653682A SU1667078A1 (ru) 1989-02-21 1989-02-21 Устройство дл контрол сигналов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU894653682A SU1667078A1 (ru) 1989-02-21 1989-02-21 Устройство дл контрол сигналов

Publications (1)

Publication Number Publication Date
SU1667078A1 true SU1667078A1 (ru) 1991-07-30

Family

ID=21430166

Family Applications (1)

Application Number Title Priority Date Filing Date
SU894653682A SU1667078A1 (ru) 1989-02-21 1989-02-21 Устройство дл контрол сигналов

Country Status (1)

Country Link
SU (1) SU1667078A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР N 1091346, кл. Н 03 Н 21 /34, 1983. Авторское свидетельство СССР № 1376088.кл. G 06 F 11/16,1986. *

Similar Documents

Publication Publication Date Title
US4059749A (en) Digital monitor
SU1667078A1 (ru) Устройство дл контрол сигналов
SU1277117A1 (ru) Устройство дл фиксации неустойчивых сбоев
SU1213481A1 (ru) Устройство дл тестового диагностировани
SU1654824A1 (ru) Устройство дл поиска неисправностей
SU1439602A1 (ru) Устройство дл контрол объектов дискретного действи
SU1132291A1 (ru) Устройство дл регистрации сигналов неисправности
SU1649547A1 (ru) Сигнатурный анализатор
SU1725221A1 (ru) Устройство дл обработки реакции логических блоков
SU1612304A1 (ru) Устройство дл контрол последовательностей импульсов
RU1819116C (ru) Трехканальная резервированная система
SU1269139A1 (ru) Устройство дл контрол цифровых узлов
SU1023399A1 (ru) Устройство дл коррекции адресных сигналов в пам ти последовательного действи
SU1751767A1 (ru) Устройство дл контрол тестопригодных программ
SU1157544A1 (ru) Устройство дл функционально-параметрического контрол логических элементов
SU776320A1 (ru) Вычислительна система
SU1501064A1 (ru) Устройство дл контрол последовательностей импульсов
SU1596336A1 (ru) Устройство дл контрол двух последовательностей импульсов
SU370629A1 (ru) УСТРОЙСТВО дл АВТОМАТИЧЕСКОЙ ПРОВЕРКИ ПРЕОБРАЗОВАТЕЛЕЙ «УГОЛ — КОД»
SU1732332A1 (ru) Устройство дл контрол многоканальных импульсных последовательностей
SU1723661A1 (ru) Устройство дл контрол последовательностей импульсов
SU1679487A1 (ru) Устройство дл контрол цифровых блоков
SU1649539A1 (ru) Устройство микропрограммного управлени
SU1642446A1 (ru) Программируемый контроллер
SU1651289A1 (ru) Устройство дл контрол последовательностей импульсов