SU1277117A1 - Устройство дл фиксации неустойчивых сбоев - Google Patents

Устройство дл фиксации неустойчивых сбоев Download PDF

Info

Publication number
SU1277117A1
SU1277117A1 SU853896411A SU3896411A SU1277117A1 SU 1277117 A1 SU1277117 A1 SU 1277117A1 SU 853896411 A SU853896411 A SU 853896411A SU 3896411 A SU3896411 A SU 3896411A SU 1277117 A1 SU1277117 A1 SU 1277117A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
information
output
counter
comparison
Prior art date
Application number
SU853896411A
Other languages
English (en)
Inventor
Владимир Сергеевич Волощук
Валерий Владимирович Лебедь
Александр Валентинович Дрозд
Анатолий Григорьевич Шипита
Валерий Александрович Соколов
Original Assignee
Специальное Проектно-Конструкторское Бюро "Дискрет" Одесского Политехнического Института
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Специальное Проектно-Конструкторское Бюро "Дискрет" Одесского Политехнического Института filed Critical Специальное Проектно-Конструкторское Бюро "Дискрет" Одесского Политехнического Института
Priority to SU853896411A priority Critical patent/SU1277117A1/ru
Application granted granted Critical
Publication of SU1277117A1 publication Critical patent/SU1277117A1/ru

Links

Abstract

Изобретение относитс  к области вычислительной техники. Цель изобретени  - повьшение достоверности фиксации неустойчивых сбоев путей одновременной проверки большего числа тактов в каждом цикле. Устройство содержит два элемента И, четьфе счетчика , два блока сравнени , элемент ИЛИНЕ , два регистра, элемент ИЛИ, блок индикации, коммутатор и триггер. 1 ил.

Description

1
12771
Изобретение относитс  к вычислительной технике.
Цель изобретени  - повышение достоверности- фиксации неустойчивых сбоев путем одновременной проверки большего числа тактов в каждом цикле.
На чертеже изображена структурна  схема устройства.
Устройство содержит первый элемент И 1, первый 2, второй 3, третий 4, четвертый 5 счетчики, первьй блок 6 сравнени , элемент ИЛИ-НЕ 7, второй элемент И 8, второй 9 и первьй 10 регистры, элемент ИЛИ 11, блок 12 индикации, коммутатор 13, триггер 14, Второй блок 15 сравнени , вход 16 начальной установки устройства, тактовый вход 17 устройства, вход 18 запуска цикла контрол  устройства,
Вход 19 контролируемой информацион
ной последовательности и выход 20 .. фиксации сбо  устройства.
Устройство работает следуюпщм образом .
На вход 16 начальной установки устройства поступает сигнал, устанавливающий счетчики 2-5, регистр 9 и триггер 14 в нулевые состо ни .
На вход 18 запуска цикла контрол  поступает сигнал об , указывающий на начало очередного цикла контрол . В каждом цикле контрол  на контролируемый информационный вход 19 устройст- ;Ва поступает контролируема  последо- ;вательность И -разр дных элементов информации, воспроизводима  контроли ;руемым объектом по одному и тому же алгоритму,. Контролируема  информаци  поступает на входы сдвигового регист ра 10 и блока 15 сравнени . Разр дность сдвигового регистра 10 определ етс  по формуле jU S, где S - число одновременно контролируемых элементов информации, называемых группой. Длительность цикла контрол  определ етс  суммарной разр дностью третьего 4 и четвертого 5 счетчиков. На счетный вход четвертого 5 счетчика поступают синхросигналы по которым осуществл етс  поступление элементов контролируемой информации. При этом на информационных входах третьего счетчика 4 определ етс  номер очередной контролируемой группы / (старшие разр ды номера контролируемого элемента), а на информационных выходах четвертого счетчика 5 номер очередного элемента в группе
0
5
5
Q 5 0 5
17 2
(млад1Ш1е разр ды номера кгигтролируе- мого элемента). Количество циклов контрол  каждой группы определ етс  разр дностью первого счетчика 2, на счетный вход которого через первый элемент И 1 поступают сигналы об начала очередного цикла контрол . На информационных выходах первого счетчика 2 определ етс  номер текущего цикла контрол . После завершени  всех циклов контрол  одной группы с приходом очередного сигнала ой на вы- ходе переноса первого счетчика 2 вырабатываетс  сигнал, увеличивающий на единицу код на информационных выходах второго счетчика 3. Этот код указывает на номер провер емой группы . Разр дность второго счетчика 3 равна разр дности третьего счетчика 4, что обеспечивает возможность по влени  на выходах второго счетчика 3 последовательно номеров всех групп.
Коды с информационных выходов второго 3 и третьего 4 счетчиков поступают на входы первого блока 6 сравнени , который при поразр дном совпадении (и только в этом случае) вырабатывает на выходе равенства сравниваемых кодов единичное значение. Последнее поступает на первый вход разрешени  сравнени  второго блока 15 сравнени , разреша  работу этого блока, и на вход второго элемента И 8, разреша  прохождение синхросиг- нала с тактового входа 17 на вход сдвига сдвигового регистра 10 на первом цикле контрол .
Первый цикл контрол  идентифицируетс  при помощи элемента ШТИ-НЕ 7, который вьщает на вход второго элемента И 8 единичное значение при ну- /leBOM коде на информационных выходах первого счетчика 2. Это же единичное значение поступает на второй вход разрешени  сравнени  второго блока 15 сравнени , запреща  работу этого блока.
Таким образом, в сдвиговый регистр занос тс  элементы информации только в первом цикле контрол , причем записываютс  элементы той группы, номер которой определ етс  кодом на информационных выходах второго счетчика 3.
Второй блок 15 сравнени  выполн ет функции сравнени  только при подаче на его входы элементов информации с одинаковыми номерами, причем через
3, 1
коммутатор 13 под воздействием управ л ющег о кода, поступающего с. информационного выхода четвертого счетчика 5, поочередно поступают с выходов сдвигового регистра 10 элементы груп пы, записанные в него в первом цикле контрол . Второй блок 15 сравнени  в выполн ет поразр дное сравнение значений элементов и при их полном совпадении (и только в этом случае) вы- рабатывает нулевой код, который идентифицируетс  при помощи элемента ИЛИ 11 При несовпадении значений элементов информации вырабатываетс  на выходе элемента ИЛИ 11 единичное значе- ние, устанавливающее триггер 14 в состо ние, запрещающее прохождение сигналов через первый элемент И 1. Одновременно сигнал с выхода триггера ,  вл ющегос  выходом 20 сбо  конт- ролируемой информации, останавливает подачу импульсов и информации с контролируемого объекта соответственно на тактовый вход 17 контролируемого элемента и контролируемый информаци- онный вход 19, а также свидетельствует о наличии неустойчивого сбо  в контролируемой информации.
Код с выхода первого блока 15 сравнени  записываетс  в регистр 9, с выхода которого поступает на второй вход блока 12 индикации. На первый и третий входы блока 12 индикации поступают коды с выхода соответственно второго 3 и четвертого счетчиков - 5. При этом блок 12 индикации показывает номера разр дов элементами номер самого элемента информации, по которому зафиксирован неустойчивый сбой.

Claims (3)

  1. Изобретение относитс  к вычислительной технике. Цель изобретени  - повышение достоверности- фиксации неустойчивых сбоев путем одновременной проверки большего числа тактов в каждом цикле На чертеже изображена структурна  схема устройства. Устройство содержит первый элемент И 1, первый 2, второй 3, третий 4, четвертый 5 счетчики, первьй блок 6 сравнени , элемент ИЛИ-НЕ 7, второй элемент И 8, второй 9 и первьй 10 регистры, элемент ИЛИ 11, блок 12 индикации, коммутатор 13, триггер 14 Второй блок 15 сравнени , вход 16 на чальной установки устройства, тактовый вход 17 устройства, вход 18 запуска цикла контрол  устройства, Вход 19 контролируемой информацион ной последовательности и выход 20 .. фиксации сбо  устройства. Устройство работает следуюпщм образом . На вход 16 начальной установки устройства поступает сигнал, устанав ливающий счетчики 2-5, регистр 9 и триггер 14 в нулевые состо ни . На вход 18 запуска цикла контрол  поступает сигнал об , указывающий на начало очередного цикла контрол . В каждом цикле контрол  на контролируе мый информационный вход 19 устройст;Ва поступает контролируема  последо- ;вательность И -разр дных элементов информации, воспроизводима  контроли ;руемым объектом по одному и тому же алгоритму,. Контролируема  информаци  поступает на входы сдвигового регист ра 10 и блока 15 сравнени . Разр дность сдвигового регистра 10 определ етс  по формуле jUS, где S - число одновременно контролируемых элементов информации, называемых группой. Длительность цикла контрол  определ етс  суммарной разр дностью третье го 4 и четвертого 5 счетчиков. На счетный вход четвертого 5 счетчика поступают синхросигналы по которым осуществл етс  поступление элементов контролируемой информации. При этом на информационных входах третьего счетчика 4 определ етс  номер очередной контролируемой группы / (старшие разр ды номера контролируемого элемента), а на информационных выходах четвертого счетчика 5 номер очередного элемента в группе 7 2 ( млад1Ш1е разр ды номера кгигтролируемого элемента). Количество циклов контрол  каждой группы определ етс  разр дностью первого счетчика 2, на счетный вход которого через первый элемент И 1 поступают сигналы об начала очередного цикла контрол . На информационных выходах первого счетчика 2 определ етс  номер текущего цикла контрол . После завершени  всех циклов контрол  одной группы с приходом очередного сигнала ой на выходе переноса первого счетчика 2 вырабатываетс  сигнал, увеличивающий на единицу код на информационных выходах второго счетчика 3. Этот код указывает на номер провер емой группы . Разр дность второго счетчика 3 равна разр дности третьего счетчика 4, что обеспечивает возможность по влени  на выходах второго счетчика 3 последовательно номеров всех групп. Коды с информационных выходов второго 3 и третьего 4 счетчиков поступают на входы первого блока 6 сравнени , который при поразр дном совпадении (и только в этом случае) вырабатывает на выходе равенства сравниваемых кодов единичное значение. Последнее поступает на первый вход разрешени  сравнени  второго блока 15 сравнени , разреша  работу этого блока, и на вход второго элемента И 8, разреша  прохождение синхросиг- нала с тактового входа 17 на вход сдвига сдвигового регистра 10 на первом цикле контрол . Первый цикл контрол  идентифицируетс  при помощи элемента ШТИ-НЕ 7, который вьщает на вход второго элемента И 8 единичное значение при ну/leBOM коде на информационных выходах первого счетчика
  2. 2. Это же единичное значение поступает на второй вход разрешени  сравнени  второго блока 15 сравнени , запреща  работу этого блока. Таким образом, в сдвиговый регистр занос тс  элементы информации только в первом цикле контрол , причем записываютс  элементы той группы, номер которой определ етс  кодом на информационных выходах второго счетчика
  3. 3. Второй блок 15 сравнени  выполн ет функции сравнени  только при подаче на его входы элементов информации с одинаковыми номерами, причем через 3, 1 коммутатор 13 под воздействием управ л ющего кода, поступающего с. информа ционного выхода четвертого счетчика 5, поочередно поступают с выходов сдвигового регистра 10 элементы груп пы, записанные в него в первом цикле контрол . Второй блок 15 сравнени  в выполн ет поразр дное сравнение значений элементов и при их полном совпадении (и только в этом случае) вырабатывает нулевой код, который иден тифицируетс  при помощи элемента ИЛИ 11 При несовпадении значений элемен тов информации вырабатываетс  на выходе элемента ИЛИ 11 единичное значе ние, устанавливающее триггер 14 в состо ние, запрещающее прохождение сигналов через первый элемент И 1. Одновременно сигнал с выхода триггера ,  вл ющегос  выходом 20 сбо  конт ролируемой информации, останавливает подачу импульсов и информации с конт ролируемого объекта соответственно на тактовый вход 17 контролируемого элемента и контролируемый информационный вход 19, а также свидетельству ет о наличии неустойчивого сбо  в контролируемой информации. Код с выхода первого блока 15 сравнени  записываетс  в регистр 9, с выхода которого поступает на второй вход блока 12 индикации. На первый и третий входы блока 12 индикации поступают коды с выхода соответственно второго 3 и четвертого счетчиков 5 . При этом блок 12 индикации показывает номера разр дов элементами номер самого элемента информации, по которому зафиксирован неустойчивый сбой. Формула изобретени  Устройство дл  фиксации неустойчивых сбоев, содержащее два элемента И два регистра, первый, второй и третий счетчики, элемент ИЛИ-НЕ, первый и второй блоки сравнени , блок индикации , элемент ИЛИ и триггер, причем вход запуска цикла контрол  устройства подключен к первому входу первого элемента И, второй вход которого соединен с инверсным выходом триггера, а выход элемента И соединен йо счетным входом первого счетчика, информа .ционные выходы и выход переполнени  первого счетчика соединены соответственно с входами элемента ШШ-НЕ и 17-4 счетным входом второго счетчика, информационный выход второго счетчика соединен с первым информационным входом первого блока сравнени  и первым входом блока индикации, информационный выход третьего счетчика соединен с вторым информационным входом первого блока сравнени , выход равенства которого соединен с первым разрешающим входом второго блока сравнени  и с первым входом второго элемента И, вход контролируемой информационной последовательности устройства подключен к информационному входу первого регистра и к первому информационному входу второго блока сравнени , выход второго блока сравнени  соединен с информационным входом второго регистра и входом элемента ИЛИ, выход которого соединен с 5-гходом триггера, инверсный выход которого  вл етс  выходом фиксации сбо  устройства , выход второго регистра соединен с вторым входом блока индикации , вход начальной установки устройства соединен с установочными входами первого, второго и третьего счетчиков, с установочным входом второго регистра и с R-входом триггера , выход элемента ШШ-НЕ соединен с вторым входом второго элемента И, выход которого соединен с входом сдвига первого регистра, отличающеес  тем, что, с целью повьшени  достоверности фиксации неустойчивых сбоев путем одновременной проверки большего числа тактов в каждом цикле, устройство содержит четвертый счетчик и коммутатор, причем тактовый вход устройства подключен к третьему входу второго элемента И и к счетному входу четвертого счетчика, установочный вход которого соединен .с входом начальной установки устройства, информационный выход четвертого счетчика соединен с управл ющим входом коммутатора и с третьим входом блока индикации, а выход переполнени  четвертого счетчика соединен со счетным входом третьего счетчика , группа информационных выходов первого регистра соединена с группой информационных входов коммутатора, выход которого соединен с вторым инормационным входом второго блока равнени , второй разрешающий вход BToporo блока сравнени  соединен с ыходом .элемента ИЛИ-НЕ.
SU853896411A 1985-05-16 1985-05-16 Устройство дл фиксации неустойчивых сбоев SU1277117A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853896411A SU1277117A1 (ru) 1985-05-16 1985-05-16 Устройство дл фиксации неустойчивых сбоев

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853896411A SU1277117A1 (ru) 1985-05-16 1985-05-16 Устройство дл фиксации неустойчивых сбоев

Publications (1)

Publication Number Publication Date
SU1277117A1 true SU1277117A1 (ru) 1986-12-15

Family

ID=21177584

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853896411A SU1277117A1 (ru) 1985-05-16 1985-05-16 Устройство дл фиксации неустойчивых сбоев

Country Status (1)

Country Link
SU (1) SU1277117A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 920732, кл. G 06 F 11/22, 1979. Авторское свидетельство СССР № 1126965, кл. G 06 F 11/22, 1983. *

Similar Documents

Publication Publication Date Title
SU1277117A1 (ru) Устройство дл фиксации неустойчивых сбоев
SU1388872A2 (ru) Устройство дл фиксации неустойчивых сбоев
SU955072A1 (ru) Устройство дл проверки функционировани логических схем
SU1062623A1 (ru) Устройство дл контрол импульсов
SU1667078A1 (ru) Устройство дл контрол сигналов
SU1485249A1 (ru) Устройство дл контрол логических блоков
SU1142836A1 (ru) Устройство дл обработки прерываний
SU1228140A1 (ru) Устройство дл индикации
SU1022206A1 (ru) Устройство дл индикации
SU482737A1 (ru) Устройство дл сравнени двоичных чисел
SU1348838A2 (ru) Система дл контрол электронных устройств
SU1314343A1 (ru) Устройство дл фиксации неустойчивых сбоев
SU1175022A1 (ru) Устройство дл контрол серий импульсов
SU1265993A1 (ru) Распределитель импульсов с контролем
SU1596336A1 (ru) Устройство дл контрол двух последовательностей импульсов
SU1541612A1 (ru) Устройство дл фиксации неустойчивых сбоев
SU1686474A1 (ru) Устройство дл индикации
SU441532A1 (ru) Устройство дл обнаружени неисправностей в логических схемах
SU1221653A2 (ru) Пересчетное устройство с контролем
SU370629A1 (ru) УСТРОЙСТВО дл АВТОМАТИЧЕСКОЙ ПРОВЕРКИ ПРЕОБРАЗОВАТЕЛЕЙ «УГОЛ — КОД»
SU744478A1 (ru) Устройство дл поиска неисправностей
SU1365093A1 (ru) Устройство дл моделировани систем св зи
SU1196884A1 (ru) Устройство ввода информации от дискретных датчиков
SU388288A1 (ru) Всесоюзная
SU1397916A1 (ru) Устройство дл регистрации неустойчивых сбоев