SU1388872A2 - Устройство дл фиксации неустойчивых сбоев - Google Patents

Устройство дл фиксации неустойчивых сбоев Download PDF

Info

Publication number
SU1388872A2
SU1388872A2 SU864085668A SU4085668A SU1388872A2 SU 1388872 A2 SU1388872 A2 SU 1388872A2 SU 864085668 A SU864085668 A SU 864085668A SU 4085668 A SU4085668 A SU 4085668A SU 1388872 A2 SU1388872 A2 SU 1388872A2
Authority
SU
USSR - Soviet Union
Prior art keywords
input
unstable
inputs
information
comparison
Prior art date
Application number
SU864085668A
Other languages
English (en)
Inventor
Александр Валентинович Дрозд
Евгений Леонидович Полин
Владимир Николаевич Лацин
Владимир Сергеевич Волощук
Юрий Робертович Жердев
Original Assignee
Специальное Проектно-Конструкторское Бюро "Дискрет" Одесского Политехнического Института
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Специальное Проектно-Конструкторское Бюро "Дискрет" Одесского Политехнического Института filed Critical Специальное Проектно-Конструкторское Бюро "Дискрет" Одесского Политехнического Института
Priority to SU864085668A priority Critical patent/SU1388872A2/ru
Application granted granted Critical
Publication of SU1388872A2 publication Critical patent/SU1388872A2/ru

Links

Landscapes

  • Tests Of Electronic Circuits (AREA)

Abstract

Изобретение относитс  к области вычислительной техники и может быть использовано в устройствах функ- ционального и тестового контрол  логических блоков. Цель изобретени  расширение функциональных возможностей устройства за счет задани  интервала поиска неустойчивого сбо . Устройство содержит блок 1 индикации, четыре счетчика 2-5, три регистра 6-8, блоки сравнени  9-12, два элемента И 16,17, два триггера 18,19, коммутатор 20, вход 21 начальной ус тановки, вход 22 начальных условий, вход 23 синхронизации, информационный вход 24, вход 25 запуска и вход 26 сбо . Фиксаци  неустойчивого сбо  на заданном интервале позвол ет обнаруживать неустойчивые сбои низкой частоты про влени  и анализ неустойчивых сбоев, про вл ющихс  вследствие первого неустойчивого сбо о 1 ил. с S 1(Л

Description

N)
I
Изобретение относитс  к вычисли- (гельной технике, может быть использовано н устройствах функционального и тестового контрол  логических блоков и  вл етс  дополнительным к авт.св. № 1277117.
Целью изобретени   вл етс  расширение функциональных возможностей устройства за счет задани  интерна |ia поиска неустойчивого сбо , что Дозвол ет эффективно осуществл ть йоиск неустойчивых сбоев с различной Частотой про влени , а также анализировать вли ние неустойчивого сбо  На последующие элементы информации.
На чертеже схематично изображено предлагаемое устройство.
Устройство содержит блок 1 индикации , счетчики 2-5, регистры 6-8, блоки 9-12 сравнени , элемент ИЛИ-НЕ 13, элементы ИЛИ. 14 и 15, элементы И 16 и 17, триггеры 18 и 19 коммутатор 20, вх.од 21 начальной ус.тановки, входы 22 начальных условий , вход 23 синхронизации, информационный вход 24, вход 25 запуска и выход 26 сбо .
Устройство работает следующим образом ..
На вход 21 начальной установки устройства поступает сигнал, устанавливающий счетчики 2-5, регистр 6, триггеры 18 и 19 в нулевое состо ние Кроме того, по этому сигналу осущест вл етс  прием в регистр 7 кодов начала и конца интервала поиска неустойчивого сбо , поступающих на информационные входы регистра 7 через
вход 22 устройства. I
На вход 25 запуска цикла контрол  поступает сигнал об , указывающий на начало очередного цикла контрол . При этом первый сигнал л поступает одновременно с сигналом начальной установки. В каждом цикле контрол  на вход 24 устройства поступает контролируема  последовательность |д-разр дных элементов информации, воспроизводима  контролируемым объек том по одному и тому же алгоритму. Контролируема  информаци  поступает на информационный вход регистра 8 и первый вход блока 10 сравнени . Регистр 8  вл етс  сдвиговым регистром и имеет разр дность fu- S, где S - группа одновременно контролируемых элементов информации.
-
388872
10
15
20
25
30
35
40
45
50
55
Длительность цикла контрол  определ ютс  суммарной разр дностью счетчиков 4 и 5. На счетный вход счетчика 5 поступают синхросигналы, по которым осуществл етс  поступление элементов контролируемой информации . При этом на информационных входах счетчика 4 определ етс  номер очередной контролируемой группы (старшие разр ды номера контролируемого элемента), а на информационных выходах счетчика 5 - номер очередного элемента в rpyrtne (младшие разр ды номера контролируемого элемента ) . Количество циклов контрол  каждой группы определ етс  разр дностью счетчика 2, на счетный вход которого через элемент И 17 поступает сигнал oi начала очередного цикла контрол . На информационных выходах счетчика 2 определ етс  номер текущего цикла контрол . После завершени  всех циклов контрол  одной группы с приходом очередного сигнала об на выходе переноса счетчика 2 вырабатываетс  сигнал, увеличивающий на единицу код на информационных выходах счетчика 3 (этот код указывает на номер провер емой группы). Разр дность счетчика 3 равна разр дности счетчика 4, что обеспечивает возможность по влени  на входах второго счетчика 3 последовательно номеров всех групп.
Коды с информационных выходов счетчиков 3 и 4 поступают на входы блока 9 сравнени , который при поразр дном совпадении вырабатывает на выходе равенства единичное значение . Это единичное значение поступает на первый вход разрешени  сравнени  блока 10 сравнени , разреша  работу этого блока, и на вход элемента И 16, разреша  прохождение синхросигналов с тактового входа 23 на вход сдвига регистра 8 на первом цикле контрол .
Первый цикл контрол  идентифицируетс  при помощи элемента ИЛИ-НЕ 13, которьй вьщает на вход элемента И 16 единичное значение при нулевом коде на информационных выходах счетчика 2.
Таким образом, в.сдвиговый регистр 8 занос тс  элементы информации только в первом цикле контрол ,, причем записываютс  элементы той группы, номер которой определ етс  кодом на информационных выходах счетчика 3
Код номера очередной контролируемой группы с информационных выходов счетчика 4 поступает на первые входы блоков 11 и 12 сравнени . На вторые входы блоков 11 и 12 поступает код начала и код конца интервала поиска неустойчивого сбо  с первой и второй групп выходов регистра 7-соответственно с Блоки 11 и 12 сравнени  вырабатывают сигналы установки триггера 19 соответственно в единичное и нулевое состо ние при совпадении номера очередной контролируемой группы с кодом начала и кодом конца интервала поиска. Таким образом, инверсный выход триггера 19 принимают единичное значение только вне интервала поиска, в каждом цикле контрол . Сигналы с инверсного выхода триггера 19 и выхода элемента ИЛИ-НЕ 13 поступают на входы элемента ИЛИ 15, с выхода которого объединенный сигнал подаетс  на второй вход разрешени  сравнени  блока 10 сравнени , запреща  работу этого блока на первом цикле контрол  и вне интервала поиска на последующих циклах.
Блок 10 сравнени  выполн ет функцию сравнени  только при подаче на его входы элементов информации с одинаковыми номерами, причем через Коммутатор 20 под воздействием управл ющего кода, поступающего с информационного выхода счетчика 5, поочередно подаютс  со сдвигового регистра 8 элементы группы, записанные в него в первом цикле контрол . Блок 10 сравнени  выполн ет поразр дное сравнение значений элементов и при их полном совпадении вырабатывает нулевой код, который идентифицируетс  при помощи элемента ИЛИ 14. При несовпадении значений элементов информации на выходе элемента ИЛИ 14 вырабатываетс  единичное значение, устанавливающее триггер 18 в состо ние , запрещающее прохождение сигналов через элемент И 17. Одновременно сигнал с выхода триггера 18,  вJ л ющегос  выходом фиксации сбо 
контролируемой информации устройства, останавливает подачу синхроимпульсов и информации с контролируемого объекта соответственно на тактовый
Q вход устройства и вход 24 устройства, а также свидетельствует о наличии неустойчивого сбо  в контролируемой информации.
5 Фор мула изобретени 
Устройство дл  фиксации неустойчивых сбоев по авт.св. 1277117, отличающеес  тем, что,
0 с целью расширени  функциональных возможностей устройства за счет задани  интервала фиксации сбо , в него введены третий регистр, третий и четвертый блоки сравнени , второй
5 триггер и второй элемент ИЛИ, причем информационные входы третьего регистра  вл ютс  входами начальных условий устройства, вход начальной установки которого соединен с первым
Q R-входом второго триггера и синхро- входом третьего регистра, группы выходов старших и младших разр дов которого соединены с первыми группами входов соответственно третьего и четвертого блоков сравнени , вто- рые группы входов которых объединены и подключены к группе информационных входов третьего счетчика, выходы равенства третьего и четвертого блоков сравнени  соединены соответственно с S-входом ri вторым R-входом второго триггера, инверсный выход которого соединен с первым входом второго элемента ИЛИ, второй вход которого соединен с выходом элемента ИЛИ-НЕ, выход второго элемента ИЛИ соединен с вторым разрешающим входом второго блока сравнени .
0
5

Claims (1)

  1. Фор' мула изобретения
    Устройство для фиксации неустойчивых сбоев по авт.св. 1277117, отличающееся тем, что, с целью расширения функциональных возможностей устройства за счет задания интервала фиксации сбоя, в него введены третий регистр, третий и четвертый блоки сравнения, второй · триггер и второй элемент ИЛИ, причем информационные входы третьего регистра являются входами начальных условий устройства, вход начальной установки которого соединен с первым R-входом второго триггера и синхровходом третьего регистра, группы выходов старших и младших разрядов которого соединены с первыми группами входов соответственно третьего и четвертого блоков сравнения, вторые группы входов которых объединены и подключены к группе информационных входов третьего счетчика, выходы равенства третьего и четвертого блоков сравнения соединены соответственно с S-входом И вторым R-входом второго триггера, инверсный выход которого соединен с первым входом второго элемента ИЛИ, второй вход которого соединен с выходом элемента ИЛИ-HE, выход второго элемента ИЛИ соединен с вторым разрешающим входом второго блока сравнения .
SU864085668A 1986-07-07 1986-07-07 Устройство дл фиксации неустойчивых сбоев SU1388872A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864085668A SU1388872A2 (ru) 1986-07-07 1986-07-07 Устройство дл фиксации неустойчивых сбоев

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864085668A SU1388872A2 (ru) 1986-07-07 1986-07-07 Устройство дл фиксации неустойчивых сбоев

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU1277117A Addition SU343864A1 (ru) Вулканизационный пресс

Publications (1)

Publication Number Publication Date
SU1388872A2 true SU1388872A2 (ru) 1988-04-15

Family

ID=21244475

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864085668A SU1388872A2 (ru) 1986-07-07 1986-07-07 Устройство дл фиксации неустойчивых сбоев

Country Status (1)

Country Link
SU (1) SU1388872A2 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1277117, кл. G 06 F 11/22, 1985. *

Similar Documents

Publication Publication Date Title
US6026350A (en) Self-framing serial trigger for an oscilloscope or the like
SU1388872A2 (ru) Устройство дл фиксации неустойчивых сбоев
SU1277117A1 (ru) Устройство дл фиксации неустойчивых сбоев
SU1488808A1 (ru) Устройство для фиксации неустойчивых сбоев
SU1541612A1 (ru) Устройство дл фиксации неустойчивых сбоев
SU1262502A1 (ru) Устройство дл поиска перемежающихс неисправностей
SU1059594A1 (ru) Устройство дл контрол числа циклов работы оборудовани
SU1474655A2 (ru) Устройство дл контрол времени выполнени программы
SU1314343A1 (ru) Устройство дл фиксации неустойчивых сбоев
SU511719A2 (ru) Датчик испытательных комбинаций параллельного кода
SU877547A1 (ru) Устройство дл диагностического контрол
SU1256228A1 (ru) Устройство дл обнаружени ошибок по элементам двоичного сигнала
SU1142836A1 (ru) Устройство дл обработки прерываний
RU2050588C1 (ru) Способ контроля и отладки программ реального времени и устройство для его осуществления
SU441532A1 (ru) Устройство дл обнаружени неисправностей в логических схемах
SU1397916A1 (ru) Устройство дл регистрации неустойчивых сбоев
SU1234841A1 (ru) Устройство дл контрол логических блоков
SU1195308A1 (ru) Логический пробник
SU1251335A1 (ru) Устройство дл детектировани ошибок
SU1126965A1 (ru) Устройство дл фиксации неустойчивых сбоев
SU1495799A1 (ru) Сигнатурный анализатор дл поиска перемежающихс неисправностей
SU898621A1 (ru) Устройство дл проверки счетчиков
SU1182540A1 (ru) Устройство дл контрол цифровых блоков
SU853671A1 (ru) Устройство дл контрол фазовыхиСКАжЕНий СигНАлА ВОСпРОизВЕдЕНи
SU1322222A1 (ru) Устройство дл измерени временных интервалов