SU877547A1 - Устройство дл диагностического контрол - Google Patents
Устройство дл диагностического контрол Download PDFInfo
- Publication number
- SU877547A1 SU877547A1 SU792899290A SU2899290A SU877547A1 SU 877547 A1 SU877547 A1 SU 877547A1 SU 792899290 A SU792899290 A SU 792899290A SU 2899290 A SU2899290 A SU 2899290A SU 877547 A1 SU877547 A1 SU 877547A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- trigger
- unit
- state
- Prior art date
Links
Landscapes
- Synchronisation In Digital Transmission Systems (AREA)
Description
(54) УСТРОЙСТВО ДЛЯ ДИАГНОСТИЧЕСКОГО КОНТРОЛЯ
1
Изобретение относитс к вычисли- ;v тельной технике, в частности к уст;ройствам диагностического контрол . ,
Известно устройство дл диагностического .контрол , содержащее блок приема сигналов, блок формировани управл ющих сигналов, счетчик состо -. НИИ, регистр состо ни , блок ручного управлени , блок .индикации и}.
Недостатком указанного устройства вл етс трудность диагностировани неустойчивых отказов.
Наиболее близким по технической сущности к предлагаемому вл етс устройство дл диагностического контрол , содержащее блок приема синхросигналов , св занней с первым входом блока формировани управл ющих сигналов , второй вход которого соединен с первым выходом блока ручного управлени ,, а первый выход соединен с первым входом счетчика состо ний, второй вход которого соединен с выходом . блока приема данных, а выход соединен
С первым входом регистра состо ни , выход которого соединен с первым входом блока индикации, второй вход которого соедш1 ен со вторым выходом блока ручного управлени 2.
Недостатком известного устройства вл ютс большие затраты времени на диагностирование неустойчивых отказов , св занные с отсутствием возможности проверки стаб.ильности сбоев
10 провер емой схемы, определени периодичности сбоев, проверки наличи периодов функционировани без сбоев.
Цель изобретени - повьшение быстродействи при диагностировании
15 неустойчивых отказов.
Поставленна цель достигаетс тем, что устройство дл диагностического контрол , включающее блок формировани управл кнцих сигналов,
20 блок ручного управлени , счетчик состо ний , регистр состо ний и блок ин- дикации, причем первый вход блока формировани управл к цих сигналов соединен со входом синхросигналов«уст ройства, первый выход блока ручного управлени соединен со вторым входом блока формировани управл ющих .сигналов , первый выход которого соединен с первым входом счетчика состо ний, вход данных устройства соединен со вторым входом счетчика состо ний, выход которого соединен с информацион ным входом регистра состо ни , выход регистра состо ни соединен с первым входом блока индикации, второй вход которого соединен со вторым выходом блока ручного управлени , содержит блок пам ти, счетчик адреса, блок CHH хронизации, триггер пропуска цикла, триггер нестабильного состо ни , триг гер эталонного состо ни , первую и вторую схемы сравнени , п ть элементов Н, элемент ИЛИ и НЕ, причем третий выход блока ручного управлени соединен с первым входом первого элемента И и через элемент НЕ с первым входом второго элемента И, выходы пер вого и второго элементов И соединены со входами элементаИЛИ выход которого соединен с управл ющим входом регистра состо ни и с первым входом третьего элемента И, первый выход блока формировани управл ющих сигналов соединен соответственно со входом блока синхронизации, первый выход которого соединен со вторыми входами первого и второго элементов И, выход Триггера пропуска цикла соединен с третьим входом второго элемента И и первым входом четвертого элемент-а И выход которого соединен с первыми вхо дами триггера эталонного состо ни и нестабильного состо ни , второй выход блока синхронизации соединен со вторы входом третьего элемента И и первым входом блока пам ти, выход регистра состо ни соединен с первыми входами первой и второй схемы сравнени и со вторым входом блока пам ти, выход которого соединен с третьим входом блок индикации и вторым входог второй схемы сравнени , выходы первой и второй схем сравнени соединены соответствен но со вторыми входами триггера эталонного состо ни и триггера неста .бильного состо ни , выходы которых соединены соответственно с четвертым и п тым входом блока индикации, второ четвертый и п тый выходы блока руч .ного управлени соединены соответстве но с,третьим входом третьего элемента И, со вторым входом второй схемы сравнени и с третьим входом блока пам ти , третий выход блока синхронизации соединен с первым входом триггера пропуска цикла и входом счетчика адреса, выход которого соединен с четвертым входом блока пам ти, четвертый выход блока синхронизации соединен со вторым входом четвертого элемента И, выход третьего элемента И соединен с п тым входом блока пам ти, шестой выход блока ручного управлени соединен со входами гашени триггера пропуска цикла, триггера эталонного состо ни , триггера нестабильного состо ни , второй и третий выходы блока формировани управл ющих сигналов соединены со входами п того элемента И, выход которого соединен с третьим входом счетчика состо ний. Блок формировани управл ющих сигналов содержит четыре сумматора по модулю два, элемент И и три триггера, причем первый и второй входы блока соединены соответственно с первыми и вторыми входами всех сумматоров по модулю два, выходы первого и второго сумматоров по модулю два соединены со входом синхронизации первого и второго триггеров, единичный выход пер-, вого триггера соединен с R -входом второго тригГ ера и первым входом элемента И, выход которого вл етс первым выходом блока, нулевые выходы первого и второго триггеров соединены соответственно со входом синхронизации третьего триггера и R -входом первого триггера, третий вход блока соединен с R -входом третьего триггера , выход которого соединен со вторым входом элемента И, выходы третьего и четвертого сумматоров по модулю два вл ютс соответственно вторым и третьим выходами блока,. D -входы всех триггеров соединены с источником логической единицы. На фиг. 1 приведена схема устройства; на фиг. 2 - временна диаграмма работы блока синхронизации; на фиг. 3 - схема блока формировани управл ющих сигналов. Устройство дл диагностического контрол состоит из входа 1 синхросигналов , блока 2 формировани управл ющих сигналов,входа 3 данных, счетчика 4 состо ний, регистра 5 состо ни блока 6 индикации, блока 7 ручного управлени , блока 8 синхронизации , блока 9 пам ти, счетчика 10 адреса , триггера I1 пропуска цикла. Триггера 12 эталонного состо ни , триггера 13 нестабильного состо ни , первого - п того элементов.И 14-18 соответственно, элемента ИЛИ 19, эле мента НЕ 20, первой 21 и второй 22 схем сравнени } блок формировани уп равл ющих сигналов содержит сумматор 23-26, триггеры 27-29 и элемент И 30 входы 31-33 блока, выходы 34-37. Устройство дл диагностического контрол использует принцип сигнатур ного анализа, при котором производит с пропуск тестовых последовательностей на провер емом устройстве, по .двоичных переключений в различ ных его точках в определенные интервалы времени и сравнение полученных значений (сигнатур) с эталонными, пр веденными на принципиальной схеме провер емого устройства. Если у провер емого элемента подсчитанна сигнатура не совпадает с эталонной, то прослеживаютс элементы по принципиальной схеме обратным ходом до тех пор, пока не удаетс обнаружить элемент с правильной сигнатурой на входе и неправ.ильной н выходе, который и вл етс дефектным Во врем контрол с.провер емого устройства снимаютс следующие синхросигналы: пуска - определ ет начало временного интервала измерени ; останова - определ ет-конец временного интервала измерени ; синхронизации синхронизирует подсчет переключений провер емого элемента; ожидани оп редел ет интервал времени, во врем торого провер емое устройство ждет ответа при асинхронной работе его с другим устройствами. Устройство работает следующим образом . . По входу 1 на вход блока 2 поступают синхросигналы, снимаемые с п вер емого устройства. Блок 2 формировани управл ющих сигналов, принима сигналы по входу 1 и сигнал выбора рабочего фронта из блока 7 ручного управлени , формирует на первом выходе сигнал интервала измерени , поступающий на вход счетчика 4 состо ний и вход блока 8 синхронизации. Формирование сигнал интервала измерени блокируетс , если из блока 7 ручного управлени поступает сигнал чтени , сигнализирующий о том, что производитс считы вание предьщущих значений сигнатур. из блока 9 пам ти. Сигнал выбора ра76 {бочего фронта определ етс от фронта или среза сигналов пуска и останова . По входу 3 на вход блока 4 поступает сигнал, снимаемый с провер емого элемента. Сигнал, принимаемый по входу 3, подаетс на вход счетчика 4 состо ний, на первый вход которого подаетс сигнал интервала измерени с выхода блока формировани 2 управл ющих сигналов, а на третий вход - сигнал с выхода элемента И 18. который пропускает на выход синхроимпульсы со второго выхода блока 2 .формировани управл ющих сигналов только в случае, echи на его третьем выходе,имеетс сигнал отсутстви ожидани . Таким образом, введение элемента И 18 позвол ет получить стабильные сигна.туры, при асинхронной работе провер емого устройства с другими устройствами , с переменным временем ожидани ответа. В конце интервала измерени в счетчике 4 состо ний находитс число {сигнатура ) , характеризующее работу прове р емого элемента. Эта сигнатура передаетс через регистр 5 состо ни в блок 6 индикации, отображающий полу- . ченную сигнатуру дл визуального контрол . Прием в регистр 5 состо ний производитс по импульсу, который вырабатываетс с выхода элемента ИЛИ 19. Формирование этого импульса описано ниже. Наиболее сложной вл етс диагностика неустойчивых отказов.Дл сокращени времени локализации неустойчивых отказов в устройство дл диагностического контрол введены новые блоки, основными из которых вл ютс блок 9 пам ти, триггер 12 эталонного состо ни и триггер 13 нестабильного состо ни . При диагностике неустойчивых отказов в блоке 7 ручного управлени устанавливаетс код эталонной сигнатуры провер емой точки схемы. При циклическом сн тии сигнатур схемы 21 и 22 сравнени сравнивают сигнатуру, полученную в текущем временном интервале измерени , с эталонной сигнатурой и с сигнатурой, полученной в предыдущем временном интервале измерени , котора хранитс в блоке 9 пам ти, куда сигнатура.записываетс после окончани каждого временного интервала измерени . При совпадении сигнатуры с эталонным значением три гер 12 эталонного состо ни устанавливаетс в единичное состо ние, а при несравнении сигнатуры, полученной в текущем цикле, с предыдущей устанавливаетс в единичное сос то ние триггер 13 нестабильного сос то ни . Индикаци триггера 12 эталонного состо ни и триггера 13 нестабильного состо ни производитс в блоке 6 индикации. Введение этого дополнительного оборудовани позвол ет легко вы вл неустойчивую работу провер емой точки схемы, а возможность ручного чтени содержимого блока 9 пам ти позвол ет исследовать последователь ные значени сигнатур в провер емой схеме. Индикаци содержимого блока 9 пам ти осуществл етс в блоке 6 и дикации. г Дл облегчени локализации отказов при однократных режимах работы, например проверке функционировани схем при включении источника питани нажатии кнопок, предусмотрен однократный режим работы. В этом режиме с провер емой точки схемы принимаетс сиг натура только после окончани первого временного интервала измерени , а прием в регистр 5 состо ний сигнатур последующих интерва лов измерени блокируетс , Реждаа работы устройства диагностического контрол задает блок 7 ру ного управлени , который используетс .такнсе дл задани адреса б ок 9 пам ти в режиме ручного чтени , установки эталонной сигнатуры. Блок 8 синхронизации вырабатывает синхроимпульсы, необходимые дл рабо ты устройства. На вход блока 8 Синхронизации подаетс сигнал, определ ющий временной интервал измерени с первого выхода блока 2 формировани управл ющих сигналов. По его срезу на первом выходе блока 8 синхронизации вырабатываетс импульс, инверси которого вырабатываетс на четвертом выходе, Этот . импзгльс управл ет приёмом сигнатуры в регистр 5 состо ний чтением из блока 9 пам ти и приемом результата сравнени в триггер 12 эт лонного состо ни и триггер 13 нестабильного состо ни , По срезу импульса на первом выходе вырабатываетс импульс на третьем выходе. По этому импульсу осущест вл етс добавление 1 к счетчику 78 10 адреса и устанавливаетс в единич-. ное состо ние триггер 11 пропуска цикла, Импульс на втором выходе блока 8 синхронизации вырабатываетс по ере 3у импульса на его третьем выходе и служит дл осуществлени записи сигнатуры в блок 9 пам ти, С йервого выхода блока 8 синхронизации сигнал поступает на схему, состо щую из двух элементов И 14 и 15 и элемента ИЛИ 19, Эта схема предназначена дл формировани импульса, по которому осуществл етс прием сигнатуры в регистр) 5 состо ни и чтение из блока 9 пам ти. Импульс формируетс , дл двух режимов: непрерывного .и однократного, В однократном режиме импульс вырабатываетс один раз после прохо дцени первого временного интервала измерени , а в непрерывном режиме. после ококчани каждого временного интервала измерени . Выбор ре}кима работы осуществл етс сигналом с третьего-выхода блока 7 ручного управлени , который соединен с первым входом элемента И 14 и через элемент ЫЕ 20 с первым входом элемента И 15, третий вход которого соединен с триггера пропуска цикла 11, Единичный уровень на третьем выходе блока 7 ручного управлени определ ет непрерывный .режим работы, когда элемент И 14 пропускает на выход каждый импульс с первого выхода блока 8 .синхронизации. Нулевой уровень на третьем выходе блока 7 ручного управлени определ ет однократный работы. Он запрещает п1эохождение импульса с первого выхода блока 8 синхронизации через элемент И 14 и разр.ешает прохождение этого импульса через элемент И 15, если на его третьем входе установлен разрешающий сигнал с выхода триггера 11 пропуска цикла, который устанавливаетс в нулевое состо ние после окончани первого временного интервала измерени . Таким образом, элемент И 15 пропускает на свой выход только один первый импульс. Элемент ИЛИ 19 пропускает иа свой выход импульсы или с выхода элемента И 14, или с выхода эле- мента И 15, Выход элемента.ИЛИ 19 соединен со вторым входом регистра 5 состо ний, прием сигнатуры; в которой осуществл етс по фронту импульса . на его втором входе. 987 Третий выход блока 8 синхронизации заведен на первый вход триггера 11 пропуска цикла, который .устанавливаетс в единичное состо ние по фронту импульса на этом входе. Установка осуществл етс один раз после окончани первого временного интервала измерени . Все последующие импульсы на первом входе триггера 11 пропуска цикла подтверждают его состо ние. Триггер 11 пропуска цикла предназначен дл . вьщелени первого временного интервала измерени и обеспечивает однократный режим работы. Этот же триггер используетс дл блокировки приема результата сравнени в триг гер 12 эталонного состо ни и в триггер 13 нестабильного состо ни после окончани первого временного интервал измерени , что позвол ет избежать лож- о его
ной установки триггера 13 нестабильного состо ни . Нулевой выход триггера 11 пропуска цикла заведен на элемент И 15 и на элемент И 17, второй вход которого соединен с четвертым . выходом блока 8 синхронизации.
Таким образом, элемент И 17 -пропускает на свой выход все импульсы, поступающие на его второй вх.од, кроме, первого. Выход элемента И 17 заведен на первые входы триггера 12 эталонного состо ни и триггера 13 нестабильного состо ни , прием в которые осуществл етс по фронту импульса на этих входах. Второй вход триггера. 12 эталонного состо ни соединен с выходом элемента 21 сравнени , который сравнивает эталонное значение сигнатуры, поступающей на его второй вход сг шестого выхода блока 7 ручного управлени , с сигнатурой, полученной в результате последнего временного интервала измерени , котора поступает на его первый вход с выхода регистра 5 состо ни .
Сигнал с выходарегистра 5 состо ни поступает также на второй вход
схемы 22 сравнени , сравнивающей его с сигнатурой, полученной в результате предыдущего временногс интервала измерени , котора поступает на первы вход схемы 22 сравнени с выхода блока 9 пам ти. Результат сравнени запоминаетс в триггере 13 нестабильного состо ни , второй вход которого соединен с выходом схемы 22 сравнени .
Блок 9 пам ти предназначен дл запоминани сигнатур нескольких посинхронизации ,
В непре1 ывном режиме работы после окончани каждого временного интервала измерени по импульсу с выхода элемента ИЛИ 19 производитс считывание предыдущей сигнатуры, адрес которой установлен в счетчике 10 адреса, так как его увеличение производитс по, следующему импульсу. Импульс с вькода
элемента ИЛИ 19, поступающий на ,первьй вход э1лемента И 16, .и единичный уровень на первом входе блока 9 пам ти определ ют команду Чтение. При этом на выходе блока 9 пам ти устанавливаетс значение предыдущей сигнатуры , котора поступает с выхода блока 9 пам ти на первый вход элемента 22 сравнени . Блок 9 пам ти -может работать в режиме ручного чтени , когда на вход элемента И 16 подаетс сигнал Чтение со второго выхода, блока 7 ручного управлени , а на третий вход блока 9 пам ти, который соединен с четвертым выходом блока 7
ручного управлени - адрес чейки, содержимое которой должно быть прочитано . На первом входе блока 9 пам ти установлен единичный уровень со второго выхода-блока.8 синхронизации, которьй определ ет режим чтени , При . этом на выходе блока 9 пам ти устанавливаетс сигнатура, считанна из заданной чейки. Эта сигнатура индицируетс на индикаторах блока 6 индикации .
Claims (2)
1.Патент США № 4025768, кл. 235-153,опублик. J978.
2.Патент США № 3603772,
кл. 235-153, опублик. 1975 (прототип ) .
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792899290A SU877547A1 (ru) | 1979-12-25 | 1979-12-25 | Устройство дл диагностического контрол |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792899290A SU877547A1 (ru) | 1979-12-25 | 1979-12-25 | Устройство дл диагностического контрол |
Publications (1)
Publication Number | Publication Date |
---|---|
SU877547A1 true SU877547A1 (ru) | 1981-10-30 |
Family
ID=20885004
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU792899290A SU877547A1 (ru) | 1979-12-25 | 1979-12-25 | Устройство дл диагностического контрол |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU877547A1 (ru) |
-
1979
- 1979-12-25 SU SU792899290A patent/SU877547A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU877547A1 (ru) | Устройство дл диагностического контрол | |
SU1465827A1 (ru) | Устройство дл измерени отношени сигнал/шум | |
SU1352342A1 (ru) | Ультразвуковой дефектоскоп | |
SU1059594A1 (ru) | Устройство дл контрол числа циклов работы оборудовани | |
SU762014A1 (ru) | Устройство для диагностики неисправностей цифровых узлов 1 | |
SU550632A1 (ru) | Устройство управлени обменом информацией | |
SU613501A1 (ru) | Многоканальный преобразователь кода во временной интервал | |
SU1142836A1 (ru) | Устройство дл обработки прерываний | |
SU483666A1 (ru) | Устройство дл контрол блоков считывани с карточных носителей | |
SU1388872A2 (ru) | Устройство дл фиксации неустойчивых сбоев | |
SU1332374A1 (ru) | Устройство дл контрол аппарата магнитной записи | |
SU1183972A1 (ru) | Устройство дл имитации отказов дискретной аппаратуры | |
SU1226398A1 (ru) | Многоканальный измеритель временных интервалов | |
SU1429118A1 (ru) | Сигнатурный анализатор | |
SU1695309A1 (ru) | Устройство дл контрол цифровых блоков | |
SU542192A2 (ru) | Автоматический программатор временных интервалов | |
SU1381429A1 (ru) | Многоканальное устройство дл программного управлени | |
SU962960A1 (ru) | Устройство дл функционального контрол | |
SU949672A2 (ru) | Устройство дл контрол времени работы машин | |
SU826375A1 (ru) | Устройство для считывания и контроля информации - | |
SU855521A1 (ru) | Устройство дл допускового контрол частоты | |
SU1157544A1 (ru) | Устройство дл функционально-параметрического контрол логических элементов | |
SU1145335A1 (ru) | Распределитель импульсов | |
SU1132291A1 (ru) | Устройство дл регистрации сигналов неисправности | |
SU1012271A1 (ru) | Устройство дл определени вариации сигналов |