SU1142836A1 - Устройство дл обработки прерываний - Google Patents

Устройство дл обработки прерываний Download PDF

Info

Publication number
SU1142836A1
SU1142836A1 SU833664551A SU3664551A SU1142836A1 SU 1142836 A1 SU1142836 A1 SU 1142836A1 SU 833664551 A SU833664551 A SU 833664551A SU 3664551 A SU3664551 A SU 3664551A SU 1142836 A1 SU1142836 A1 SU 1142836A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
group
trigger
outputs
Prior art date
Application number
SU833664551A
Other languages
English (en)
Inventor
Рафаил Гецелевич Офенгенден
Генрих Брониславович Любанский
Владимир Иванович Кирищук
Василий Алексеевич Грашилин
Original Assignee
Институт Ядерных Исследований Ан Усср
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Институт Ядерных Исследований Ан Усср filed Critical Институт Ядерных Исследований Ан Усср
Priority to SU833664551A priority Critical patent/SU1142836A1/ru
Application granted granted Critical
Publication of SU1142836A1 publication Critical patent/SU1142836A1/ru

Links

Landscapes

  • Bus Control (AREA)

Abstract

УСТРОЙСТВО ДЛЯ ОБРЛБОТКИ ПРЕРЫВАНИЙ, содержащее генератор импульсов , дешифратор, счетчик, мультиплексор , триггер и два элемента И, причем первый и второй выходы генератора импульсов соединены соответстг венно с первыми входами первого и второго элементов И, выходы которых соединены соответственно с информационным входом счетчика и S-входом триггера, R.-вход которого соединен с соответствукицим выходом группы выходов дешифратора, входы которого образуют вход данных устройства, группа разр дных выходов счетчика соединена с группой выходов устройства и группой управл кмцих входов мультиплексора, группа информационных входов которого  вл етс  группой входов прерывани  устройства, выход мультиплексора соединён с вторым входом второго элемента И, отличающеес  тем, что, с целью расширени  функциональных возможностей- устройства за счет возможности обработки прерьшаний по приоритету, а также обработки нескольких ррерьюаний подр д от одного и того же источника , оно содержит второй триггер и третий элемент И, причем R и5 -входы С второго триггера и вход сброса счет чика соединены.с соответствующими W выходами грзшпы выходов дешифратора, выход второго триггера соединен с вторым входом первого элемента И, выход первого триггера соединен с входом блокировки генератора импульсов и с пр мым входом третьего элемента И, инверсный вход которого соединен с вторым выходом генератора IN9 импульсов, выход третьего элемента И 00 СО О5  вл етс  выходом прерывани  устройства .

Description

Изобретение предназначено дл  использовани  в вычислительной технике , в частности в системах обработки данных, Известна схема обработки за вок на обслуживание линии св зи, содержаща  линейные регистры за вок,групповые регистры за вок, объедин ннцие по схеме ИЛИ выходные сигналы линейных регистров, соответствующие лини м одной группы, и сдвиговую счетную схему, котора  посредством сдвига регистров определ ет вначале группу, а затем линию, с которой поступила за вка на обслуживание tO« Недостатком схемы  вл ютс  низкие функ1щональные возможности. Наиболее близким к изобретению  в л етс  устройство, содержащее счетчи дл  подсчета синхроимпульсов с целью последовательной развертки периферий ных устройств РО-РП декодер содержи мого счетчика и схему дл  опроса сос то ни  периферийного устройства, номер которого записан в данньй момент в счетчике. При обнаружении сигнала прерьгоани  из какого-либо периферийного устройства отсчет синхроимпульсов блокируетс  и формируетс  сигнал прерывани  процессора. Работа счетчи ка возобновл етс  по специальной команде из процессрра С2 3. Недостатком устройства  вл етс  невозможность обработки подр д нескольких прерыванийодного и того же источника и обработки прерьгоаний по приоритету. Цель изобретени  расширение функциональных возможностей устройст ва за счет возможности обработки прерываний по приоритету, а также обработки.нескольких прерьюаний подр д от одного и того же источника. Поставленна  цель достигаетс  тем, что устройство, содержащее гене ратор импульсов, дешифратор, счетчик мультиплексор, триггер и два элемента И, причем первый и второй выходы генератора импульсов соединены соответственно с первыми входами пер вого и второго элементов И, выходы которых соединены соответственно с информационным входом счетчика и 5-входом триггера, р-вход которого соединен с соответствующим выходом группы выходов дешифратора, входы Которого образуют вход данных устрой ства, группа разр дных выходов счетчика соединена с группой выходов устройства и группой управл кщих входов мультиплексора, группа информационнь1х входов которого  вл етс  группой входов прерывани  устройства, выход мультиплексора соединен с вторым входом второго элемента И, содержит второй трнггер и третий элемент И, причем R и 5-входы второго триггера и вход сброса счетчика соединены с соотйетствукнцйми выхода1 ш группы выходов дешифратора, выход второго триггера соединен с вторым входом первого элемента И, выход первого триггера соединен с входом блокировки генератора импульсов и с пр мым входом третьего элемента И, инверсный вход которого соединен с вторым выходом генератора импульсов, выход третьего элемента И  вл етс  выходом прерывани  устройства. На чертеже представлена блок-схема предлагаемого ус -ройства дл  обработки прерьюаний от периферийных устройств . На чертеже показаны периферийные устройства Рр, Р., ..., Рр, сигналы прерьшани  ( , R, и этих уст п ройств, выходы G, с, ..., Ср счетчика , поступающие на входы декодера, синхроимпульсы Р, Р, формируемые генератором, RS -триггеры Tf, Т2, вькод F устройства обработки прерываний . Устройство содержит триггеры 1 и 2, генератор 3 импульсов, дешифратор 4, элементы И 5, 6 и 7, счетчик 8, ьгультиплексор 9, содержащий дешифратор 10 и схему 11 опроса. В счетчике дл  подсчета синхроимпульсов , которьй осуществл ет последовательную развертку периферийных устройств Pp-Pj, предусмотрен сброс содержимого счетчика 8. Таким образом , по окончании текущей обработки прерывани  процессор либо оставл ет содержимое счетчика 8 без изменени , либо сбрасывает его в т.е. при возобновлении работы счетчика развертка периферийных устройств либо продолжаетс , либо возобновл етс , начина  с Р . Таким образом обработка прерываний осуществл етс  либо циклически, либо по приоритету, причем чем меньше пор дковьй номер периферийного устройства, тем выше приоритет .
Кроме того, триггер 1 специальными командами из процессора устанавливаетс  в 1 или сбрасываетс  в О. Таким образом, когда необходимо обработать несколько прерываний подр д от одного и того же периферийного устройства, процессор, получив сигнал прерывани : от этого периферийного устройства, специальной командой устанавливает триггер 1 в 1 и приступает к обработке прерывани  . По специальной команде из процессора триггер 2 сбрасываетс  в О, но это не приводит к возобновлению работы счетчика 8, так как отсчет синхроимпульсов блокируетс  , триггером 1. Когда по вл етс  следующий сигнал прерывани  от этого периферийного устройства, триггер 2 устанавливаетс  в 1 синхроимпульсом Pj и формируетс  сигнал прерывани  процессора и т.д. Обработав последний сигнал прерывани  данного периферийного устройства, процессор сбрасывает в О триггеры 1 и 2 и при необходимости счетчик 8, что приводит к разблокировке отсчета синхроимпульсов . То, что текущий сигнал прерьшани   вл етс  последним, процессор определ ет по вьшолнению опре деленного услови , например при получении специального сигнала из периферийного устройства либо по получению определенного количества сигналов прерывани  данного периферийнЪго устройства.
Дл  того, чтобы исключить сбои устройства, обусловленные гем, что сигналы прерывани  от периферийных устройств по вл ютс  в произвольные моменты времени, в устройство обработки прерываний введен элемент И 7, на один вход которого поступает сигнал с пр мого выхода триггера 2, а на второй - инвертированный синхроимпульс Р2 из генератора 3. Таким образом , при обнаружении сигнала прерывани  из какого-либо периферийного устройства, номер которого формируетс  в счетчике 8 путем подсчета синхроимпульсов Р1, синхроимпульсом Р2 триггер 2 устанавливаетс  в 1, а по окончании синхроимпульса Р2 на выходе устройства обработки прерываний формируетс  сигнал прерывани  процессора .
Использование изобретени  значительно расшир ет функциональные возможности устройства обработки прерываний и повышает надежность его работы . По вл етс  возможность осуществлени  обработки прерываний по приоритету , а также обработки нескольких прерываний подр д от одного и того же периферийного устройства. Устранена также возможность сбо  при работе устройства обработки прерываний.

Claims (1)

  1. УСТРОЙСТВО ДЛЯ ОБРАБОТКИ ПРЕРЫВАНИЙ, содержащее генератор импульсов, дешифратор, счетчик, мультиплексор, триггер и два элемента И, причем первый и второй выходы генератора импульсов соединены соответственно с первыми входами первого и второго элементов И, выходы которых соединены соответственно с информационным входом счетчика и S-входом триггера, R.-вход которого соединен с соответствующим выходом группы выходов дешифратора, входы которого образуют вход данных устройства, группа разрядных выходов счетчика соединена с группой выходов устройства и Группой управляющих входов мультиплексора, группа информационных входов которого является группой входов прерывания устройства, выход мультиплексора соединён с вторым входом второго элемента И, отличающееся тем, что, с целью расширения функциональных возможностей- устройства за счёт возможности обработки прерываний по приоритету, а также обработки нескольких ррерываний подряд от одного и того же источника, оно содержит второй триггер и третий элемент И, причем R иБ -входы второго триггера и вход сброса счет- S чика соединены.с соответствующими выходами группы выходов дешифратора, выход второго триггера соединен с вторым входом первого элемента И, выход первого триггера соединен с входом блокировки генератора импульсов и с прямым входом третьего элемента И, инверсный вход которого соединен с вторым выходом генератора импульсов, выход третьего элемента И является выходом прерывания устройства.
SU833664551A 1983-11-23 1983-11-23 Устройство дл обработки прерываний SU1142836A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833664551A SU1142836A1 (ru) 1983-11-23 1983-11-23 Устройство дл обработки прерываний

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833664551A SU1142836A1 (ru) 1983-11-23 1983-11-23 Устройство дл обработки прерываний

Publications (1)

Publication Number Publication Date
SU1142836A1 true SU1142836A1 (ru) 1985-02-28

Family

ID=21089869

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833664551A SU1142836A1 (ru) 1983-11-23 1983-11-23 Устройство дл обработки прерываний

Country Status (1)

Country Link
SU (1) SU1142836A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. За вка JP 8 52-26103, кл. G 06 F 3/00, опублик. 1976. 2. За вка JP № .55-3735, кл. G 06 F 3/00, опублик. 1980 (прототип). *

Similar Documents

Publication Publication Date Title
SU1142836A1 (ru) Устройство дл обработки прерываний
US4096471A (en) Method and apparatus for transfer of asynchronously changing data words
JPS6255110B2 (ru)
SU1278865A1 (ru) Устройство дл ввода информации от дискретных датчиков
SU1277117A1 (ru) Устройство дл фиксации неустойчивых сбоев
SU799143A1 (ru) Распределитель импульсов
SU1059594A1 (ru) Устройство дл контрол числа циклов работы оборудовани
SU1418715A1 (ru) Устройство переменного приоритета
SU877547A1 (ru) Устройство дл диагностического контрол
SU1714604A1 (ru) Устройство дл контрол двоичных последовательностей
SU921093A1 (ru) Пересчетное устройство
SU1434421A1 (ru) Устройство дл ввода информации
SU1474651A1 (ru) Устройство дл контрол последовательности сигналов
SU1015500A1 (ru) Кольцевой счетчик с устройством обнаружени ошибок
SU1388872A2 (ru) Устройство дл фиксации неустойчивых сбоев
SU1180896A1 (ru) Сигнатурный анализатор
SU1317667A1 (ru) Устройство дл контрол тракта передачи данных
SU1622857A1 (ru) Устройство дл контрол электронных схем
SU1485224A1 (ru) Устройство для ввода информации
SU1030789A1 (ru) Устройство дл ввода информации
SU1298750A1 (ru) Устройство дл обнаружени сост заний в синхронизируемых дискретных блоках
SU1553972A1 (ru) Устройство дл возведени в квадрат
JP3103081B2 (ja) パルス入力装置
SU1368853A1 (ru) Устройство дл измерени интервалов времени
SU1585797A1 (ru) Устройство переменного приоритета