SU1180896A1 - Сигнатурный анализатор - Google Patents

Сигнатурный анализатор Download PDF

Info

Publication number
SU1180896A1
SU1180896A1 SU833629505A SU3629505A SU1180896A1 SU 1180896 A1 SU1180896 A1 SU 1180896A1 SU 833629505 A SU833629505 A SU 833629505A SU 3629505 A SU3629505 A SU 3629505A SU 1180896 A1 SU1180896 A1 SU 1180896A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
inputs
output
information
analyzer
Prior art date
Application number
SU833629505A
Other languages
English (en)
Inventor
Михаил Александрович Иванов
Original Assignee
Московский Ордена Трудового Красного Знамени Инженерно-Физический Институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Московский Ордена Трудового Красного Знамени Инженерно-Физический Институт filed Critical Московский Ордена Трудового Красного Знамени Инженерно-Физический Институт
Priority to SU833629505A priority Critical patent/SU1180896A1/ru
Application granted granted Critical
Publication of SU1180896A1 publication Critical patent/SU1180896A1/ru

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

СИГНАТУРНЬЙ АНАЛИЗАТОР, содержий два регистра сдвига, счетчик , узел свертки по модулю, два, генератор импульсов, три триггера, три элемента И, элемент задержки, причем выход узла свертки по модулю два соединен с информационным входом первого регистра сдвига, информадионные выходы которого  вл ютс  информационными выходами анализатора , входы узла свертки по модулю два соединены с информационным выходом старшего разр да второго регистра сдвига и информационными выходами соответствующих разр дов первого регистра сдвига, информационные входы второго регистра сдвига  вл ютс  информационными входами анализатора, единичный и нулевой входы первого триггера  вл ютс  входами начала и конца интервала контрол  анализатора соответственно, пр мой выход первого триггера соединен с первым входом первого элемента И, выход которого соединен с входом записи второго регистра сдвига и входом синхронизации второго триггера, пр мой выход которого соединен с информационным входом третьего триггера, пр мой выход которого соединен с перрмм входом второго элемента И,,выход которого соединен со счетным входом счетчика, входами сдвига первого и второго регистров сдвига и первым входом третьего элемента И, выход которого через элемент задержки соединен с входом сброса c4eT4tKa и нулевыми входами второго и третьего триггеров, второй вход первого элемента И  вл етс  входом синхронизации анализатора, i выход генератора импульсов соединен с вторым входом второго элемента И и (Л входом синхронизации третьего триггера , инверсный выход которого соединен с входом режима работы второго регистра сдвига, информационный вход второго триггера соединен с шиной единичного потенциала, о т л и ч а - . ю щ и и с   тем, что, с целью рас00 ширени  области применени  анализао тора путем контрол  информации, пос00 тупающей одновременно по льбому со числу каналов, не превышаюгцему О) разр дности второго регистра сдвига, в него введены две группы элементов И и группа элементов ИЛИ, причем пр мые выходы счетчика соединены с первыми входами соответствующих элементов И первой группы, инверсные выходы счетчика соединены с первыми входами эл- ментов Н второй группы, вторые входы элементов И первой и второй групп образуют группу входов установки количества контролируемых каналов анализатора, выходы i -X элементов И первой и вто

Description

рой групп (1 i, где К - максимальное количество контролируемых каналов) соединены соответственно с первым и вторым входами i -го элемента ИЛИ группы, выходы элементов ИЛИ группы соединены с соответствующими входами третьего элемента И.
1
Изобретение относитс  к вычислительной технике и может быть использовано Б сонтрольно-испытательной аппаратуре цифровых объектов.
Целью изобретени   вл етс  расширение области применени  анализатора путем контрол  информации, поступающей одновременно по любому числу каналов, не превышаюпдему разр дпости второго регистра сдвига.
На чертеже изображена функциональна  схема сигнатурного анализатора.
Анализатор содержит информационные входы 1 анализатора, вход 2 синхронизации анализатора, входы 3 и 4 начала и конца интервала контрол  анализатора, информационные выходы 5 анализатора, группу 6 входов установки количества контролируемых каналов анализатора, второй регистр 7 сдвига, узел 8 свертки по модулю два, первый регистр 9 сдвига, первый триггер 10, первый элемент И 11, второй и третий триггеры 12 и 13, генератор 14 импульсов, второй элемент И 15, счетчик 16, группу 17 элементов ИЛИ, третий элемент И 18, элемент 19 задержки, группа элементов И 20 и 21.
Сигнатурный анализатор работает .следующим образом.
В исходном состо нии триггеры 10, 12 и 13 наход тс  в О, исходное состо ние первого регистра 9 сдвига - О,...О, исходное состо ние счетчика 16 - 0,...0.
По вл ющийс  на входе 3 анализатора сигнал, определ юрщй начало интервала контрол  входных последовательностей , устанавливает в 1 первый триггер 10, тем самым разреша  поступление импульсов с входа 2 синхронизации анализатора на вход записи второго регистра 7 сдвига . Приход первого импульса с выхода элемента И 11 вызывает запись коДа во второй регистр 7 сдвига (сигна.п на входе режима работы которого равен 1). По заднему фронту импульса с выхода элемента И 11 происходит переключение в 1 второго триггера 12, ближайший задний фронт импульсов с выхода генератора 14 переключает в 1 третий триггер 13. На входе режима работы второго регистра 7 сдвига по вл етс  сигнал логического О, который определ ет .режим сдвига содержимого регистра 7 импульсами , поступающими на вход сдвига с выхода элемента И 15. Эти же импулсы поступают на счетный вход счетчика 16. Как только состо ние счетчика окажетс  равным коду на входах группы 6 анализатора, сигнал с выхода элемента И 18, пройд  через элемент 19 задержки, устанавливает в .О второй, третий триггеры 12 и 13 и счетчик 16. Таким образом, на вход сдвига второго регистра 7 сдвига поступает-количество импульсов, равное числу контролируемых каналов. Аналогична  процедура происходит после по влени  каждого следующего импульса на входе 2 синхронизации анализатора.
После прихода сигнала, определ ющего конец интервала контрол  входных последовательностей на вход 4 анализатора, первый триггер 10 устнавливаетс  в О. В первом регистре 9 сдвига образуетс  сигнатура контролируемой последовательности .

Claims (1)

  1. СИГНАТУРНЫЙ АНАЛИЗАТОР, содержий два регистра сдвига, счетчик, узел свертки по модулю, дна, генератор импульсов, три триггера, три элемента И, элемент задержки, причем выход узла свертки по модулю два соединен с информационным входом первого регистра сдвига, информационные выходы которого являются информационными выходами анализатора, входы узла свертки по модулю два соединены с информационным выходом старшего разряда второго регистра сдвига и информационными выходами соответствующих разрядов первого регистра сдвига, информационные входы второго регистра сдвига являются информационными входами анализатора, единичный и нулевой входы первого триггера являются входами начала и конца интервала контроля анализатора соответственно, прямой выход первого триггера соединен с первым входом первого элемента И, выход которого соединен с входом записи второго регистра сдвига и входом синхронизации второго триггера, прямой выход которого соединен с информационным входом третьего триггера, прямой выход которого соединен с первым входом второго элемента И,,выход которого соединен со счетным входом счетчика, входами сдвига первого и второго регистров сдвига и первым входом третьего элемента И, выход которого через элемент задержки соединен с входом сброса счетчика и нулевыми входами второго и третьего триггеров, второй вход первого элемента И является входом синхронизации анализатора, выход генератора импульсов соединен 19 с вторым входом второго элемента И и входом синхронизации третьего триггера, инверсный выход которого соединен с входом режима работы второго регистра сдвига, информационный вход второго триггера соединен с шиной единичного потенциала, отличающийся тем, что, с целью расширения области применения анализатора путем контроля информации, поступающей одновременно по любому числу каналов, не превышаюгцему разрядности второго регистра сдвига, в него введены две группы элементов И и группа элементов ИЛИ, причем прямые выходы счетчика соединены с первыми входами соответствующих элементов И первой группы, инверсные выходы счетчика соединены с первыми входами элементов И второй группы, вторые входы элементов И первой и второй групп образуют группу входов установки количества контролируемых каналов анализатора, выходы ί -х элементов И первой и птоSU „„ 1180896 рой групп (1^ i =έ К, где К - максимальное количество контролируемых каналов) соединены соответственно с первым и вторым входами i -го элемента ИЛИ группы, выходы элементов ИЛИ группы соединены с соответству· ющими входами третьего элемента И.
SU833629505A 1983-08-03 1983-08-03 Сигнатурный анализатор SU1180896A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833629505A SU1180896A1 (ru) 1983-08-03 1983-08-03 Сигнатурный анализатор

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833629505A SU1180896A1 (ru) 1983-08-03 1983-08-03 Сигнатурный анализатор

Publications (1)

Publication Number Publication Date
SU1180896A1 true SU1180896A1 (ru) 1985-09-23

Family

ID=21077161

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833629505A SU1180896A1 (ru) 1983-08-03 1983-08-03 Сигнатурный анализатор

Country Status (1)

Country Link
SU (1) SU1180896A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 913385, кл. G 06 F 11/16, 1979. Авторское свидетельство СССР № 792256, кл. G 06 F 11/00, 1976. *

Similar Documents

Publication Publication Date Title
SU1180896A1 (ru) Сигнатурный анализатор
SU717756A1 (ru) Устройство дл определени экстремального числа
SU1653154A1 (ru) Делитель частоты
SU864584A1 (ru) Многоканальный счетчик импульсов
SU911718A2 (ru) Селектор импульсов по длительности
SU1152037A1 (ru) Реверсивный регистр сдвига
SU970367A1 (ru) Микропрограммное управл ющее устройство
SU798814A1 (ru) Устройство дл сравнени чисел
SU966913A1 (ru) Устройство контрол
SU951402A1 (ru) Устройство дл сдвига информации
SU1578714A1 (ru) Генератор тестов
SU1758886A1 (ru) Устройство дл защиты от импульсных помех
SU684710A1 (ru) Фазоимпульсный преобразователь
SU1001483A1 (ru) Реверсивный счетчик импульсов
SU1732332A1 (ru) Устройство дл контрол многоканальных импульсных последовательностей
SU1157544A1 (ru) Устройство дл функционально-параметрического контрол логических элементов
SU1295393A1 (ru) Микропрограммное устройство управлени
SU1584097A1 (ru) Устройство дл контрол очередности поступлени импульсов в N последовательност х
SU832598A1 (ru) Буферное запоминающее устройство
SU1013959A1 (ru) Устройство дл определени четности информации
SU589621A1 (ru) Регистр
SU970281A1 (ru) Логический пробник
SU1381509A1 (ru) Устройство дл контрол логических блоков
SU1439748A1 (ru) Шифратор
RU1797136C (ru) Устройство дл опроса абонентов