SU1298750A1 - Устройство дл обнаружени сост заний в синхронизируемых дискретных блоках - Google Patents

Устройство дл обнаружени сост заний в синхронизируемых дискретных блоках Download PDF

Info

Publication number
SU1298750A1
SU1298750A1 SU853986888A SU3986888A SU1298750A1 SU 1298750 A1 SU1298750 A1 SU 1298750A1 SU 853986888 A SU853986888 A SU 853986888A SU 3986888 A SU3986888 A SU 3986888A SU 1298750 A1 SU1298750 A1 SU 1298750A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
counter
pulse
pulses
Prior art date
Application number
SU853986888A
Other languages
English (en)
Inventor
Виктор Нестерович Куценко
Анатолий Михайлович Кузьменко
Евгений Викторович Ананский
Сергей Владимирович Корнеев
Сергей Иванович Богородченко
Original Assignee
Предприятие П/Я Р-6891
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6891 filed Critical Предприятие П/Я Р-6891
Priority to SU853986888A priority Critical patent/SU1298750A1/ru
Application granted granted Critical
Publication of SU1298750A1 publication Critical patent/SU1298750A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

Изобретение относитс  к вычислительной и контрольно-измерительной технике и может быть использовано в автоматизированных комплексах проверки логических блоков. Цель изобретени  - повышение достоверности обнаружени  сост заний. Устройство содержит два формировател  импульсов , которые формируют импульсы по каждому перепаду , Входного напр жени . На вход первого формировател  импульсов поступают импульсы синхронизации контролируемого блока. Сигналы с выхода первого формировател  импульсов поступают через элемент задержки на установочный вход счетчика, на счетный вход которого поступают сигналы с выхода второго формировател  импульсов , вход которого соединен с выходом контролируемого блока. Если в контролируемом блоке отсутствует сост зани , то в интервале между началом и концом сигнала синхронизации на счетный вход счетчика поступает один импульс (если выходна  информаци  изменитс ) или не поступит ни одного импульса (если выходна  информаци  не изменилась). В этом случае все разр ды .счетчика, кроме нулевого (младшего), наход тс  в нулевом состо нии. Поэтому на выходе элемента ИЛИ, входы которого соединены с выходами этих разр дов, будет нулевой сигнал. Этот сигнал поступает на информационный вход коммутатора, на двух выходах которого будут нулевые сигналы, независимо от состо ни  младшего разр да счетчика, выход которого соединен с управл ющим кодом коммутатора. Таким образом, сигнал с выхода первого формировател  им- пульсов, переписыва  на первьш и второй триггеры состо ние вьгходов коммутатора, оставит их в нулевом состо нии. При наличии сост заний в контролируемом блоке на его выходе в интервале между началом и концом синхроимпульса по витс  несколько перепадов напр жени , в результате чего на счетный вход счетчика поступит несколько перепадов напр жени , в результате чего на счетный вход счетчика поступит несколько импуль- .сов. При статических сост зани х количество импульсов будет четным, при динамических - нечетным. В этом случае сигнал с выхода элемента ИЛИ пройдет на первый или второй выходы коммутатора в зависимости от состо ни  нулевого разр да счетчика (четности импульсов). Сигнал с выхода первого формировател  импульсов установит в единичное состо ние соответствующий триггер, указыва , какой вид сост заний обнаружен в контролируемом блоке. 3 ил. Q

Description

Изобретение относитс  к вычислительной и контрольно-измерительной технике и может быть использовано в автоматизированных комплексах проверки логических блоков.
Цель изобретени  - повышение достоверности обнаружени  сост заний,
На фиг. 1 приведена функциональна  схема устройства; на фиг.2 - временна  диаграмма работы формировате- лей импульсов; на фиг.З - временна  диаграмма динамического и статического сост заний.
Схема содержит контролируемый блок 1 и устройство дл  обнаружени  сост - заний в синхронизируемых дискретных блоках, содержащее элементы 2 и 3 индикации, формирователи 4 и 5 импульсов , элемент 6 задержки, счетчик 7, элемент ИЛИ 8, коммутатор 9, триг- гер 10 и 11, выходы 12 и 13 статических и динамических сост заний устройства , установочный вход 14 устройства .
Устройство обнаруживает два вида сост заний - статическое и динамическое .
Устройство работает следующим образом,
В начале работы по установочному входу 14 устройства устанавливаютс  в исходное состо ние триггеры 10 и 11. На их единичных выходах устанавливаютс  нулевые сигналы, тем самым снимаютс  сигналы наличи  сост за- ни  с элементом 12 и 13 индикации.
Если в контролируемом блоке отсутствуют сост зани , то устройство работает следующим образом.
Синхроимпульсы поступают на конт- ролируемый блок 1 и на первого формировател  4 шдаульсов. В зависимости от логической комбинации, присутствующей на входах контролируемого блока 1, после действи  фронта (заднего или переднего) синхроимпульсов н его выходе, соединенном с входом второго формировател  5 импульсов устаравливаетс  сигнал или 1, или О.
Первьп формирователь 4 импульсов формирует импульсы при переключении входа с О в 1 и наоборот. Времен
на  диаграмма синхроимпульсов и импульсов , формируемых формирователем 4 импульсов, приведена на фиг.2.
Импульсы с выхода формировател  4 импульсов поступают через элемент
5
5
О
0
5
0 0
0
5
6задержки на установочный вход счетчика 7, сбрасыва  его в нулевое состо ние .
Сигналы с выхода контролируемого блока 1 поступают на вход второго формировател  5 импульсов, который работает аналогично формирователю 4. Таким образом, на счетный вход счетчика 7 с выхода фдновибратора формировател  5 импульс.ов поступают импульсы , соответствующие переходам из О в 1 и наоборот на вькоде контролируемого блока 1. Счетчик 7 осуществл ет подсчет импульсов, поступающих на его счетный вход в пределах интервала времени между импульсами , формируемыми формирователем 4 импульсов.
В соответствии с изложенным, при отсутствии сост заний в контролируемом блоке 1, в интервале между двум  импульсами с выхода формировател  4 импульсов на счетный вход счетчика
7с выхода формировател  5 импульсов поступает не более одного импульса и на входы элемента ИЛИ 8 с выходов
2 , 2 , ..., 2 счетчика 7 поступают сигналы низкого логического уровн , при этом на выходе элемента ИЛИ
8также присутствует сигнал низкого логического уровн , который поступает на информационный вход коммутатора 9. При наличии на информационно входе коммутатора 9 сигнала низкого логического уровн , независимо от сигнала на его управл ющем входе с выхода 2 (младшего разр да) счетчик 7, на выходах коммутатора 9 также присутствуют сигналы низкого логического уровн .
Сигналы низкого логического уровн  с выходов ком1-1утатора поступают на информационные входы триггера 10 и 11. В этом случае при поступлении на тактовые входы триггеров 10 и 11 импульса с выхода формировател  4 импульсов , триггеры 10 и 11 сохран т нулевое состо нием
При возникновении в контролируемом блоке 1 сост заний в соответствии с приведенными определени ми формирователь 5 импульсов формирует последовательности импульсов (п 1), количество которых в интервале вре-; мени между импульсами, сформированными формирователем 4 импульсов (зтот интервал времени равен длительности импульса синхронизации или паузе
между ними), будет либо четным, что соответствует статическим сост зани м , либо нечетным - в случае динамических сост заний, но в обоих случа х на выходах счетчика 7 от 2 до 2 присутствует логическа  комбинаци , содержаща  хот  бы одну логическую единицу, котора  через элемент ИЛИ 8 поступает на информаци- онньш вход коммутатора 9.
При возникновении статических сост заний на управл ющий вход коммутатора 9 с выхода 2 (младшего разр да ) счетчика 7 поступает сигнал низкого логического уровн  вслед- ствие того, что на счефный вход счетчика 7с выхода поступило четное количество импульсов, а начальное состо ние счетчика бьшо нулевое.
В случае, когда на управл ющем входе коммутатора 9 присутствует сигнал низкого логического уровн , логическа  единица с его информационного входа через первый информационный выход поступает на информа- ционньм вход триггера 10, При этом импульс с выхода формировател  4 импульсов , поступа  на информационный вход триггера 10, приводит к переключению .триггера 10 в единичное состо-  ние и через врем  задержки, определ емое элементом 6 задержки, сбрасывает счетчик 7 в нулевое состо ние. Требуема  величина элемента 6 задержки определ етс  максимальной за- держкой в счетчик 7, элементе ИЛИ 8 и максимальным временем переключени  триггеров 10 и 11.
При поступлении с выхода триггера
10сигнала высокого логического уров н  срабатывает элемент 2 индикации, сигнализиру  о статическом сост зании в контролируемом блоке.
При возникновении динамических сост заний на управл ющий вход комму- татора 9 с выхода 2 счетчика 7 постпает сигнал высокого логического урон . При этом логическа  единица с информационного входа коммутатора 9 через второй его информационный выхо поступает на информационный вход тригера 11. Импульс с выхода формировател  4 импульсов поступает на такто- вьй вход триггера 11, приводит к его переключению в единичное состо ние.
При поступлении с выхода триггера
11сигнала высокого логического уров н  срабатывает элемент 3 индикации.
сигнализиру  о динамическом сост зании в контролируемом блоке.
С выхода 12 и 13 устройства сигналы обнаружени  статических и динами- .ческих сост заний могут передаватьс  в блок управлени  цифровой системы контрол  дл  останова контролируемого блока и фиксации такта, на котором произопшо сост зание.

Claims (1)

  1. Формула изобретени 
    Устройство дл  обнаружени  сост заний в синхронизируемых дискретных блоках, содержащее первый форь:иро- ватель импульсов, элемент задержки, элемент ИЛИ, первый триггер и первый элемент индикации,, причем выход первого формировател  импульсов соеди- :нен с входом элемента задержки, пр мой выход первого триггера соединен с входом первого элемента индикации и  вл етс  выходом статических сост заний устройства, нулевой вход первого триггера  вл етс  установочным входом устройства, отличающеес  тем, что, с целью повьпие- ни  достоверности обнаружени  сост заний , в него введены второй формирователь импульсов, второй триггер второй элемент индикации, счетчик и коммутатор, причем, выход элемента задержки соединен с установочным входом счетчика, информационньш выход младшего разр да которого соединен с управл клцим входом коммутатора , первый и второй информационные выходы которого соединены с информационными входами соответственно первого и второго триггеров, тактовые входы которых соединены с выходом первого формировател  импульсов, нулевой вход второго триггера подключен к установочному входу устройства , пр мой выход второго трт1ггера соединен с входом второго элемента индикации и  вл етс  выходом динамических сост заний устройства, информационные выходы всех разр дов счетчика , к роме младшего, соединены с соответствующими входами элемента ИЛИ, выход которого соединен с информационным входом коммутатора, вхо первого формировател  импульсов  вл етс  тактовым входом устройства дл  подключени  к входу синхронизации контролируемого блока, вход второго формировател  импульсов  вл етс  информационным входом устройства дл 
    512987306
    подключени  к выходу признака состо - рого формировател  импульсоп спеди- ни  контролируемого блока, выход вто- иен со счетным входом счетчика.
    Вкод
    ср ормиро бате/1 импул1 со б -
    ЬмЪ qjopMUpoeaтел  uMnyflk- со9
    If
    Фие.1
    VU2.2.
    Вход
    формировател  импульсов
    Вкод (рормиро-
    Ьишел 5 инпуль- сов без сост зании,
    Bj(od (рормирова.П1ел 5
    при. наличии, сост зйний
    Статическое сост зани 
    Редактор Е. Папп
    Составитель В. Гречнев Техред М.Ходанич Корректор А, Ильин
    Заказ 890/51Тираж 673 . Подписное
    ВНИИПИ Государственного кo штeтa СССР
    по делам изобретений и открытий 113035, Москва, Ж-35, Раушска  наб., д. 4/5
    Производственно
    -полиграфическое предпри тие, г, Ужгород, ул. Проектна , 4
    Линамичесние сост зание
    fPU2.3
SU853986888A 1985-10-08 1985-10-08 Устройство дл обнаружени сост заний в синхронизируемых дискретных блоках SU1298750A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853986888A SU1298750A1 (ru) 1985-10-08 1985-10-08 Устройство дл обнаружени сост заний в синхронизируемых дискретных блоках

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853986888A SU1298750A1 (ru) 1985-10-08 1985-10-08 Устройство дл обнаружени сост заний в синхронизируемых дискретных блоках

Publications (1)

Publication Number Publication Date
SU1298750A1 true SU1298750A1 (ru) 1987-03-23

Family

ID=21208914

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853986888A SU1298750A1 (ru) 1985-10-08 1985-10-08 Устройство дл обнаружени сост заний в синхронизируемых дискретных блоках

Country Status (1)

Country Link
SU (1) SU1298750A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское Свидетельство СССР № 601696, кл. G 06 F 11/00, 1976. Авторское свидетельство СССР № 1125628, кл. G 06 F 11/16, 1983. *

Similar Documents

Publication Publication Date Title
SU1298750A1 (ru) Устройство дл обнаружени сост заний в синхронизируемых дискретных блоках
SU1062623A1 (ru) Устройство дл контрол импульсов
SU1256195A1 (ru) Счетное устройство
SU621114A1 (ru) Устройство контрол поэлементной синхронизации
SU1427369A1 (ru) Устройство дл регистрации сигналов неисправности
SU1218351A1 (ru) Устройство дл контрол правильности электрического монтажа
SU1059594A1 (ru) Устройство дл контрол числа циклов работы оборудовани
SU388263A1 (ru) Устройство для контроля счетчика
SU1676076A1 (ru) Устройство дл контрол серий импульсов
SU437227A1 (ru) Двоичный счетчик с устройством дл обнаружени сбоев
SU1302220A2 (ru) Устройство дл функционально-параметрического контрол логических элементов
SU1314343A1 (ru) Устройство дл фиксации неустойчивых сбоев
SU1228140A1 (ru) Устройство дл индикации
SU864538A1 (ru) Устройство допускового контрол
SU1259274A1 (ru) Многоканальное устройство дл сопр жени источников информации с вычислительной машиной
SU1070556A1 (ru) Устройство дл контрол последовательности импульсов
SU1539761A1 (ru) Устройство дл ввода информации
SU1035812A1 (ru) Устройство контрол линейного тракта цифровой системы передачи
SU1564066A1 (ru) Информационное устройство
SU921093A1 (ru) Пересчетное устройство
SU1141578A2 (ru) Устройство дл автоматического измерени характеристик дискретного канала св зи
SU930725A1 (ru) Устройство дл контрол коммутационного датчика кодовых комбинаций
SU1439515A1 (ru) Устройство дл регистрации молний
SU1474655A2 (ru) Устройство дл контрол времени выполнени программы
SU1099395A1 (ru) Приемник команд согласовани скоростей