SU1259274A1 - Многоканальное устройство дл сопр жени источников информации с вычислительной машиной - Google Patents
Многоканальное устройство дл сопр жени источников информации с вычислительной машиной Download PDFInfo
- Publication number
- SU1259274A1 SU1259274A1 SU853866170A SU3866170A SU1259274A1 SU 1259274 A1 SU1259274 A1 SU 1259274A1 SU 853866170 A SU853866170 A SU 853866170A SU 3866170 A SU3866170 A SU 3866170A SU 1259274 A1 SU1259274 A1 SU 1259274A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- inputs
- elements
- trigger
- Prior art date
Links
Landscapes
- Time-Division Multiplex Systems (AREA)
Abstract
Изобретение относитс к вычислительной технике и может быть использовано в системах обработки многоканальной информации, поступающей в вь1числительную машину от удаленных несинхронизированных между собой групп источников. Основной задачей изобретени вл етс повыгаение надежности за счет снижени потерь информации . Устройство содержит группу каналов, два генератора импульсов, три коммутатора, три регистра, четыре триггера, четыре счетчика, п ть элементов И, элемент И, группу узлов элементов И, две группы элементов И,элемент ИЛИ, элемент сравнение, дешифратор. 1 ил.
Description
I
Изобретение относитс к вычислительной технике, может быть использовано в системах обработки многока нйльноЙ информации, поступающей в. вьпислительную машину (ВМ) от удаленных несинхронизированных между собой групп источников и вл етс усовертенствова,нием устройства по авт.св. № 1116423.
Цель изобретени - повышение надежности за счет снижени потерь информации.
На чертеже приведена блок-схема устройства.
Устройство содержит генератор 1 импульсов, счетчики 2-4, регистры 5 и б, триггеры 7--9, элемент 10 сравнени , группу узлов 11 элементов И, коммутатору 12 и 13, элемент ИЛИ 14, элементы И 15-18 и каналы
19.Кал дыи канал 9 содержит пам ть
20,сумматор 21, буферные пам ти 22 и 23, триггеры 24 и 25, счетчики 26-28, узлы 29-31 элементов ИЛИ, узлы 32-35 элементов И, элемент
-Т1ПИ 36, элементы И 37-39, коммутато 40, элементы И-НЕ 41 и 42, элемент 43 задержки, согласуюп5ие узлы 44-50 В устройство дополнительно введены элемент ,И 51, счетчик 52, триггер 53, дешифратор 54, группы 55 и 56 элементов И, регистр, 57 и коммутатор 58.
Устройство работает следующим образом .
Все источники информации опра- шТ Гваютс примерно с одинаковой частотой , котора дл каж,цого из ис- точников задаетс тактовыми импульсами (ТИ), поступающими через вторые тактовь е входы. Однократный опрос всех источников информации одной группы образует кадр, который сопровржда етс кадровым импульсом, (КИ), поступающим на первые тактовы входы.
1Сажда группа источников информации обслуживаетс своим каналом 19 и синхронизируетс своим генераторо импульсов,}- расположенным вместе с источниками информации И. Поэтому (с учетом нестабильности генераторов импульсов, произвольности момен та начала .опроса источников информации в каждой группе, а также задержек передачи через линии св зи) Кй поступают в разные каналы в произвольные моменты времени. Дл одно59274i
временного ввода информации в ВМ со всех каналов необходимо произвести выравнивание моментов окончани загрузки пам тей 22 и 23 всех кана5 лов к единому моменту времени,с которого может быть начат этот ввод.
В работе устройства следует вьще- лить два основньгх режима работы - подготовительный и рабочий.
10 Подготовительный режим начинаетс с момента записи кода времени в регистр 6, поступающего из ВМ через коммутатор 12 и определ ющего максимальное значение временного интерts вала, необходимого дл ввода одного массива информации в ВМ. Одновременно с подачей кода времени ВМ снимает сигнал прерывани ввода, поступающий на элемент и 15, триггер
20 8 управлени , регистр 5 разрешени , ввода и триггер 9 считьгоани , снима их блокировку и обеспечива готовность устройства к работе. В каждом канале вторые синхросигналы че25 рез Согласующие узлы 45 поступают на элемент ИЛИ 14, с выхода которого через элемент И 15 обьединенный поток синхросигналов поступает на входы установки О счетчика 2 так- ,
30 тов, триггера 7 управлени , первый вход элемеьгта И 51, счетный вход счетчика 52 интервалов и третьи входы элементов И узла 56., Счетчик 2 тактов предназначен дл измерени
,, длительности временных интервалов между кадровыми синхросигналами. . Он подсчитывает тактовые импульсы, поступающие с выхода генератора 1 импульсов через элемент И 16 при надд личии разрешающего сигнала с триггера 8, предварительно установленного в исходное положение сигналом прерьшани ввода. Элемент 10 сравнени фор,мирувт сигнал при совпаде- НИИ кодов счетчика ,2 и регистра 6, т.е. ири обнаружении временного интервала между первыми синхросигналами , равного или превышающего заданную длительность, определенную значением кода, записанного из -ЕМ в регистр 6,
Сигнал совпадени поступает на входы триггеров 7 и 8, измен их состо ние, а также на вхо,ды группы 55 элементов И. С этого момента триггер 8 блокирует элемент И 16, запреща подачу на счетчик 2 импульсов , с генератора 1. Сигналом с другого выхода триггер 8 разрешает
50
55
через узлы 11 выдачу первых синхроимпульсов на регистр 5. С выхода регистра 5 сигиалы разрешени поступают в каждом канале на входы счетчик 27 адреса записи, триггера 24 готов ности, пам тей 22 и 23, снима их блокировку и перевод в рабочий режим . Триггер 7 готовности опорным первым синхроимпульсом, пришедшим после сигнала совпадени с выхода элемента 10 сравнени , вновь устанавливаетс в исходное состо ние, формиру на своем выходе импульсный сигнал который поступает на вход установки О счетчика 3 времени задержки , который подсчитывает тактовые импульсы с выхода генератора I, формиру тем самым код времени задержки поступлени первых синхроимпульсов относительно опорного первого синхросигнала.
Рабочий режим устройства обеспечивает запись и считывание информации в пам ти 22 и 23, поочередно на- капливак цих и считывающих массивы данных в объеме одного кадра информации .. Запись информации осуществл етс следующим образом.
Информационные сигналы в виде многоканального цифрового потока от группы источников информации на ин- форма1Щонный вход канала и через узел 44 подаютс на вход узла 29. На другие входы узла 29 поступают с выходов узлов 32 и 33 элементов И соответственно код времени задержки и код текущего номера кадра с выходо счетчика 3 и счетчика 26 кадров. Код текущего номера кадра формируетс счетчиком 26 путем подсчета первых синхросигналов, поступаемых через узел 45. Ввод кода текущего номера кадра в информационный поток осуществл етс узлом 29 в момент поступлени задержанного кадрового импульса с элемента 43 задержки, задержка в котором равна половине периода вторых синхроимпульсов. Ввод кода времени задержки осуществл етс узлом 29 в момент поступлени первого синхросигнала.
Сформированный информационный поток с выхода узла 29 записываетс в пам ти.22 и 23, которые работают в так называемом режиме качелей : обе пам ти работают в одном из двух ре- жимов - пока в одной накапливаетс информаци , из другой уже на;коплеи- иа информаци передаетс в ВМ, за
13
20
5
д
0
0
5
0
тем режимы работы -мен ютс на проти- в оположные.
Первые синхросигналы, поступающие на вход канала через узел 46, а также задержанные вторые синхросигналы с выхода элемента 43 задержки объедин ютс на элементе ИЛИ 36 и далее поступают на вход счетчика 27 адреса записи и входы элементов И-НЕ 41 и 42. Сигнал разрешени поступает на счетчик 27 адреса записи и снимает его блокировку по входу установки о. После этого счетчик 27 начинает формировать код адреса записи информации , который поступает с его выхода через узлы 34, 35, 30 и 31 на входы пам тей 22 и 23. Управление режимами записи и считывани осуществл етс сигналами с триггера 25 переполнени , работающего в счетном режиме от сигналов переноса счетчика 27.
После записи массива информации в объеме одного кадра триггер 25 закрывает входы узла 35 элемента И 39, элемента И-НЕ 42 и открьгоает входы узла 34, элемента И 38, элемента И- НЕ 41, обеспечива тем самым перевод пам ти 22 в режим записи путем подачи на него кода адреса записи и первых синхросигналов, а также подготавлива пам ть 23 дл режима счи- тьгоани . Кроме того, сигнал переноса подаетс на триггер 24 готовности, который при его поступлении формирует сигнал готовности канала к выводу информации в ВМ, который поступает на элемент И 18, который при наличии указанных сигналов формирует сигнал запроса ввода, поступающий через коммутатор 13 в ВМ. Ответом ВМ на сигнал запроса ввода вл етс сигнал разрешени ввода, поступающий на вход триггера 9 через коммутатор 12. Триггер 9 формирует сигнал строба считывани , который с его выхода поступает на элемент И 17, разреша прохождение через него импульсов считывани с генератора 1 импульсов на вход счетчика 4 адреса считывани . Сигнал строба считывани поступает в качестве управл ющего сигнала в ВМ через коммутатор 13, а также на второй вход элемента И 51 и вход триггера 53 управлени .
Сигналы кода адреса считывани с выхода счетчика 4 адреса считывани в зависимости от состо ни триггера 25 переполнени поступают через один
из элементов И 38 и 39 и один из узлов ЗП и 31 на вход той пам ти 22 и 23, котора работает в р ежиме считывани . Считываема информаци через коммутатор АО поступает через узел
47в ВМ. Кроме того, выход коммутатора 40 соединен с входом сумматора 21 контрольных разр дов, контрольные разр дь в котором вычисл ютс дополнением до нечетности передаваемых информационных сообщений Сформированные контрольные разр ды через узел
48поступают в ВМ.
По окончанию режима считывани счетчик 4 адреса считывани формирует сигнал переноса, который возвращает триггер 9 в исходное положение и снимает сигнал строба считывани . По заднему фронту указанного сигнала
сбрасьгеаютс триггеры 24 готовности во всех каналах. Это, в свою очередь, приводит к прекращеншэ фop иpoвaни сигнала запроса ввода на выходе элемента И 18. При прекращении сигнала с выхода элемента И В ВМ снимает
сигнал разрешени ввода и описанный процесс считывани и 1звода информации в ВМ повтор етс с момента формировани на выходе элемента И 18 очередного сигнала запроса ввода.
Устройство обладает возможностью по инициативе ВМ производить в каждом канале селективную синхронизацию только части информации, вводимой в ВМ. Дл этого используетс счетчик 28 каналов, пам ть 20, элемент И 37 и узел 50. Управл юща информаци , содержаща адреса каналов и признаки юс передач,, поступает от ВМ через узел 49 в пам ть 20. При вводе информации в ВМ производитс считывание признаков передачи каналов из пам ти 20 по адресам, поступающим с выхода счетчика 28 каналов при наличии сигнала строба считывани . Формирование кода адреса осуществл етс от сигналов тактовой частоты считывани , получаемък с выхода элемента И 17. Считанные с выхода пам ти 20 признаки передачи каналов стробируютс на элементе И 37 сигналами тактовой частоты считывани и через узел 50 ввод тс в ВМ.
В нормальном рабочем режиме триггер 53 управлени установлен в исходное состо ние передним фронтом сигнала строба считывани с выхода триггера 9. При этом сигналь: с выхода триггера 53 блокируют выход
12
592746
коммутатора 58, запреща вьщачу на ВМ сигнала Запрос аварийного ввода , и открывают элементы И 55 и 56. Счетчик 52 интервалов, имеющий коэффициент счета, равный количеству каналов, формирует код номера интервала и выдает его на вход дешифратора 54, который поочередно формирует на своих выходах стробируюJQ щие сигналы. Длительность сигналов равна длительности интервалов между кадровыми синхросигналами, поступающих на счетчик 52 с выхода элемента ИЛИ 14. Указа:нные .-стробирующие сигна )5 лы с выхода дешифратора 54 поочередно открывают элементы И групп 55-и
56, которые соответственно своими выходами включены попарно на входы установки 1 и О соответствующих разр дов регистра 57 готовности. На входы элементов И групп 55 и 56 по-- даютс также соответственно сигнал с вьпсода элемента 10 сравнени и суммарный поток кадровых синхроимпульсов с выхода элемента ИЛИ 14.
В результате разр ды регистра 57 устанавливаютс в то или иное положение в зависимости от длительности измер емого интервала. Значени разр дов регистра 57 сохран ютс неизменными в течение периода следовани истока кадровых синхроимпульсов. В слзгчае возникновени аварийного режима работы (т.е. в случае временного перекрыти сигнала строба считывани с выхода триггера 9 с ближайшим кадровым синхросигналом, что посто нно определ етс элементом И 5l) триггер 53 управлени , второй вход которого подключен к выходу элемента И 51, переводитс в противоположное состо ние, блокиру по первому входу элементы И групп 55 и 56 и открыва выход коммутатора 58.
С этого момента коммутатор 58 по адресам, определ емым кодом с выхода счетчика 52, начинает поразр дное считывание содержимого регистра 57 до по влени ближайшего Сигнала с логическим уровнем 1. Этот сигнал с выхода коммутатора 58 вводитс по шине Запрос аварийного ввода в ВМ, котора отвечает на него сигналом разрешени ввода, поступающим на вход триггера 9 через коммутатор 12. Триггер 9 формирует сигнал строба считывани , передним фронтом которого триггер 53 вновь пере .7
водитс в исходное состо ние. Таким образом, устройство по вводу информации в ВМ оказываетс прив занным к новой опорной точке и далее продолжает работу в нормальном рабочем режиме с формированием сигнала запроса ввода с выхода элемента И 18. Указанный процесс цикловой синхронизации устройства осуществл етс без потерь времени на поиск такого интервала времени, длительность jcoToporo достаточна дл ввода информации в ВМ.
.Таким образст, в отличие от известного предлагаемое устройство осуществл ет в рабочем режиме непрерывный контроль длительности временньк интервалов мезкду соседними кадровыми импульсами; вы вление аварийных ситуаций ;В процессе ввода информации в ВМ, возникающих из-за временных смещений кадровых импульсов относительно друг друга , формирование сиг- йала запроса аварийного ввода в ВМ. Объем потерь информации при этом сокращаетс в число раз, равное коли- -честву каналов в данном устройстве.
Claims (1)
- Формула изобретениМногоканальное устройство дл сопр жени источников информации с вычислительной машиной по основному авт.св. № 1116423, отличаю- щ е е с тем, что, с целью повьше- ни надежности за счет снижени потерь информации, в него введены две5927Д8группы элементов И, п тый элемент И, четвертый триггер, четвертый снетчик, дешифратор, третий регистр и третий коммутатор, причем выход третьего 5 коммутатора подключен к входу запроса аварийного ввода вычислительной машины, при этом выход элемента ИЛИ соединен со счетным входом четвертого счетчика и с первыми входами п 10 того элемента И и элементов И первой группы, выходы которых соединены с соответствующей группой нулевых входов третьего регистра, группа выхо-г дов которого соединена с группой инt5 формационных входов третьего коммутатора , первый управл ющий вход которого соединен с еданичньм входом четвертого триггера, нулевой вход которого соединен с выходом третьего20 триггера и с вторым входом п того элемента И, выход которого соединен с единичным входом четвертого триггера, нулевой выход которого соединен с вторыми входами элементов И первой5 группы и с первыми входами элементов И второй группы, выходы которых соединены.с соответствующей группой единичных входов третьего регистра, выход элемента сравнени соединен сQ вторыми входами элементов И второй группы, третьи входы которых соеди- нены с третьими входами соответствующих элементов И первой грутщы и с соответствующими выходами дешифратора вход которого соединен с выходом четвертого счетчика и с вторым зшравл - ющим входом третьего коммутатора.5
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853866170A SU1259274A1 (ru) | 1985-03-06 | 1985-03-06 | Многоканальное устройство дл сопр жени источников информации с вычислительной машиной |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853866170A SU1259274A1 (ru) | 1985-03-06 | 1985-03-06 | Многоканальное устройство дл сопр жени источников информации с вычислительной машиной |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1116423 Addition |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1259274A1 true SU1259274A1 (ru) | 1986-09-23 |
Family
ID=21166610
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU853866170A SU1259274A1 (ru) | 1985-03-06 | 1985-03-06 | Многоканальное устройство дл сопр жени источников информации с вычислительной машиной |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1259274A1 (ru) |
-
1985
- 1985-03-06 SU SU853866170A patent/SU1259274A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР №1116423, кл. G 06 F 3/04, 1983. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1259274A1 (ru) | Многоканальное устройство дл сопр жени источников информации с вычислительной машиной | |
SE7408016L (ru) | ||
SU1381523A2 (ru) | Многоканальное устройство дл сопр жени источников информации с вычислительной машиной | |
SU1437870A2 (ru) | Многоканальное устройство дл сопр жени источников информации с вычислительной машиной | |
SU1116423A1 (ru) | Многоканальное устройство дл сопр жени источников информации с вычислительной машиной | |
SU974365A2 (ru) | Устройство ввода информации в ЭВМ | |
SU1156053A1 (ru) | Устройство дл ввода информации от двухпозиционных датчиков | |
SU734662A1 (ru) | Устройство дл приема информации | |
SU1509914A1 (ru) | Устройство дл ввода информации | |
SU1238088A1 (ru) | Устройство дл сопр жени электронно-вычислительной машины с абонентом | |
RU2006920C1 (ru) | Устройство приоритетных прерываний | |
SU1193672A1 (ru) | Числоимпульсный квадратор | |
SU1264206A1 (ru) | Устройство коммутации дл систем многоканального контрол и управлени | |
SU1084794A1 (ru) | Устройство дл обслуживани запросов в пор дке поступлени | |
SU1291994A1 (ru) | Устройство дл сопр жени вычислительной машины с каналом св зи | |
SU1418715A1 (ru) | Устройство переменного приоритета | |
JP2697552B2 (ja) | 符号誤り検出回路 | |
SU1129600A1 (ru) | Устройство дл сопр жени датчиков с ЭВМ | |
SU798785A1 (ru) | Устройство дл вывода информации | |
SU1236488A1 (ru) | Устройство дл регистрации состо ний контролируемого блока | |
SU1084775A1 (ru) | Устройство дл ввода информации | |
SU1732332A1 (ru) | Устройство дл контрол многоканальных импульсных последовательностей | |
SU1679498A1 (ru) | Устройство дл подключени источников информации к общей магистрали | |
SU1298750A1 (ru) | Устройство дл обнаружени сост заний в синхронизируемых дискретных блоках | |
SU1666964A1 (ru) | Устройство дл измерени частоты вращени |