SU1509914A1 - Устройство дл ввода информации - Google Patents

Устройство дл ввода информации Download PDF

Info

Publication number
SU1509914A1
SU1509914A1 SU874333252A SU4333252A SU1509914A1 SU 1509914 A1 SU1509914 A1 SU 1509914A1 SU 874333252 A SU874333252 A SU 874333252A SU 4333252 A SU4333252 A SU 4333252A SU 1509914 A1 SU1509914 A1 SU 1509914A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
inputs
output
outputs
information
Prior art date
Application number
SU874333252A
Other languages
English (en)
Inventor
Эльянур Валиахмедович Ахмадеев
Дмитрий Валентинович Беляев
Original Assignee
Предприятие П/Я А-1758
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1758 filed Critical Предприятие П/Я А-1758
Priority to SU874333252A priority Critical patent/SU1509914A1/ru
Application granted granted Critical
Publication of SU1509914A1 publication Critical patent/SU1509914A1/ru

Links

Landscapes

  • Complex Calculations (AREA)

Abstract

Изобретение может быть использовано в системах обработки многоканальной информации, поступающей в цифровую ЭВМ от несинхронизированных между собой источников информации (датчиков). Целью изобретени   вл етс  повышение достоверности вводимой информации. Устройство содержит первый коммутатор 3, второй коммутатор 10, формирователь 9 режима прерывани , усилитель 6, блок 2 управлени , регистр 5, ключ 8, блоки 1 стробировани , блоки 4 счета и группу 7 ключей. Информаци  от датчиков через блоки 1 и коммутатор 3 поступает на входы блоков 4 счета. При переполнении какого-либо блока 4 и разрешающем сигнале в регистре 5 формирователь 9 обеспечивает процедуру прерывани  программы с адресом вектора, определ емым приоритетом переполненного блока 4 счета. Блоки 4 и регистр 5 через группу ключей, ключ 8 и коммутатор 10 программно-доступны ЭВМ дл  записи и дл  чтени . Коммутатор 3 позвол ет за счет сокращени  числа каналов счета увеличить разр дность счета по одному или нескольким каналам. Усилитель 6 позвол ет использовать в р де режимов блоки 4 счета в качестве регистров дл  управлени  внешними устройствами. Блок 2 управлени  синхронизирует работу блоков устройства с сигналами управлени  от ЭВМ. 5 з.п. ф-лы, 7 ил.

Description

информации. Устройство содержит первый коммутатор 3. второй коммутатор 10, формирователь 9 режима прерывани , усилитель 6, блок 2 управлени , регистр 5, ключ 8, блоки 1 стробиро- вани , блоки 4 счета и группу 7 ключей . Информаци  от датчиков через блоки 1 и коммутатор 3 поступает на входы блоков 4 счета. При переполнении какого-либо-блока 4 и разрешающем сигнале в регистре 5 формирователь 9 обеспечивает процедуру прерывани  программы с адресом вектора, определ емым приоритетом переполнен
ного блока 4 счета. Блоки 4 и регистр 5 через группу ключей, ключ 8 и ком- муматор 10 программно-доступны ЭВМ дл  записи и дл  чтени . Коммутатор 3 позвол ет за счет сокращени  числа каналов счета увеличить разр дность счета по одному или нескольким каналам . Усилитель 6 позвол ет использовать в р де режимов блоки 4 счета в качестве регистров дл  управлени  внешними устройствами. Блок 2 управлени  синхронизирует работу блоков устройства с сигналами управлени  от ЭВМ. 5 з.п. ф-лы, 7 ил.
Изобретение относитс  к вычислительной технике и может быть использовано в системах обработки многоканальной информации, поступающей в цифровую электронно-вычислительную машину от несинхронизированных между собой источников информации (датчиков ) .
Цель изобретени  - повышение достоверности вводимой информации.
На фиг. 1 приведена структурна  схема устройства; на фиг. 2 - структурна  схема блока стробировани  и временные диаграммы его работы; на фиг. 3 - структурна  схема блока счета; на фиг. 4 - структурна  схема формировател  режима прерывани ; на фиг. 5 - схема блока обработки прерывани ; на фиг. 6 - структурна  схема блока управлени ; на фиг. 7 - временные диаграммы работы блока управлени .
Устройство (фиг. 1) содержит блоки 1 стробировани , блок 2 управлени , первый коммутатор 3, блоки 4 счета, первый-регистр 5, усилитель 6, группу 7 ключей, первый ключ 8, формирователь 9 режима прерывани  и второй коммутатор 10.
На фиг. 1 позици ми 11-52 обозначены , входы и выходы блоков и устройства . . Блок 1 стробировани  (фиг. 2) содержит первый 53 и второй 54 элементы PLTH-HE.
Блок 4 счета (фиг. 3) содержит первый 55 и второй 56 инверторы, первый элемент И-НЕ 57, второй регистр 58, счетчик 59, блок 60 сравнени .
5
0
5
0
третий инвертор 61, первый элемент
И 62, второй ключ 63 и одновибратор 64.
Блок 4 счета имеет входы и выходы 65-80.
Формирователь 9 режима прерывани  (фиг. 4) содержит четвертый инвертор 81, блоки 82 обработки прерывани , число которых равно числу блоков 4 счета в устройстве, второй элемент И-НЕ 83, второй элемент И 84, шифратор 85 и третий ключ 86.
Формирователь 9 режима прерывани  имеет входы и выходы 87-97.
Блок 82 обработки прерывани  (фиг. 5) содержит третий элемент И 98., третий элемент ИЛ11-НЕ 99, первый 100 и второй 101 триггеры, третий элемент И-НЕ 102 и четвертый элемент И 103.
Блок 2 управлени  (фиг. 6) содержит первый 104, второй 105 и третий 106 формирователи, селектор 107 адреса , первый элемент ИЛИ 108, третий регистр 109, четвертый 110 и п тый 111 элементы И-НЕ, элемент 112 держки, п тый инвертор 113, второй 114 и третий 115 элементы ИЛИ, п тый 116 и щестой 117 элементы И, первый 118,-шторой 119, третий 120 0 и четвертый 121 демультиплексоры, шестой элемент И-НЕ.122 и четвертый формирователь 123.
Элементы блока 2 управлени  имеют входы и выходы 124-141,
0
5
Устройство работает следующим образом,
Импульсные сигналы датчиков,, поступающие на информационные входы 52
устройства, через блоки 1 стробирова- ни  и коммутатор 3 поступают на счетные входы 32 блоков 4 счета. В процессе счета импульсов на выходах 35 переполнени  блоков 4 счета по вл ютс  сигналы, которые поступают на первые входы 18 коммутатора 3 и на информационные входы 39 формировател  9 режима прерывани . Формирователь 10 ка 4 счета или по адресу регистра 5
9 режима прерывани  по получении этого сигнала с выхода любого блока 4 счета и при наличии разрешающего сигнала на соответствующем этому блоку выходе регистра 5 вырабатывает сигнал требовани  прерывани  программы, который через блок 2 управлени  поступает на шины 16 сиг- .налов управлени . Требуема  разр дность дл  счета информации с того или иного датчика обеспечиваетс  с помощью коммутатора 3. Если коммутатор 3 обеспечивает прохождение на счетный вход 32 каждого блока 4 счета с игнала с соответствующего информационного входа 52 устройства, то получаетс  режим многоканального счетчика с равным числом разр дов в каждом канале счета. Если коммутатор
3обеспечивает прохождение на счет- ньш вход 32 какого-либо блока 4 счет сигнала с выхода 35 переполнени  другого блока 4 счета, то получаетс  режим счетчика с меньшим числом каналов , но с большей разр дностью в соответствующем канале. Если коммутатор 3 обеспечивает непрохождение
на счетный вход 32 какого-либо блока
4счета сигнала ни с первого 18, ни с второго 19 входов коммутатора 3, ;то в соответствующем канале получа- ,етс  режим регистра дл  записи,
хранени  и считывани  информации. На фиг. 1 изображен коммутатор 3 в случае многоканального счетчика с равным числом разр дов в каждом канале счета.
Информационные выходы 36 блока 4 счета подключены к информационным входам 41 группы 7 ключей и входам усилител  6. Выходы усилител  6  вл ютс  выходами 46 устройства дл  управлени  внешними интерфейсными устройствами , которые могут быть подключены к выходам каналов, установленных коммутатором 3 в режим регистра дл  хранени , записи и считывани  информации. Выходы регистра 5, кроме стробируюизнх входов 40 формировател 
9 режима прерывани , соединены с информационными входами 43 ключа 8 Управл ющие входы 42 группы 7 ключей и ключа 8 подключены к второй группе выходов 21 блока 2 управлени . При обращении ЭВМ через адресные шины 14 и шины 16 сигналов управлени  устройства по адресу какого-либо бло0
дл  считывани  информации блок 2 управлени  устанавливает на соответствующем этому адресу выходе 21 второй группы выходов нулевой уровень сиг-
5 нала, разрешающий прохождение сигналов с информационных входов 41 соответствующего ключа 7 или с информационных входов 43 ключа 8 на информационные входы 47 коммутатора 10. Од0 новремелно блок 2 управлени  устанавливает нулевой уровень сигнала на своем первом выходе 26, соединенном с входом 48 управлени  коммутатора 10, разреша  прохождение сигнала с
5 информационных входов 47 коммутатора 10 через канальные входы-выходы 49 коммутатора 10 и шины 51 данных устройства в ЭВМ. Кроме того, нулевой уровень сигнала на первом выходе 26 блока 2 управлени  устанавливаетс  также и при выдаче адреса векторга прерывани  с информационных выходов 45 формировател  9 режима прерывани  через коммутатор 10 и шины 51 данных устройства в ЭВМ. Все остальное врем  информаци  с шин 51 данных через канальные входы-выходы 49 коммутатора 10 передаетс  на входы 50 коммутатог ра 10, соединенные с информационными входами 34 регистра 5 и информационными входами 29 блоков 4 счета. Входы 31 управлени  предустановкой блоков 4 счета и регистра 5 подключены к четвертой rpyntie выходов 23 блока 2 управлени . При обращении ЭВМ через адресные шины 14 и шины 16 сигналов управлени  устройства по адресу какого-либо блока 4 счета или по адресу регистра 5 дл  записи информации блок 2 управлени  устанавливает на соответствующем этому адресу выходе 23 четвертой группы выходов нулевой уровень сигнала, разрешающий запись. Вход 28 обнулени  каждого блока 4 счета подключен к соответствующему выходу 20 первой группы выходов блока 2 управлени . При обращении ЭВМ через адресные шины 14 и шины 16 сигналов управлени 
5
0
5
0
5
7 15
устройства по адресу какого-либо блока 4 счета дл  считывани  информации .блок 2 управлени  вьфабатьшает на соответствующем этому адресу выходе 20 первой группы выходов нулевой уровень сигнала. Длительность этого сигнала определ етс  интервалом между окончанием импульса считывани  и о кончанием текущего обращени  ЭВМ к соответствующему блоку 4 счета. Это позвол ет исключить возможную потерю входных импульсов, пришедших в интервале времени между окончанием
считывани  информации и началом обну- лени  (в случае применени  обнулени )
Блок 2 управлени  предусматривает возможность работы блоков 4 счета без обнулени , при этом на всех выходах 20 первой группы вьгходов блока 2 уп- равлени  устанавливаетс  неизменный единичный уровень сигнала. Управл ющий вход 11 каждого блока 1 стробиро- вани  подключен к соответствующему
выходу 22 третьей группы выходов бло- 25 ровани  его выходной сигнал не pea-
ка 2 управлени . При .обращении ЭВМ через адресные шины 14 и шины 16 сигналов управлени  устройства по адресу какого-либо блока 4 счета дл  записи или считывани  информации блок ЗО 2 управлени  вырабатывает на соответствующем этому адресу выходе 22 треть- .ей группы выходов нулевой уровень сигнала. Блок 1 стробировани  во врем  действи  этого уровн  сигнала на управл ющем входе 11 запрещает по вление на счетном входе 32 соответствующего блока 4 счета положительного перепада уровн  сигнала, вызывающего изменение информации в блоке 4 счета, смеща  по вление этого перепада как минимум до окончани  стробирующего , сигнала. Начальный сброс устройства по включению питани  производитс  с помощью сигнала поступающего с шин 16 сигналов управлени  на второй выход: 27 блока 2 управлени , соединенный с входом 33 обнулени  регистра 5, вторыми входами 30 обнулени  блоков 4 счета и входом 38 обнулени  формировател  9 режима прерывани . При этом регистр 5 обнул етс , запреща  устройству вырабатывать сигнал требовани  прерывани  программы. Шины 16 сигналов управлени  св заны с блоком 2.
гирует только на отрицательный пере- пад уровн  сигнала на информационном входе 12, смеща  ответную реакцию на это изменение до момента прихода положительного перепада уровн  сигнала на управл ющий вход 11 блока 1 стробировани .
Блок 4 счета может работать в двух режимах, определ емых уровнем сигнала на входе 78 управлени  ключа 63 и входе 80 запрета одновибратора 64. Если этот уровень нулевой, то блок 4 счета работает в режиме без обратной св зи, т.е. основанием счета блока 4 счета  вл етс  основание счета счетчика 59 (двоичного). Если этот уровень единичный, то блок 4 счета работает в. режиме с обратной св зью, т.е. основание счета блока 4 счета определ етс  числом, записанным в регистр 58.
Блок 4 счета работает следующим образом.
По включении питани  на второй вход 30 блока 4 счета поступает по- 0 ложительный импульс, обнул ющий счетчик 59 и регистр 58. Во врем  обращени  ЭВМ по адресу регистра 58 дл  записи информации на входе второго инвертора 56 устанавливаетс  нулевой
35
40
45
управлени  через его вторую группу 15 уровень сигнала, по переднему фронту
входов и шестую группу выходов 25.которого в регистр 58 записываю-Гс 
При отсутствии обращени  ЭВМ поданные с информационных входов 29
адресу соответствующего блока 4 сче-блока 4 счета. Сигналы с выходов ре8
ни  подаетс 
та на управл ющий вход 11 блока 1 стробировани  йоступает сигнал единичного уровн , устанавливающий на выходе первого элемента ИЛИ-НЕ 53 нулевой уровень сигнала. При этом на выход блока 1 стробировани  проходит инвертированный сигнал с его информационного входа 12. При обращении ЭВМ по адресу соответствующего блока 4 счета на управл ющий вход 11 блока 1 стробировани  поступает сигнал нулевого уровн . При этом, если на информационный вход 12 блока 1 стробирова- сигнал единичного уровн , то на выходе первого элемента ИЛИ-НЕ 53 устанавливаетс  тоже единичный уровень сигнала, запрещающий положительный перепад уровн  сигнала на выходе блока 1 стробировани  при отрицательном перепаде уровн  сигнала на информационном входе 12 блока, т.е. при нулевом уровне сигнала на управл ющем входе 11 блока 1 стробиО
гирует только на отрицательный пере- . пад уровн  сигнала на информационном входе 12, смеща  ответную реакцию на. это изменение до момента прихода положительного перепада уровн  сигнала на управл ющий вход 11 блока 1 стробировани .
Блок 4 счета может работать в двух режимах, определ емых уровнем сигнала на входе 78 управлени  ключа 63 и входе 80 запрета одновибратора 64. Если этот уровень нулевой, то блок 4 счета работает в режиме без обратной св зи, т.е. основанием счета блока 4 счета  вл етс  основание счета счетчика 59 (двоичного). Если этот уровень единичный, то блок 4 счета работает в. режиме с обратной св зью, т.е. основание счета блока 4 счета определ етс  числом, записанным в регистр 58.
Блок 4 счета работает следующим образом.
По включении питани  на второй вход 30 блока 4 счета поступает по- 0 ложительный импульс, обнул ющий счетчик 59 и регистр 58. Во врем  обращени  ЭВМ по адресу регистра 58 дл  записи информации на входе второго инвертора 56 устанавливаетс  нулевой
5
0
5
уровень сигнала, по переднему фронту
гистра 58 поступают на вторую группу входов 75 блока 60 сравнени , на первую группу входов 74 которой приход т сигналы с информационных выходов
72счетчика 59. По мере подсчета счетчиком 59 поступающих на счетный вход 32 блока 4 .счета импульсов наступает момент, когда код на группе входов 74 блока 60 сравнени  становитс  равным коду на второй группе его входов 75. При этом на выходе блока 60 сравнени  устанавливаетс  единичный уровень сигнала. Во врем  действи  следующего отрицательного импульса на счетном входе 32 блока 4 счета на выходе первого элемента И 62 формируетс  положительный импульс. Если блок 4 счета работает
в режиме с обратной св зью, то этот импульс проинвертированный поступает на выход 35 переполнени  блока 4 счета , а также по заднему фронту этого импульса одновибратор 64 вырабатывает короткий отрицательный импульс, обнул ющий счетчик 59. И далее цикл повтор етс .
Если блок 4 счета работает в режиме без обратной св зи, то нулевой уровень на входе 80 запрета одновиб- ратора 64 устанавливает на выходе од- новибратора неизменный единичный уровень .сигнала и нулевой уровень на входе 78 управлени  ключа 63 определ ет прохождение на выход 35 перепол- нени  блока 4 счета сигнала с выхода
73переполнени  счетчика 59. В этом режиме возможно использование регистра 58 в качестве регистра дл  записи, хранени  и считывани  инфор- мации и дл  работы через усилитель
6 на выходы 46 устройства дл  управлени  внешними интерфейсными устройствами .
Формирователь 9 режима прерывани  при наличии разрешающего нулевого уровн  сигнала хот  бы на одном из своих стробирующих входов 40 и с приходом нулевого уровн  сигнала на соответствующий информационный вход 39 вырабатывает сигнал требовани  программы на выходе второго элемента П-НЕ 83 единичным уровнем. В ответ на этот сигнал на входы 91 считывани  блоков 82 обработки прерывани  поступает сигнал единичного уровн , по переднему фронту которого ус- .танавливаетс  нулевой уровень сигна- лов на информационных выходах 94
0
0 5
0
0
блоков 82 обработки прерывани , которые вызывают сигнал требовани  .прерывани  программы. На выз4одах шифратора 85 (приоритетный) устанавливаетс  код того входа шифратора, у которого нулевой уровень сигнала.. Если этот уровень сигнала присутствует на нескольких входах, то на выходе шифратора 85 устанавливаетс  код наиболее приоритетного из них. Выходы шифратора 85. подключенные к- части информационных входов 97 ключа 86 определ ют часть разр дов адреса вектора прерывани . Оставша с  часть разр дов определ етс  посто нным единичным или нулевым уровнем сигнала, устанавливаемым с помощью перемычек. Адрес вектора прерывани  поступает на информационные выхода 45 формировател  9 режима прерывани  только при наличии нулевого уровн  сигнала на выходе второго элемента И 84. Этот уровень по в.п етс  в ответ на приход сигнала единичного уровн  на вход 87 предоставлени  прерывани  наиболее приоритетного блока 82 обработки, прерывани  в случае выдачи формирователем 9 режима прерывани  сигнала требовани  прерывани  программы. Если формирователь 9 режима-прерываний не вырабатывал сигнала требовани  прерывани  программы, то сигнал единичного уровн , пройд  последовательно от входа 87 сигнала предоставлени  прерывани  до выхода 95 сигнала предоставлени  прерывани  через все блоки 82 обработки прерывани , поступает на первый из выходов 44 служебных сигналов формировател  9 режима прерывани .
Начальный сброс по включению питани  блока 82 обработки прерывани  производитс  с помощью сигнала нулевого уровн , поступающего на вход 88 обнулени  блока 82 обработки прерывани . При этом обнул етс  первый 100 и второй 101 триггеры. При наличии нулевого уровн  сигнала на стробирующем входе 89 и с приходом на информационный вход 90 блока 82 обработки прерывани  сигнала нулевого уровн  на выходе третьего элемента ИЛИ-НЕ 99 формируетс  положительный перепад уровн  сигнала, по которому устанавливаетс  первый триггер 100. При этом на выходе 92 сигнала требовани  прерывани  по вл етс  нулевой уровень сигнала. По положи11150
тельному перепаду уровн  сигнала на входе 91 считывани  блока 82 обработки прерывани  устанавливаетс  второй триггер 101. При этом на информацион- ном выходе 94 блока 82 обработки прерывани  по вл етс  нулевой уровень сигнала. Положительный импульс с входа 87 сигнала предоставлени  прерывани  блока 82 обработки преры- вани  проходит проинвертированным на синхровыход 93 блока 82 обработки прерывани  и через третий элемент И 98 на обнул ющий вход первого триггера 100. По переднему фронту этого сигнала первый триггер 100 обнул етс  и на выходе 92 сигнала требовани  прерывани  блока 82 обработки прерывани  устанавливаетс  единичный уровень сигнала. Если на стробирую- щий 89 или информационный 90 входы блока 82 обработки прерывани  не приходит сигнал нулевого уровн , то первый 100 и,второй 101 триггеры не устанавливаютс  и положительный им- пульс с входа 87 сигнала предоставлени  прерывани  блока 82 обработки прерывани  проходит через четвертый элемент И 103 на выход 95 сигнала предоставлени  прерывани ..
Блок 2 управлени  работает следующим образом.
Каждое обращение ЭВМ к какому-либо устройству начинаетс  с адресной части. При этом на первую группу вхо- дов 13 блока 2 управлени  поступают разр ды адреса. Причем младшие раз- р ды адреса через первый формирова- тель 104 поступают на информационные входы 130 младших разр дов регистра 109, а старшие разр ды адреса через второй входной формирователь 105 проход т на входы селектора 107.адреса . При обращении ЭВМ по одному из адресов предлагаемого устройства на информационном входе 131 старшего разр да регистра 109 устанавливаетс  единичный уровень сигнала. Адресна  часть цикла обращени  ЭВМ сопровождаетс  активным уровнем сигнала на одном из входов второй группы входов 15 блока 2 управлени . Этот сигнал поступает на второй выход 125 третьего формировател  106 единичным уровнем . По вление этого уровн  сигнала, прошедшего через первый элемент ИЛИ 108, на входе 133 обнулени  регистра 109 снимает обнуление этого регистра. Запись в регистр 109 проис-
с ю 15 20 25 30
5 0
0
5
12
ходит по положительному перепаду уровн  сигнала на первом выходе 124 : третьего формировател  106. Кроме того,пока на первом выходе 124 третьего формировател  106 присутствует единичный уровень сигнала,не произойдет обнулени  регистра 109. Выходы 134 младших разр дов регистра 109 подключены к адресным входам 137 первого 118, второго 119, третьего 120 и четвертого 121 демультиплексо- ров. Сигнал с информационного входа 138 демультиплексора проходит на тот выход демультиплексора, код которого установлен на его адресных входах 137. На пр мом выходе 135 старшего разр да регистра 109 при обращении ЭВМ по одному из адресов предлагаемо- iro устройства устанавливаетс  единичный уровень сигнала. При выводе информации из ЭВМ в устройство на п том выходе 128 третьего входного формировател  106 по вл етс  положительный импульс, который проходит через п тый элемент И-НЕ 111 и проинвер- тированным через четвертый демульти- плексор 121 поступает на соответствующий выход 23 четвертой группы выходов блока 2 управлени , разреша  запись или в счетчик 59, или в регистр 58 одного из блоков 4 счета, или в регистр 5. При вводе информации в ЭВМ из устройства на третьем выходе 126 третьего формировател  106 по вл етс  положительный импульс. Этот импульс проходит через четвертый элемент И-НЕ 110 и проинвертированным через второй демультиплек- сор 119 поступает на соответствующий выход 21 из второй группы выходов блока 2 управлени , разреша  прохождение соответствующей информации через один из ключей 7 или через ключ 8,
Блок 2 управлени  может работать в двух режимах, определ емых уровнем, сигнала на втором входе третьего элемента ИЛИ 115. Если этот уровень нулевой, то блок 2 управлени  работает с задержкой, т.е. при вводе информации в ЭВМ из счетчика 59 какого-либо блока 4 счета блок 2 управлени  формирует синхросигнал на первом входе 139 формировател  123 с задержанным задним фронтом по сравнению с задним фронтом входного сигнала на третьем выходе 126 третьего формировател  106. Причем величина :задержки определ етс  длительностью формируемого сигнала сброса на соответствующем выходе 20 первой группы выходов блока 2 управлени  и обеспечиваетс  элементом 112 задержки. Если уровень сигнала на втором входе третьего элемента ИЛИ 115 единичный, то блок ;2 управлени  работает без задержки, т.е. на выходах 20 первой группы выходов не формируетс  сигнал сброса, а на первом входе 139 формировател  123 задний фронт сигнала совпадает с задним фронтом входного сигнала на третьем выходе 126 третьего формировател  106. Сигнал сброса на выходах 20 первой группы выходов блока 2 управлени  формируетс  только при считывании информации из счетчиков 59 блоков 4 счета. В режиме записи или при считывании информахщи по другим адресам устройства этот сигнал не формируетс . Сигнал стробировани  формируетс  на одном из выходов 22 третьей группы выходов блока 2 управлени  при обращении ЭВМ к счетчику 59 .какого-либо блока 4 счета.
Стробирование информации на счетных входах блоков 4 счета позвол ет исключить возможность передачи в ЭВМ недостоверной информации о содержимом блока 4 счета, возникающую из-за несинхронизированности сигналов от источников информации (датчиков) и сигналов, управлени  от ЭВМ.
Формирование дл  счетчика 59 блока 4 счета обнул ющего сигнала, следующего сразу за импульсом считывани  в едином стробирующем сигнале, позвол ет исключить потери входных импульсов 5 в случае применени  обнулени . Введение в устройство регистра 5 и ключа 8 позвол ет запрещать формирование сигнала требовани  прерывани  программы при переполнении какого-либо одного или нескольких блоков 4 счета, что необходимо, например , при начальной загрузке адресов программ обслуживани  прерывани по адресам векторов. Введение в блок 4 счета регистра 58 и информационных входов, подключенных через коммутато 10 к шинам данных, позвол ет измен т основание счета блока 4 счета, а ;также использовать блоки 4 счета и в качестве регистров дл  записи, хранени  и считывани  информации. Введение в устройство усилител  6 позвол ет использовать блоки счета в
5
о
о
5
5
качестве регистров дл  управлени  Внешними интерфейсными устройствами. Таким образом, введение в устройство перечисленных признаков позвол ет повысить достоверность вводимой информации за счет исключени  передачи ложной информации и потери входных импульсов, а также позвол ет расширить функциональные возможности устройства за счет обеспечени  маскировани  сигнала требовани  прерывани  программы, возможности изменени  ос-, новани  счета входных импульсов, . обеспечени  возможности использовани  регистров устройства в качестве оперативного запоминающего устройства и в кач естве регистров дл  управлени  внешними устройствами.

Claims (6)

1. Устройство дл  ввода информации , содержащее блоки стробировани , первый и второй коммутаторы, блоки счета, блок управлени  и формирователь режима прерывани , выходы первого коммутатора соединены со счетными входами блоков счета, выходы переполнени  которых соединены с первыми входами первого коммутатора и с ун- формационными входами формировател  режима прерывани , информационные выходы которого соединены с выходами группы ключей и с информационными входами второго коммутатора, канальные входы - выходы которого  вл ютс  входами-выходами устройства, вход управлени  второго коммутатора соединен с первым выходом блока управлени , перва  группа входов которого  вл етс  адресными входами устройства, втора  группа входов блока управлени   вл етс  управл ющими входами устройства , перва  группа выходов блока управлени  соединена с входами обнулени  блоков счета, втора  группа выходов блока управлени  соединена с управл ющими входами группы ключей, треть  -группа выходов блока управлени  соединена с управл ющими входами блоков стробировани , п та  группа выходов блока управлени  соединена с входами служебных сигналов формировател  режима прерывани , отличающеес  тем, что, с целью ;повышени  достоверности вводимой ин- 1формации, в устройство введены первый регистр, усилитель, первый ключ, информационные входы блоков стробирова- ни   вл ютс  информационными входами устройства, выходы блоков стробирова- ни  соединены с вторыми входами первого коммутатора, четверта  группа выходов блока.управлени  подключена к входам управлени  предустановкой блоков счета и первого регистра, вход обнулени  которого соединен с вторы- iи входами обнулени  блоков счета, с входом обнулени  формировател  режима прерывани  и с вторым выходом блока управлени , треть  группа входов которого подключена к выходам служебных сигналов формировател  режима прерываний, стробирующие входы которого соединены с выходами первого регистра и с информационными входами первого ключа, управл ющий вход которого подключен к второй группе выходов блока управлени , выходы первого ключа подсоединены к информационным входам второго коммутатора, выходы которого соединены с информационными входами первого регистра и с информационными входами блоков счета, информационные выходы которых подключены к информационным входам группы ключей и к входам усилител , вькоды которого  вл ютс  первыми-управл ющими выходами устройства, шеста  группа выходов блока управлени   вл етс  . вторыми управл ющими выходами устрой - ства. I
2.Устройство по п. 1, отличающеес  тем, что блок стро- бировани  содержит первый и второй элементы ИЛИ-НЕ, первый вход первого элемента РШИ-НЕ  вл етс  управл ющим входом блока, выход первого элемента ИЛИ-НЕ подключен к первому входу второго элемента ИЛИ-НЕ, второй вход которого  вл етс  информа1 ;ионным входом блока, выход второго элемента КЛИ-НЕ соединен с вторым входом первого-элемента ИЛИ-НЕ и  вл етс  выходом блока.
3.Устройство по п. 1, отличающеес  тем, что блок счета содержит счетчик, второй регистр, блок сравнени , одновибратор, первый, второй и третий инверторы, первый элемент И-НЕ, первый элемент И, второй ключ, выход которого  вл етс 
выходом переполнени  блока, вход неинвертируемой информации второго ключа подключен к выходу переполнени  счетчика, вход инвертируемой инфор
5
0
5
0
5
0
мации подключен к информационному входу одновибратора и к выходу первого элемента И, первый вход которого соединен с выходом блока сравнени , перва  группа входов которого подключена к информационным выходам счетчика,  вл ющимис  половиной информационных вькодов блока, другой половиной которых  вл ютс  выходы второго регистра, соединенные с второй группой входов блока сравнени , вход обнулени  счетчика подключен к выходу первого элемента И-НЕ, первый вход которого  вл етс  входом обнулени  блока, второй вход первого элемента И-НЕ соединен с входом обнулени  второго регистра и с выходом первого инвертора, вход которого  вл етс  вторым входом обнулени  блока, вход управлени  предустановкой счетчика  вл етс  первым входом управлени  предустановкой блока, вторым входом управлени  предустановкой которого  вл етс  вход второго инвертора, выход которого подключен к входу записи второго регистра, информацион- ными входами блока  вл ютс  информационные входы второго регистра, подключенные к информационным входам счетчика, счетный вход которого соединен с входом третьего инвертора и  вл етс  счетным входом блока, выход третьего инвертора соединен с вторым входом первого элемента И, третий вход первого элемента И-НЕ подключен к выходу одновибратора, вход управлени  второго ключа соединен с входом запрета одновибратора и подключен к посто нному напр жению логического уровн .
4. Устройство по п. 1, отличающеес  тем, что формирователь режима прерывани  содержит бло45 ки обработки прерывани , четвертый инвертор,, второй элемент И-НЕ, второй элемент И, шифратор и третий ключ выходы которого  вл ютс  информационными вькодами формировател , группа
50 информационных входов третьего ключа соединена с выходами шифратора, остальные информационные входы третьего ключа подключены соответственно к шине логического нул  или логической
55 единицы, вход четвертого инвертора  вл етс  входом обнулени  формировател , выход четвертого инвертора подключен к входам обнулени  блоков обработки прерывани , информационные
171
и стробирующие входы которых  вл ютс  соответственно информационными и стробирующими входами формировател , входы считывани  блоков обработки прерывани   вл ютс  первым входом служебных сигналов формировател , вторым входом служебных сигналов которого  вл етс  вход сигнала предоставлени  прерывани  наиболее приори- тетного блока обработки прерывани , выход сигнала предоставлени  прерывани  каждого блока обработки прерывани , кроме наименее приоритетного, соединен с входом сигнала предостав- лени  прерывани  следующего по приортету блока, выход сигнала предоставлени  прерывани  наименее приоритетного блока  вл етс  первым выходом служебных сигналов формировател , вторым выходом служебных сигналов формировател   вл етс  выход второго элемента И-НЕ, входы которого подключены к выходам сигнала требовани  прерывани  блоков обработки прерыва- ни , синхровыходы которых соединены с входами второго элемента И, выход которого подключен к управл ющему входу третьего ключа и  вл етс  третьим выходом служебных сигналов формировател , входы приоритетного шифратора соединены с информационны- ми выходами блоков обработки прерывани  в соответствии с приоритетом
блоков.I
5. Устройство по п. 4, отличающеес  тем, что блок обработки прерывани  содержит третий и четвертый элементы И, третий элемент ИЛИ-НЕ, первый и второй триггеры, третий элемент И-НЕ, выход которого соединен с первым входом третьего элемента И и  вл етс  синхровходом блока, стробирующим и информационным входами которого  вл ютс  соответст- венно первый и второй входы третьего элемента ИЛИ-НЕ, выход которого подключен к синхровходу первого триггера , информационный и обнул ющий входы которого соединены с выходом треть его элемента И, второй вход которого  вл етс  входом обнулени  блока и соединен с обнул ющим входом второго триггера, информационный вход которого подключен к пр мому выходу пер- вого триггера, инверсный выход которого  вл етс  выходом сигнала требовани  прерывани  блока, входом считывани  которого  вл етс  синхровход
14
18
второго триггера, пр мой выход которого соединен с первым входом третьего элемента И-НЕ, второй вход которого  вл етс  входом сигнала предоставлени  прерывани  блока и подключен к первому входу четвертого элемента И, выход которого  вл етс  выходом сигнала предоставлени  прерывани  блока, информационным выходом которого  вл етс  инверсный выход второго триггера, соединенный с вторым входом четвертого элемента И.
6. Устройство по п. 1, о т л и - чающеес   тем, что блок управлени  содержит первый, второй и третий формирователи, селектор адреса, третий регистр, первый, второй, третий и четвертый демультиплексоры, первый, второй и третий элементы ИЛИ, ч твертый, п тый и шестой элементы И-НЕ, п тый инвертор, п тый и шестой элементы И, элемент задержки, четвертый фог1мирователь, входы первого и второго форм} рователей составл ют первую группу входов блока, второй группой входов которого  в л ют- с  входы третьего формировател , первый выход которого соединен с первым входом первого элемента ИЛИ и с синхровходом третьего регистра, вход обнулени  которого подключен к выходу первого элемента ИЛИ, вто()ой вход которого соединен с вторым выходом третьего формировател , выходы первого формировател  подключены к информационным входам младших разр дов третьего регистра, выходы младших разр дов которого соединены с адресными входами первого, второго, третьего и четвертого демультиплексоров, выходы первого, второго, третьего и четвертого демультиплексоров  вл ютс  соответственно первой, второй, третьей и четвертой группами выходов блока, выходы второго формировател  подключены к входам селектора адреса выход которого соединен с информационным входам старшего разр да третьего регистра, пр мой выход старшего разр да которого подключен к первым входам четвертого и п того элементов И-НЕ, второй вход четвертого элемента И-НЕ соединен с третьим выходом третьего формировател , третий и четвертый выходы которого  вл ютс  п той группой выходов блока, шестой группой выходов которого  вл ютс  выходы четвертого формировател , первый вход
1915
которого соединен с выводом шестого элемента И-НЕ, первый вход которого подключен к информационному входу четвертого демультиплексора и к выхо- ду п того элемента Й-НЕ, второй вход которого соединен с п тым выходом третьего формировател , выход четвертого элемента И-НЕ соединен с первым входом п того элемента И, с входом элемента задержки, с информационным входом второго демультиплексора и с входом п того инвертора, выход которого подключен к первому входу второго элемента ИЛИ, выход которого сое- динен с информационньм входом первого демультиплексора, выход элемента задержки подключен к первому входу третьего элемента ИЛИ, второй вход ,
СТРН
Фиг.1
20
которого подключен к посто нному напр жению логического уровн , выход третьего элемента ИЛИ подключен к второму входу второго элемента ИЛИ и к второму входу п того элемента И, выход которого соединен с первым входом шестого элемента И, выход которого подключен к второму входу шестого элемента И-НЕ и  вл етс  первым выходом блока, вторым вы кодом которого  вл етс  шестой выход третьего формировател , второй вход шестого элемента И, второй и третий входы .четвертого формировател   вл ютс  третьг ей группой входов блока, информационный вход третьего демультиплексора подключён к инверсному выходу старшего разр да третьего регистра.
I
CM
: « («
§
rr
I
I
а:
«о
S
;
а g
OQ
I
CsJ
CsJ br Э- 0 Cr «,
S-c
Е:; S ULJ С5
О
«a &
C4J
I
Сч| «Э
o-о
«а
ll
ОО
5rs
1
CQ S
-Ч/
с о-с: tJ с::
f-. to CCS
CM
Si
5
r-O-O-O §
K: Q 03
«3
I
ci
«NJ
ao
O-o-о
o
CO
sr
o-o-o
«a
5P S
ej
во o
0
СЭ
«о
4
17
го
п 1
SU874333252A 1987-11-25 1987-11-25 Устройство дл ввода информации SU1509914A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874333252A SU1509914A1 (ru) 1987-11-25 1987-11-25 Устройство дл ввода информации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874333252A SU1509914A1 (ru) 1987-11-25 1987-11-25 Устройство дл ввода информации

Publications (1)

Publication Number Publication Date
SU1509914A1 true SU1509914A1 (ru) 1989-09-23

Family

ID=21338241

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874333252A SU1509914A1 (ru) 1987-11-25 1987-11-25 Устройство дл ввода информации

Country Status (1)

Country Link
SU (1) SU1509914A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1111149, кл. G 06 F 13/00, 1983. Авторское свидетельство СССР № 1056175, кл. G 06 F 13/00. 1982. *

Similar Documents

Publication Publication Date Title
US4488218A (en) Dynamic priority queue occupancy scheme for access to a demand-shared bus
US4463445A (en) Circuitry for allocating access to a demand-shared bus
US5197065A (en) Distribution mechanism for establishing communications between user interfaces of a communication system
SU1509914A1 (ru) Устройство дл ввода информации
US4803653A (en) Memory control system
SU1259274A1 (ru) Многоканальное устройство дл сопр жени источников информации с вычислительной машиной
USRE34282E (en) Memory control system
SU1297069A1 (ru) Устройство дл сопр жени внешних устройств с общей пам тью
RU2018942C1 (ru) Устройство для сопряжения абонентов с цвм
SU1689956A1 (ru) Устройство адресации пам ти
SU1679498A1 (ru) Устройство дл подключени источников информации к общей магистрали
SU1462336A1 (ru) Устройство дл сопр жени ЭВМ с общей магистралью
SU1751859A1 (ru) Многоканальный преобразователь последовательного кода в параллельный
SU1112365A1 (ru) Устройство формировани сигнала прерывани
SU1716525A1 (ru) Устройство дл формировани адреса пам ти
RU2020571C1 (ru) Устройство обмена вычислительной системы
SU1458873A2 (ru) Многоканальное устройство дл приоритетного подключени абонентов к общей магистрали
SU1072046A1 (ru) Многоканальное устройство дл подключени абонентов к общей магистрали
RU2108618C1 (ru) Многоканальное устройство приоритета
SU907569A1 (ru) Устройство дл приема последовательного кода
SU1392571A1 (ru) Устройство дл сопр жени вычислительной машины с телеграфными каналами св зи
SU1667089A1 (ru) Устройство дл сопр жени вычислительных машин
SU1383352A1 (ru) Многоканальное устройство дл подключени абонентов к общей магистрали
SU1750040A1 (ru) Управл емый распределитель импульсов
SU1403069A1 (ru) Устройство дл сопр жени ЭВМ с внешними устройствами