SU1488808A1 - Устройство для фиксации неустойчивых сбоев - Google Patents

Устройство для фиксации неустойчивых сбоев Download PDF

Info

Publication number
SU1488808A1
SU1488808A1 SU874321720A SU4321720A SU1488808A1 SU 1488808 A1 SU1488808 A1 SU 1488808A1 SU 874321720 A SU874321720 A SU 874321720A SU 4321720 A SU4321720 A SU 4321720A SU 1488808 A1 SU1488808 A1 SU 1488808A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
group
output
inputs
information
Prior art date
Application number
SU874321720A
Other languages
English (en)
Inventor
Aleksandr V Drozd
Evgenij L Polin
Vladimir N Latsin
Yurij R Zherdev
Valerij V Lebed
Original Assignee
Od Polt Institut
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Od Polt Institut filed Critical Od Polt Institut
Priority to SU874321720A priority Critical patent/SU1488808A1/ru
Application granted granted Critical
Publication of SU1488808A1 publication Critical patent/SU1488808A1/ru

Links

Landscapes

  • Safety Devices In Control Systems (AREA)

Description

Изобретение относится к вычислительной технике. Цель - расширение функциональных возможностей устройства за счет определения частоты появления неустойчивых сбоев. Устройство содержит счетчики 4 и 3, указывающие соответственно на номер эле-1 мента в группе и номер группы в информационной последовательности,.
3 14
счетчики 2 и 1, определяющие номер < текущего цикла контроля соответственно. Блок сравнения 9 и элемент ИЛИНЕ 13, идентифицирующий нулевой цикл контроля, разрешают работу блока сравнения 10 при воспроизведении элементов проверяемой группы. Эти элементы сравниваются блоком 10 с соответствующими элементами, запи- ιθ санными в регистр 6 на нулевом цикле контроля. Считывание элементов из регистра 6 осуществляется посредством коммутатора 21 под управлением счетчика 4. Регистр 8 запоминает 15 коды начала и конца интервала поиска нейстойчивых сбоев. Блоки сравнения 11 и 12 определяют в каждом цикле моменты начала и конца интервала поиска. Триггер 19 и элемент 20 20
)8 4
запрещают работу блока 10 вне интервала поиска. Элементы 14, 19 и триггер 16 фиксируют в первом режиме несовпадения сравниваемых элементов информации как неустойчивый сбой и выводят на индикацию блока 23 номера ·разрядов и номер самого сбойного элемента информации. Во втором режиме счетчик 5, обнуляемый в нулевых цик—. лах контроля, подсчитывает количество неустойчивых сбоев в группе элементов. Это количество записывается в блок памяти 22 с помощью элемента 20 по адресу, равному номеру группы.
По завершении перебора всех групп элементов информации производится просмотр накопленной информации с использованием блока индикации 24.
Ί ил.
Изобретение относится к вычислительной технике и может быть использовано в устройствах функционального и тестового контроля логических блоков и блоков памяти. 30
Цель изобретения - расширение функциональных возможностей устройства за счет определения частоты проявления неустойчивых сбоев.
На чертеже представлена структур- 35 ная схема устройства.
Устройство содержит первый 1, второй 2, третий 3, четвертый 4 и пятый 5 счетчики, первый 6, второй 7 и третий 8 регистры,' первый 9, второй 10, 49
третий 11 и четвертый 12 бловси сравнения, элемент ИЛИ-НЕ 13, первый 14 и второй 15 элементы ИЛИ, первый 16 и второй 17 триггеры, первый 18, второй 19 и третий 20 элементы И, ком- 45 мутатор 21, блок 22 памяти, первый 23 и второй 24 блоки индикации, вход 25 начальной установки устройства, вход .26 начальных условий устройства, вход 27 синхронизации устройства, управляющий 28 вход устройства, информационный вход 29 устройства, вход 30 запуска устройства, вход 31 режима устройства, выход 32 сбоя устройства.
Устройство работает следующим об- $$ разом. .
На вход 25 начальной установки устройства поступает сигнал, устанавливающий первый 1, второй 2, третий 3
и четвертый 4 счетчики, первый 16 и второй 17 триггеры в нулевое состояние. Кроме того, по этому сигналу осуществляется прием в третий регистр 8 кодов начала и конца интервала Поиска неустойчивого сбоя,'поступающих на информационные входы регистра 8 через вход 26 устройства. На входе 28 устройства устанавливается единичный уровень.
На вход 30 запуска цикла контроля поступает сигнал οί, указывающий на начало очередного цикла контроля. Причем первый сигнал об поступает одновременно с сйгналом начальной уста.новки. В каждом цикле контроля на вход 29 устройства поступает контролируемая последовательность [Ц разрядных элементов информации, воспроизводимая контролируемым объектом по одному и тому же алгоритму. Контролируемая информация поступает на информационный вход первого регистра 6 и первый вход второго блока 10 сравнения. Регистр 6 является сдвиговым р регистром и имеет разрядность (Ц -8, где 8 - группа одновременно контролируемых элементов информации.
Длительность цикла контроля определяется суммарной разрядностью третьего 3 и четвертого 4 счетчиков. На счетный вход четвертого счетчика 4 поступают синхросигналы,· по которым осуществляется поступление
5 1488808
элементов контролируемой информации.
При этом на информационных входах третьего счетчика 3 определяется номер очередной контролируемой труп-, пы (старшие разряды номера контроли- 1 руемого элемента), а на информационных выходах четвертого счетчика 4 номер очередного элемента в группе (младшие разряды номера контролируемого элемента). Количество циклов контроля каждой группы определяется разрядностью первого счетчика 1, на счетный вход которого поступает сигнал οά начала очередного цикла контроля. На информационных выходах первого счетчика 1 определяется номер текущего цикла контроля.
После завершения всех циклов контроля одной группы, с приходом < очередного сигнала ού на выходе переноса первого счетчика 1 вырабатывается сигнал, увеличивающий на единицу код на информационных выходах второго счетчика 2. Этот код указывает на номер проверяемой группы. Разрядность второго счетчика 2 равна разрядности третьего счетчика 3, что обеспечивает возможность появления на выходах второго счетчика 2 последовательно номеров всех групп.
( Коды с информационных выходов второго 2 и третьего 3 счетчиков поступают на входы первого блока 9 сравнения, который при поразрядном < совпадении кодов вырабатывает на выходе равенства единичное значение.
Это. единичное значение поступает на
первыи вход разрешения сравнения вто- дд мационные входы блока 10 поступают
рого блока 10 сравнения, разрешая работу этого блока, и на вход первого элемента И 18, разрешая прохождение синхросигналов с входа 27 синхронизации устройства на вход сдвига первого регистра 6 на первом цикле контроля.
Первый цикл контроля идентифицируется при помощи элемента ИЛИ-НЕ 13, который выдает на вход первого элемента- И 18 единичное значение при нулевом коде на информационных выходах первого счетчика 1.
Таким образом, в сдвиговый регистр 6 заносятся элементы информации только в первом цикле контроля, причем записываются элементы той группы, номер которой определяется кодом на информационных выходах второго счетчика 2.
Код номера очередной контролируемой группы с информационных выходов третьего счетчика 3 поступает на первые входы третьего 11 и четвертого 12 блоков сравнения. На вторые входы блоков 11- и 12 поступает код начала и код конца интервала поиска неустойчивого сбоя с первой и второй 10 групп выходов третьего регистра 8 соответственно.
Блоки 11 и 12 сравнения вырабатывают сигналы установки второго триггера 17 соответственно в единичное и
15 нулевое состояние при совпадении номера очередной контролируемой группы с кодом начала и кодом конца интервала поиска. Таким образом инверсный выход второго триггера 17
20 принимает в каждом цикле контроля
единичное значение только вне интервала поиска. Сигналы с инверсного выхода второго триггера 17 и выхода э. элемента ИЛИ-НЕ 13 поступают на входы
25 второго элемента ИЛИ 15, с выхода которого объединенный сигнал подается на второй вход разрешения сравнения : второго блока 10 сравнения, запрещая работу этого блока на первом цикле
30 контроля вне интервала поиска на следующих циклах.
Через коммутатор 21 под воздействием управляющего кода, поступающего с информационных выходов четвертого
32 счетчика 4, поочередно подаются на . вторые информационные входы второго блока 10 сравнения элементы группы, записанные в первый регистр 6 в первом цикле контроля. На первые инфорчерез информационный вход 29 устройства соответствующие элементы группы текущего цикла. Блок 10 выполняет поразрядное сравнение значений эле45 ментов и при'их полном совпадении -вырабатывает нулевой код. Нулевой код идентифицируют при помощи первого элемента ИЛИ 14.
При несовпадении значений эле5д ментов информации на выходе первого элемента ИЛИ 14 вырабатывается единичный сигнал. Этот сигнал укорачивается на половину длительности при прохождении через второй элемент
55 И '19, на второй вход которого поступают синхросигналы с входа 27 устрой-,
ства. Таким образом обеспечивается
выделение двух единичных импульсов
при несовпадении значений в двух
7
1488808
8
соседних элементах информации, а также подавление (нулевым уровнем синхросигналов) колебаний сигнала на выходе элемента ИЛИ 14 в переходном $ процессе переключений блоков. С выходов второго элемента И 19 единичный сигнал поступает на счетный вход пятого счетчика 5 и синхровход · первого триггера 16. ·
.На информационный вход первого триггера 16 подается нулевой или’ единичный уровень с входа 31 режима устройства. Единичный уровень соответствует режиму работы устройства 15 с фиксацией отдельного неустойчивого сбоя.. Нулевой уровень обеспечивает работу устройства в режиме определения частоты проявления неустойчивых сбоев. 20
В режиме фиксации отдельного неустойчивого сбоя первый триггер 16 с приходом единичного сигнала на синхровход устанавливается в единичное состояние. При этом на инверсном вы- 25 ходе первого триггера 16 формируется нулевой сигнал, свидетельствующий о фиксации неустойчивых сбоев. Этот сигнал поступает на выход 32 сбоя, а также на входы разрешения счета пер- 30 вого I и третьего 3 счетчиков, запрещая их счет. Код с выхода второго блока 10 сравнения ' записывается во второй регистр 7, с выхода которого поступает на второй вход блока 23 ^5
индикации. На первый и третий входы блока 23 индикации поступают коды с выхода соответственно второго 2 и четвертого 4 счетчиков. При этом блок 23 индикации показывает номера дд разрядов элемента и номер самого элемента информации, по которому зафиксирован неустойчивый сбой.
В режиме определения частоты проявления неустойчивых 'сбоев первый 45 триггер 16 не изменяет своего состояния, а единичный импульс с выхода второго элемента И 19 увеличивает значение на выходе пятого счетчика 5 на единицу. На установочный вход пятого счетчика 5 поступает сигнал с выхода элемента ИЛИ-НЕ, обнуляя его на первых циклах контроля. Таким образом пятый счетчик считает количество неустойчивых сбоев по каждой группе элементов информации. По завершению всех циклов контроля очередной группы элементов информации сигнал переноса с выхода первого счетчика поступает через третий элемент И 20 (второй вход элемента И 20 заединичен сигналом с инверсного выхода первого триггера 16) на вход выборки блока 22. На адресные и информационные входы блока 22 поступают коды номера группы элементов и количества сбоев соответственно с выходов второго 2 и пятого 5 счетчиков. На вход запись/чтение блока 22 поступает сигнал с инверсного выхода первого триггера 16. Единичный уровень этого сигнала обеспечивает запись в блок 22 количества зафиксированных неустойчивых сбоев по адресу, равному номеру контролируемой группы ;элементов информации.
; Если количество неустойчивых сбоев для контролируемой группы превышает максимальное число С, отсчитываемое пятым счетчиком 5, то выра· батываемый им сигнал переноса подается на вход разрешения счета этого же счетчика 5, запрещая дальнейший счет и сохраняя максимальное значение на выходе счетчика 5 до его записи в накопитель. Таким образом, в блоке 22 оказываются записанными количества проявлений и неустойчивых сбоев в каждой группе элементов информации, ограниченные по величине числом С. Завершается процесс записи с перебором всех групп элементов информации, когда по сигналу с выхода переноса второго счетчика 2 первый триггер 16 устанавливается по 8-входу в единичное состояние. При этом нулевое значение с инверсного : выхода первого триггера 16 поступает на входы разрешения счета первого 1 и третьего 3 счетчиков, запрещая их счет, а также на вход запись/чтение блока 22, переводя его в режим чтения и через элемент И 20 на вход выборки ' блока 22, разрешая его работу. Кроме того нулевой сигнал с выхода триггера 16 поступает на выход 32 устройства, указывая на завершение накопления и на возможность ее считывания.

Claims (1)

  1. Формула изобретения
    Устройство для фиксации неустойчивых сбоев, содержащее блок индикации, первый, второй, третий и четвертый счетчики, первый, второй, третий и четвертый блоки сравнения, элемент ИЛИ-НЕ, первый и второй элементы
    9
    1488808
    1 0
    ИЛИ, первый элемент И, первый и второй триггеры, коммутатор, первый, второй и третий регистры, причем вход запуска устройства подключен к $ счетному входу счетчика, вход разрешения счета, группа информационных выходов и выход переполнения которого соединены соответственно с инверсным выходом первого триггера, труп- ю пой входов элемента ИЛИ-НЕ, со счетным входом второго счетчика, группа информационных выходов которого соединена с первой группой информационных входов первого блока сравнения 15 и первой группой входов блока индикации, вход синхронизации устройства подключен к счетному входу четвертого счетчика, группа информационных вывыходов которого соединена с второй 20 группой входов блока индикации и группой управляющих входов коммутатора, выход переноса четвертого счетчика соединен со счетным входом третьего счетчика, группа информа- 25 ционных выходов которого соединена с второй группой входов первого блока сравнения, выход равенства которого соединен с первым разрешающим входом второго блока сравнения и зо
    первым входом первого элемента И, второй вход которого соединен с выходом элемента ИЛИ-НЕ, третий вход первого элемента И соединен с входом синхронизации устройства, выход ^5 ^первого элемента И соединен с входом 'сдвига первого регистра, информационный вход которого объединен с первым·.информационным входом второго блока сравнения и подключен к инфор- дд Рационному входу устройства, группа
    I
    ^выходов первого регистра соединена с группой информационных входов коммутатора, выход которого соединен с вторым информационным входом второго д5 блока сравнения, группа выходов которого соединена с группой информационных входов второго регистра и группой входов первого элемента ИЛИ, вход начальной установки устройства соединен с нулевым входом первого триггера, с установочными входами первого, второго, третьего и четвертого счетчиков, с установочным входом второго регистра, выход которого $$ соединен с третьим входом блока индикации, группа информационных входов третьего регистра является группой входов начальных условий устройства, вход начальной установки устройства соединен с первым нулевым входом второго триггера и синхровходом третьего регистра, группы старших и младших разрядов которого соединены с первыми группами входов соответственно третьего и четвертого блоков сравнения, вторые группы входов которых объединены и подключены к группе информационных выходов третьего счетчика, выходы третьего и четвертого блоков сравнения с соединены соответственно с единичным входом и вторым нулевым входом второго триггера, отличающеес я тем, что, с целью расширения функциональных возможностей за счет определения частоты появления неустойчивых сбоев, в устройство введены второго и третий элементы И, пятый счетчик, блок памяти и второй блок индикации, причем выход первого элемента ИЛИ соединен с первым входом второго элемента И, второй вход которого подключен к синхровходу устройства, выход второго элемента И соединен с синхровходами пятого счетчика и первого триггера, установочный вход и вход разрешения пятого счетчика соединены соответственно с выходом элемента ИЛИ-НЕ и выходом' переноса пятого счетчика, группа информационных выходов которого соединена с группой информационных входов блока памяти, группа выходов блока памяти соединена с группой входов второго блока индикации, вход выборки и группа адресных входов блока памяти соединены соответственно с выходом третьего элемента И и группой информационных выходов второго счетчика, вычитающий вход которого подключен к управляющему входу устройства, вход разрешения четвертого счетчика, первый вход третьего элемента И и вход записи блока памяти ι подключены к инверсному выходу первого триггера, второй вход третьего элемента И соединен с выходом переноса первого счетчика, выход переноса второго счетчика соединен с единичным входом первого триггера, информационный вход которого подключен ι к входу задания режима устройства.
SU874321720A 1987-10-28 1987-10-28 Устройство для фиксации неустойчивых сбоев SU1488808A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874321720A SU1488808A1 (ru) 1987-10-28 1987-10-28 Устройство для фиксации неустойчивых сбоев

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874321720A SU1488808A1 (ru) 1987-10-28 1987-10-28 Устройство для фиксации неустойчивых сбоев

Publications (1)

Publication Number Publication Date
SU1488808A1 true SU1488808A1 (ru) 1989-06-23

Family

ID=21333760

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874321720A SU1488808A1 (ru) 1987-10-28 1987-10-28 Устройство для фиксации неустойчивых сбоев

Country Status (1)

Country Link
SU (1) SU1488808A1 (ru)

Similar Documents

Publication Publication Date Title
SU1488808A1 (ru) Устройство для фиксации неустойчивых сбоев
SU1388872A2 (ru) Устройство дл фиксации неустойчивых сбоев
SU1183968A1 (ru) Устройство для контроля логических блоков
SU1397916A1 (ru) Устройство дл регистрации неустойчивых сбоев
SU1458841A1 (ru) Устройство дл контрол цифровых блоков
SU1597730A1 (ru) Способ измерени скорости перемещени и устройство дл его осуществлени
SU842821A1 (ru) Устройство дл контрол логическихблОКОВ
SU1686474A1 (ru) Устройство дл индикации
SU754486A1 (ru) Устройство для контроля постоянной памяти 1 2
SU1383363A1 (ru) Сигнатурный анализатор
SU1654824A1 (ru) Устройство дл поиска неисправностей
SU607282A1 (ru) Устройство дл контрол посто нных блоков пам ти
SU1298940A1 (ru) Устройство выбора каналов
SU1529293A1 (ru) Устройство дл формировани тестовой последовательности
SU1432528A2 (ru) Устройство дл контрол функционировани логических блоков
SU1274007A1 (ru) Устройство дл контрол адресных цепей боков пам ти
SU1483448A1 (ru) Устройство определени экстремума функции
SU1591045A1 (ru) Устройство для контроля микросборок
SU1663565A1 (ru) Устройство дл контрол потреблени электроэнергии
SU1461230A1 (ru) Устройство дл контрол параметров объекта
SU1352421A1 (ru) Логический пробник
SU1328788A2 (ru) Многоканальный измеритель временных интервалов
SU1591025A1 (ru) Устройство для управления выборкой блоков памяти
SU1278855A1 (ru) Устройство дл контрол и диагностики цифровых блоков
SU1136209A2 (ru) Устройство дл отображени информации