SU607282A1 - Устройство дл контрол посто нных блоков пам ти - Google Patents

Устройство дл контрол посто нных блоков пам ти

Info

Publication number
SU607282A1
SU607282A1 SU762331878A SU2331878A SU607282A1 SU 607282 A1 SU607282 A1 SU 607282A1 SU 762331878 A SU762331878 A SU 762331878A SU 2331878 A SU2331878 A SU 2331878A SU 607282 A1 SU607282 A1 SU 607282A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
address
output
outputs
counter
Prior art date
Application number
SU762331878A
Other languages
English (en)
Inventor
Айрат Вагизович Закиров
Урал Гаязович Латыпов
Роза Маликовна Кутушева
Original Assignee
Предприятие П/Я А-3886
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3886 filed Critical Предприятие П/Я А-3886
Priority to SU762331878A priority Critical patent/SU607282A1/ru
Application granted granted Critical
Publication of SU607282A1 publication Critical patent/SU607282A1/ru

Links

Landscapes

  • Techniques For Improving Reliability Of Storages (AREA)

Description

(54) УСТРОЙСТВО. ДЛЯ КОНТРОЛ.Я ПОСТОЯННЫХ БЛОКОВ -ПАМЯТИ,,
тарших разр дов (с пч- 1-го по 2п-ый разр д), лементы 2И-ИЛИ 7,. имеющие входы 8-11, оединенные соответственно с выходами 3, 5, и 6 счетчика 2, и выходы 12, подключенные соответственно ко входам эталонного блока пам ти 13 и выходам 14 устройства. Устрой- ство также содержит блок сравнени  15 и блок индикации 16, Входы блока 15 соединены с выходами блока 13 и входами 17 устройства , а его выход - со входом блока иидикации 16. Ко входам 17 и выходам 14 устрой- j ства подключаетс  провер емый блок пам ти
i8.;., .. .;,; ., .. . ;
Устройство pa6oTaieT следующим образом.
Предположим, что в рассматриваемый момент , времени счетчик 2 находитс  в нулевом состо нии. Тогда с ёыхода 3 счетчика 2 разрешающий уровень поступает на входf 8 эле ментов 2И-ИЛИ 7; а запрещающий уровень с выхода 4 счетчика 2 поступает ка входы .10 элементов 2Й-ИЛИ 7., Сигналы с.выходов 5 счет- то чика 2 поступают на входы 9 а сигналы с ыходов 6 поступают на входы 11 элементов Й-ИЛИ 7, При этом йа выходах 12 элементов И-ЙЛИ 7 устанавливаетс  код адреса, соотетствук щий выходам 5 счетчика 2, т. е. О0...0р. обоих блоков лам ти 13 и 18 производитс  читывание соответствующей этому адресу информаадн , котора  С выхода каждого из них поступает на соответствующие входы блока сравнени  15, вырабатывающего при различии Сравниваемых данных выходной сигнал, посту- зо пающий на блок индикации 16.
При идентичности считанной с обоих блоков 13 и 18 информации на выходеблока сравиеим  15 сигнал не вырабатываетс  импульс генератора 1 мен ет состо ние счетчика 2 на. единицу, т. е. на выходе 3 нулевого разр да счетчика 2 устанавливаетс  запрещающий уровень , а на выходе 4 устанавливаетс  разрешающий уровень.
- -40
При этом на выходе 12 элементов 2И-ИЛИ 7 устанавливаетс  код адреса, ссютветствуюШ .ИЙ выходам 6 п старших {Разр дов счетчика 2, оп ть 00..;00, т. е. после обращени  по нулевому адресу в первом, такте, во втором/такте обращенное производитс  оп ть по нулевому ад АЬ j)ecy. Вновь производитс  вчитывание с обоих блоков пам ти 13 и 18 сравнение считанной информации, и в случае ее идентичности еле-, дующий импульс генератора 1 увеличивает сое То ние счётчика адресов на еднницу.
В этом такте производитс  обращение по первому адресу блоков 13 и 18. Оп ть повтор етс  цикл считывани  информации, сравнение ее и при совпадении данных следующий нмпульс генератора 1 мен ет состо ние счетчика 2 jj еще на единицу.
В этом случае на выходах 12 элементов 2И-. ИЛИ 7 установитс  код адреса, соответствую .щий выходам 6. старших разр дов счетчика 2. вновь 00...00, т. ё. в этом такте обращение к (л
блоку 18 вновь производитс  по нулевому . В следующем такте обращение к блоку 18 производитс  по второму адресу, затем вновь по нулевому адресу, затем по третьему адресу и т. д.
Таким образом, на выходах 12 элементов 2И-ИЛИ 7 будут устанавливатьс  поочередно в зависимости от состо ни  нулевого разр да счетчика 2 коды адресов, соответствующих выходам младших разр дов 5, либо выходай старших разр дов 6 счетчика 2.
Обращени  к б.локу 18 будут производитьс  в следующей последовательносги:
первое обращение по адресу 00..00 второе обращение по адресу 00..00 третье обращение по адресу 00..01 четвертое обращение по адресу 00..00 .п тое обращение по адресу 00.. 10 шестое «э бращение по адресу 00..00 седьмое обращение по адресу 00..II ):е обращение по адресу 00..00 ()-е обращение по адресу 11..11 обращение по адресу 00..00 Далее работа устройства происходит аналогично описанному выше,.только Ь этом случае все 2.адресов блока 18 прочитываютс  после первого адреса, а первый адрес после каждого из вторых адресов. Затем старщйе разр ды счетчика; установ тс  в С01сто ние 00.. 10 и все 2 .../адресов блока 18 прочитаютс  после второго , а 8т.орой адрес после каждого из 2 адресов н т. д., «ока все адресов не прочнтаЮтс  после адреса. П..И, а адрес 11.Л1 после каждого из 2.адресов блока 18. Тдким образом, в устройстве имитируетс  режим произвольного обращени  к блоку 18, позвол кмцнй вы вить влм ннё помех, возника-. ющнх по одному адресу, на считанный сигнал по всем адресам блоков пам ти, что повыщает надежность контрол  этих блоков, особенно при работе блокбв на предельной частоте обращени .

Claims (2)

  1. Формула изобретени 
    Устройство дл  контрол  посто нных блоков пам ти, содержащее генератор импульсов, блок сравнени , входы которого подключены соответствен ио к выходу эталонного блока пам ти и входам устройства, а выход соединен с блоком индикации, отличан7М4е€СЯ тем, что, с целью повь1щенй  надежности устройства, оно содержит элементы 2И-ИЛИ и счетчик, вход которого подключен к выходу генератора импульсов , а выходы соединены соответственно со входами элементов 2ИИЛИ, выходь. которых подкл|Ьчены Соответственно ко входам эталонного блока пам ти и выходам устройства.
    Источники информации, :прйн тЫе во внимание при экспертизе: 1 .Патент Франции № 2126499, кл. G 06 К 5/00, 1973.
  2. 2.Авторское свидетельство СССР N° 407398, кл. G 11 С 29/00, 1973.
    ,X.
    rpi
    ii .X ./
    -- --i|-Л .Н .iJ
    -Jiu±4 i- J
    r r
SU762331878A 1976-03-04 1976-03-04 Устройство дл контрол посто нных блоков пам ти SU607282A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU762331878A SU607282A1 (ru) 1976-03-04 1976-03-04 Устройство дл контрол посто нных блоков пам ти

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU762331878A SU607282A1 (ru) 1976-03-04 1976-03-04 Устройство дл контрол посто нных блоков пам ти

Publications (1)

Publication Number Publication Date
SU607282A1 true SU607282A1 (ru) 1978-05-15

Family

ID=20651408

Family Applications (1)

Application Number Title Priority Date Filing Date
SU762331878A SU607282A1 (ru) 1976-03-04 1976-03-04 Устройство дл контрол посто нных блоков пам ти

Country Status (1)

Country Link
SU (1) SU607282A1 (ru)

Similar Documents

Publication Publication Date Title
SU607282A1 (ru) Устройство дл контрол посто нных блоков пам ти
SU1040526A1 (ru) Запоминающее устройство с самоконтролем
SU748514A1 (ru) Устройство дл контрол посто нной пам ти
SU1429113A1 (ru) Генератор случайного процесса
SU1136169A1 (ru) Устройство дл тестового контрол цифровых блоков
SU679945A1 (ru) Устройство дл контрол электронных объектов
SU877547A1 (ru) Устройство дл диагностического контрол
SU1261014A1 (ru) Устройство дл контрол блоков оперативной пам ти
SU841064A1 (ru) Устройство дл контрол блоковОпЕРАТиВНОй пАМ Ти
SU960825A1 (ru) Устройство дл контрол и диагностики логических узлов
SU1488808A1 (ru) Устройство для фиксации неустойчивых сбоев
SU1376083A1 (ru) Генератор потоков случайных событий
SU690608A1 (ru) Умножитель частоты
SU1462359A1 (ru) Устройство дл допускового контрол напр жений
SU822298A1 (ru) Устройство дл контрол блокапОСТО ННОй пАМ Ти
SU888126A1 (ru) Устройство дл формировани тестов в многорегистровых кодах
SU1529293A1 (ru) Устройство дл формировани тестовой последовательности
SU1269181A2 (ru) Устройство дл отображени информации
SU1024990A1 (ru) Устройство дл контрол оперативной пам ти
SU1161993A1 (ru) Устройство дл контрол блоков оперативной пам ти
SU734767A1 (ru) Управл емый генератор случайных событий
SU955210A1 (ru) Устройство дл контрол блоков пам ти
SU550632A1 (ru) Устройство управлени обменом информацией
SU1242918A1 (ru) Устройство диагностировани систем управлени
SU674102A1 (ru) Ассоциативное запоминающее устройство