SU888126A1 - Устройство дл формировани тестов в многорегистровых кодах - Google Patents

Устройство дл формировани тестов в многорегистровых кодах Download PDF

Info

Publication number
SU888126A1
SU888126A1 SU802893519A SU2893519A SU888126A1 SU 888126 A1 SU888126 A1 SU 888126A1 SU 802893519 A SU802893519 A SU 802893519A SU 2893519 A SU2893519 A SU 2893519A SU 888126 A1 SU888126 A1 SU 888126A1
Authority
SU
USSR - Soviet Union
Prior art keywords
outputs
output
test
input
counter
Prior art date
Application number
SU802893519A
Other languages
English (en)
Inventor
Леонид Вольфович Друзь
Анатолий Иванович Савин
Борис Владимирович Солнцев
Original Assignee
Предприятие П/Я А-3706
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3706 filed Critical Предприятие П/Я А-3706
Priority to SU802893519A priority Critical patent/SU888126A1/ru
Application granted granted Critical
Publication of SU888126A1 publication Critical patent/SU888126A1/ru

Links

Landscapes

  • Tests Of Electronic Circuits (AREA)

Description

(54) УСТРОЙСТВО ДЛЯ ФОРМИРОВАНИЯ ТЕСТОВ

Claims (3)

  1. В многорЕгастровых КОДАХ Изобретение относитс  к области автоматики и вычислительной техники и может быть использовано дл  контрол  устройств ввода-вывода алфавитно-цифро вой информации, представленной в много регистровых кодах. Известны устройства дл  тестового контрол , содержащие блоки управлени , пам ти, сравнени  и регистры , 2. Известные устройства формируют узко специализированные функциональные тесты дл  контрол  различных объектов. Недостаток известных устройств заключаетс  в том, что они не формируют контрольные тесты в многорегистровых кодах и не обеспечивают контроль прави ности формировани  таких тестов, что Снижает достоверность функционировани  этих устройств. Наиболее близким техническим решением кизобретению  вл етс  устройство дл  задани  тестов, содержащее генератор импульсов, блок элементов И, счетчик , дешифратор и преобразователь ко- дов Известное устройство вырабатывает тест, включающий в себ  только се- миэлементные символы в безрегистровом коде (ГОСТ 13052-74) и не обеспечивает формирование теста в многорегистровых кодах, например в Международном телеграфном оде МТК-2 с использованием регистровых признаков (латинский, русский, цифра), измен ющих значени  кодируемых символов. Кроме того, в устройстве не обеспечиваетс  контроль правильности формировани  теста, его формат, очередность выдачи тестовых наборов, что снижает его достоверность и, следовательно , достоверность проверки контроггаруе мого объекта. Цепью изобретени   вл етс  раои рение функциональных возможностей устроЯства за счет обеспечени  возможности формировани  теста в многорегистровых кодах и повышение достоверности. Поставленна  цель достигаетс  тем, что в устройство дл  формировани  тестов в многорегистровых кодах, содержащее генератор импульсов, коммутатор, первый счетчик и цеш-кфратор, введены второй счетчик, элемент И, первый и второй элементы ИЛИ, элемент ИЛИ-НЕ, четыре схемы сравнени , шифратор и элемент задержки . Выход генератора импульсов coe-i динен со счетным входом первого счетчика и первым входом элемента И, выход которого соединен с управл ющим входом второго счетчика. Выходы первого счетчи- ка соединены с входами шифратора и  вл  ютс  первой группой выходов устройства. Группа выходов шифратора через элемент задержки соединена с группой информационных входов коммутатора, выходы которого  вл ютс  второй группой выходов устройства. Первый, второй, третий и чет вертый выходы шифратора соединены соответственно с первыми входами первой, второй, третьей и четвертой схем сравне- ПИЯ и через первый элемент ИЛИ со счет ным входом второго счетчика, выходы которого соединены с входами дешифратора. Выходы первой, второй, третьей и чет вертой схем сравнени  соединены со входами элемента ИЛИ-НЕ, выход которого соединен с управл ющими входами коммутатора и генератора импульсов. Первый, второй, третий, четвертый, п тый и шесто выходь дешифратора соединены со вторым входом первой схемы сравнени , с первым входом второго элемента ИЛИ, со вторым входом второй схемы сравнени , со вторым входом второго элемента ИЛИ, со вторым входом третьей схемы сравнени , с третьим входом второго элемента ИЛИ, выход которого соединен со вторым входом четвертой схемы сравнени . Шестой выход дешифратора соединен, со вторым входом элемента И. Структурна  схема предлагаемого устройства приведена на чертеже, где обозна чены генератор импульсов 1, первый счет чик 2, шифратор 3 с выходами 4-7 к группой выходов 8, элемент задержки 9, коммутатор 1О, выходы 11 устройства, первый и второй элементы ИЛИ 12, 13, элемент И 14, второй счетчик 15, дешифратор 16, с выходами 17-22, перва втора , треть  и четверта  схемы сравнени  23-26, элемент ИЛИ-НЕ 27. . Выход генератора импульсов 1 соединен со счетным входом счетчика 2 и пер вым входом элемента И 14. Выходы сче чика 2 подключены к группе выходов 11 и группе адресных входов шифратора 3, . кодовые ВЫХОДЬ которого 8 через эле;мент задержки 9 и коммутатор Ю св заны с группой выходов- 11 устройства. Выходы 4, 5, 6 шифратора 3  вл ютс  выходами признаков служебных регистров латинского , русского и цифрового соответственно , а выход 7 - вы.ходом признака кодируемого символа. Выходы 4-7 шифратора 3 подключены к первым входам соответствующих схем сравнени  23 - 26 и через элемент ИЛИ 12 к счетному входу счетчика 15, выходы которого соединены с дешифратором 16. Дешифратор 16 имеет шесть выходов 17-22, которые соответствуют формированию на выходах 11 устройства тестовой группы из шести последовательных наборов МТК - 2, включаюших регистр латинский, символ, регистр русский, символ, регистр цифровой, символ . Выходы 17, 19, 21 дешифратора подключены соответственно ко вторым входам схем соавнени  23, 24, 25, выходы 18,20,22 через элемент ИЛИ 13 св заны со вторым входом схемы сравнени  26. Кроме того, шестой выход 22 дешифратора 16 соединен со вторым входом элемента И 14, выход которого подключен к сбросовому входу счетчика 15. Выходы схем сравнени  23 - 26 св заны через элемент ИЛИ-НЕ 27 с управл ющими входами коммутатора Ю и генератора импу хьсов 1. Шифратор 3 может быть выполнен в виде, например, посто нного запоминающего устройства с адресным принципом выборки информации из  чейки. При этом проверочный тест в виде требуемых кодовых комбинаций предварительно записываетс  (прошиваетс ) в  чейках пам тйТиифратора . При проверке тестом внешнет о устройства, работающего в кодах МТК-2, наиболее оптимальным будет тест, содержащий набор чередующихс  символов, принадлежащих различным регистровым груп пам, например: латинский символ, русский символ, цифровой символ, латинский символ и т.д. При формировании теста каждому символу соответствуют две комбинации в МТК-2: код регистрового признака и код символа. При последовательном чередовании в тесте символов различных регистровых признаков указанный тест можно условно разбить на тестовые группы , кажда  из которых содержит шесть КОДОВЫХ комбинаций МТК-2, выдаваемых последовательно: код латинского регистра с кодом символа, код русского регистра с кодом символа и код цифрового регистра с кодом символа. В соответствии с этим i в последовательно адресуемых  чейках шифратора 3 записываютс  коды регистров и коды символов в МТК-2. Ячейки шифратора, хран щие коды регистров и символов, имеют дополнительные признаковые выходы 4-7, причем выходы 4, 5, 6 соответствуют  чейкам, хран щим коды латинского, русского и цифрового регистров соответственно, а выход 7 -  чейкам, хран щим коды символов. Устройство работает следующим образом . В исходном положении с выхода элемента ИЛИ-НЕ 27 выдаетс  сигнал разрешени , который поступает на управл ющий вход коммутатора 10 и обеспечивает вывод кодовых наборов теста на выходы 11 устройства. При включении генератора импульсов 1 импульсы с его выхода поступают в адресный счетчик 2, состо ние которого последовательно мен етс . При этом на выходах счетчика 2 и соответственно на входах шифратора 3 последовательно мен ютс  адреса опрашиваемы  чеек пам ти. При возбуждении адресных кодов шифратора 3 на его кодовых выходах 8 формируютс  комбинации в МТК-2, которые последовательно выбираютс  из  чеек, адресуемых счетчиков 2. Указанны комбинации поступают через элемент задержки 9 и коммутатор 1О на выходные шины 11 устройства. Дл  прин той выше организации теста на выходах 8 шифратора формируютс  тестовые группы, кажда  из которых содержит шесть выдаваемых последовательно наборов МТК-2: код латинского регистра, код символа, код русского регистра, код символа, код цифрового регистра, код символа. Одновременно дл  каждого выходного набора возбуждаетс  один из соответствующих ему выходов 4-7 шифратора 3. Так, при наличи на выходе 8 кода символа всегда возбуж даетс  выход 7, при наличии на выходе 8 кода латинского регистра - выход 4 и т.д. Таким образом, при правильной работе счетчика 2 и шифратора 3 выходы 4шифратора последовательно и периодическ возбуждаютс  в следующей очередности: 4, 7, 5, 7, 0 и 7. Импульсные сигналы с выходов 4-7 шифратора 3 подаютс  че рез элемент ИЛИ 12 на счетный входсчетчика 15, состо ние которого декодируетс  дешифратором 16. Кроме того, сигналы с выходов 4-7 шифратора 3 подаютс  на первые входы соответствующих схем сравнени  23-26. В процессе форм ровани  теста дл  данной тестовой группы на выходах 17-22 дешифратора 16 постедовательно формируютс  шесть упра л юи1их сигналов, фиксирующих фактическую очередность выработки шести тестовых наборов. Сигналы на выходах 17, 19, 21 соответствуют последовательной выдаче устройством кодов цифрового, русского и латинского регистров соответственно. Сигналы на выходах 18, 20, 22 соответствуют выдаче трех кодов символов. Сигналы с выходов 17, 19, 21 поступают на вторые входь соответствующих схем сравнени  23, 24, 25. Сигналы с выходов 18, 20, 22 через элемент ИЛИ 13 подаютс  на второй вход схемы сравнени  26. Если очередность формировани  тестовых наборов правильна, т.е. соответст- . вует очередности дл  тестовой группы, то очередности формировани  сигналов на выходах 4 - 7 шифратора 3 и соответствующих выходах 17-22 дешифратора 16 совпадают. При этом сигналы на входах соответствующих схем сравнени  2326 , равнозначны и эти схемы не формируют сигналы неисправности. Если в результате отказов или сбоев счетчика 2;или шифратора 3 нарушаетс  указанна  очередность формировани  тестовых набо- ров или пропускаютс  тестовые наборы. Или формируютс  дополнительно ложные наборы, то очередности.сигналов на выходах шифратора 3, дешифратора 16 и на входах схем сравнени  не совпадают. Схемы сравнени  формируют сигналы неисправности , которые закрывают элемент ИЛИНЕ 27, Последний снимает сигнал разрешени  с управл ющих входов генератора импульсов 1 икоммутатора 1О и тем самым блокирует выдачу тестового набора, задержанного элементом задержки 9, на выходы устройства 11. После выдачи по следнего шестого набора в каждой тестовой группе на выходе 22 дешифратора 16 формируетс  сигнал, подготавливающий к открытию элемент И 14. При этом очередной импульс с выхода генератора ., импульсов 1 открывает элемент И 14 и обнул ет счетчик 15, подготавлива  его этим к счету следующих шести управл ющих импульсов с выходов 4-7 шифратора 3 дл  следующей тестовой группы. При проверках объекта, работающего, например, в семиэлементном безрегистровом коде, проверочный тест формируетс  на выводах счетчика 2, так как каждому состо нию счетчика соответствует символ кодовой таблицы ГОСТ 13О52-74. Этот тест подает;с  на выход 11 устройства непосредственно со счетчика 2. Предложенное устройство позвол ет формировать тесты в безрегистровых ко : дах и многорегистровых кодах, что расшир ет функциональные возможности устройства . Кроме того, в предложенном устройстве обеспечиваютс  контроль очередности формировани  тестовых наборов и формат теста, что повышает достоверностг тестового контрол . Формула изобретени  Устройство дл  формировани  тестов в многорегистровых кодах, содержащее генератор импульсов, коммутатор, первый счетчик и деши«}ратор, отличающеес  тем, что, с целью расширени  функциональных возможностей за счет обеспечени  возможности формировани  теста в многорегистровых кодах и повышени  достоверности, в него введены второй счетчик, элемент И, первый и второй элементы ИЛИ, элемент ИЛИ-НЕ, четыре схемы сравнени , шифратор и элемент задержки , причем выход генератора импульсов соединен со счетным входом первого счетчика и первым входом элемента И, выход которого соединен с управл ющим входом второго счетчика, выходы -первого счетчика соединены со входами шифратора и  вл ютс  первой группой выходов устройства , группа выходов шифратора через элемент задержки соединена с группой инфо мационных входов коммутатора, выходы кот рого  вл ютс  второй группой выходов уст- ройства, первый, второй, третий и четвер- тый выходы шифратора соединены соответственно с первыми входами первой, второй, третьей и четвертой схем сравнени  и через первый элемент ИЛИ - со счетным входом второго счетчика, выходы которого соединены со входами дешифратора, выходы первой, второй, третьей и четвертой схем сравнени  соединены со входами элемента ИЛИ-НЕ, выход которого соединен с управл ющими входами коммутатора и генератора импульсов, первый, второй, третий, четвертый, п тый и шестой выходы. дешифратора соединены соответственно с вторым входом первой схемы сравнени , с первым входом второго элемента ИЛИ, со вторым входом второй схемы сравнени , со вторым входом второго элемента ИЛИ, со вторым входом третьей схемы сравнени , с третьим входом элемента ИЛИ, выход которого соединен со вторым входом четвертой схемы сравнени , шестой выход дешифратора соединен со вторым входом элемента И. I . Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР № 516О39, в 06 Р 11/04, 1976,
  2. 2.Авторское свидетельство СССР NO 598082;Gi06 F 11/04, 1978.
  3. 3.Авторское свидетельство СССР № 611183, G 05 В 23/02, 1978 (ирототип).
SU802893519A 1980-03-10 1980-03-10 Устройство дл формировани тестов в многорегистровых кодах SU888126A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802893519A SU888126A1 (ru) 1980-03-10 1980-03-10 Устройство дл формировани тестов в многорегистровых кодах

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802893519A SU888126A1 (ru) 1980-03-10 1980-03-10 Устройство дл формировани тестов в многорегистровых кодах

Publications (1)

Publication Number Publication Date
SU888126A1 true SU888126A1 (ru) 1981-12-07

Family

ID=20882483

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802893519A SU888126A1 (ru) 1980-03-10 1980-03-10 Устройство дл формировани тестов в многорегистровых кодах

Country Status (1)

Country Link
SU (1) SU888126A1 (ru)

Similar Documents

Publication Publication Date Title
SU888126A1 (ru) Устройство дл формировани тестов в многорегистровых кодах
SU1160466A1 (ru) Устройство дл индикации
SU1383363A1 (ru) Сигнатурный анализатор
SU732873A1 (ru) Устройство дл формировани адресов датчиков
SU1049951A1 (ru) Устройство дл приема и обработки информации в многорегистровых кодах
SU1030832A1 (ru) Обучающее устройство
SU1478204A1 (ru) Устройство дл ввода информации
SU974394A1 (ru) Обучающее устройство
SU1166120A1 (ru) Устройство дл контрол цифровых узлов
SU1169173A1 (ru) Устройство дл преобразовани последовательного кода в параллельный
SU1410013A1 (ru) Устройство дл ввода информации
SU860074A1 (ru) Устройство дл фиксации сбоев
SU1461230A1 (ru) Устройство дл контрол параметров объекта
SU1010632A1 (ru) Устройство дл задани тестов
SU1117648A1 (ru) Веро тностный /1, @ /-полюсник
SU1022214A1 (ru) Устройство дл отображени информации
SU1179343A1 (ru) Устройство дл контрол дешифратора
SU1297018A2 (ru) Устройство дл задани тестов
SU1444782A1 (ru) Устройство дл формировани тестов
SU1405045A1 (ru) Устройство отображени информации
SU1659984A1 (ru) Устройство дл ситуационного управлени сложными объектами
SU807373A1 (ru) Устройство дл индикации
SU1494015A1 (ru) Устройство дл перебора сочетаний
SU1211801A1 (ru) Устройство дл индикации
SU677122A2 (ru) Способ передачи дискретной информации в системах св зи с многократным повторением информационного сигнала