SU860074A1 - Устройство дл фиксации сбоев - Google Patents

Устройство дл фиксации сбоев Download PDF

Info

Publication number
SU860074A1
SU860074A1 SU792816488A SU2816488A SU860074A1 SU 860074 A1 SU860074 A1 SU 860074A1 SU 792816488 A SU792816488 A SU 792816488A SU 2816488 A SU2816488 A SU 2816488A SU 860074 A1 SU860074 A1 SU 860074A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
block
register
outputs
signal
Prior art date
Application number
SU792816488A
Other languages
English (en)
Inventor
Леонид Вольфович Друз
Original Assignee
Предприятие П/Я А-3706
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3706 filed Critical Предприятие П/Я А-3706
Priority to SU792816488A priority Critical patent/SU860074A1/ru
Application granted granted Critical
Publication of SU860074A1 publication Critical patent/SU860074A1/ru

Links

Landscapes

  • Debugging And Monitoring (AREA)

Description

1
Изобретение относитс  к вычислительной технике и может быть использовано дл  контрол  передачи данных.
Известно устройство дл  обнаружени  ошибок, содержащее регистр,распределитель , коммутатор, блок управлени , блок пам ти и блок сравнени 
Устройство включаетс  в режим поиска при наличии сигналов .неисправностей на своих входах и обеспечивает последовательный опрос всех контролируемых цепей с помогдью распределител  .
Недостаток его заключаетс  в том, что длительность контролируемых сигналов неисправностей ограничиваетс  длительностью цикла опроса устройства . .Кроме того устройство имеет низкое {быстродействие, св занное с опросом всех без исключени  контролируемых цепей, независимо от наличи  или отсутстви  в них сигналов неисправностей .
Наиболее близким к предлагаемому  вл етс  устройство дл  фиксации сбоев, содержащее два регистра,счетчик , дешифратор, генератор импульсов, реле времени, формирователь, элементы И, ИЛИ и НЕ ГЗ.
Недостаток этого устройства низкое быстродействие, обусловленное тем, что в нем с помощью распределител , состо щего из генератора импульсов , счетчика, и дешифратора,опрашиваютс  все входные конт1 олируемые цепи независимо от наличи  или отсутстви  в нух сигналов неисправности . Кроме того, известное устрой10 ство позвол ет документировать только признаки датчиков неисправностей, например пор дковый номер или наименование неисправной цепи, злемента и т.п., без вьщачи рекомендаций дл 
15 их устранени .
Цель изобретени  - повьшение быстродействи  и расширение функциональных возможностей устройства.
Указанна  цель достигаетс  тем,
20 что в устройство дл  фиксации сбоев, содержащее первый и второй регистры, группу элементов И, выходы которых соединены со входами установки в О первого регистра, входы установ25 ки в 1 которого  вл ютс  входами сигналов сбоев устройства, генератор импульсов, выход которого соединен со счетным входом счетчика, введены блок приоритета, лини  задержки,шиф30 ратор, блок пам ти и блок сравнени .
причем выходы первого регистра соединены соответственно с входами блока приоритета, выходы которого соединены соответственно со входами линии задержки, выходы линии задержки соединены соответственно со входами шифратора и первыми входами группы элементов И, выходы шифратора соединены со входами установки в 1 счетчика, вькоды которого соединены со входами блока пам ти и с первыми входами блока сравнени , первые выходы блока пам ти  вл ютс  информационными выходами устройства, а вторые соединены со входами установки в 1 второго регистра, выходы которого соединены со вторьвми входами блока соединени , первый выход блока сравнени  соединен со входом генератора импульсов, а второй - со входами установки в О второго регистра, со входами установки в О счетчика и со вторьвли входами группы элементов И.
Блок-схема устройства дл  фиксации сбоев изображена на чертеже.
Устройство содержит регистр 1 с разр дными триггерами 2/ блок 3 приоритета , линию 4 задержки, шифратор 5, счетчик 6, блок 7 пам ти, регистр 8, блок 9 сравнени , генератор 10 импульсов и группу элементов И 11. Цепи сигналов сбоев подключены к входам установки в 1 соответствуннцих разр дов регистра 1. Группа первых выходов блока 7 пам ти  вл етс  информационньм выходом устройства дл  отображени  или документировани  информации об устранении сбоев.
Блок 3 приоритета представл ет собой логическое устройство, обеспечивающее на своих выходах приоритетное распределение входных сигналов,например каждый входной сигнал на предьщущем входе имеет приоритет прохождени  на выход по отношению н сигналам на всех последующих входах. Таки образс 1, блок приоритета формирует выходной сигнал только на одном выходе , соответствующем входу с большим приоритетом. Лини  4 задержки обеспечивает прохождение сигналов с выхода блока приоритета по окончании переходных процессов в устройстве. Каждому из контролируемых сигналов неисправностей в блоке 7пам ти соответствует зона, котора  определ етс  начальным и конечньм адресами соответствуклцих  чеек пам ти, куда предйарительно записываетс  информаци , Содержаща  признак контролируемой неисправности цепи (номер наименование ) .признаки веро тных неисправных элементов,рекомендации по устранению сбоев и т. п .
Устройство работает следующим образом .
Сигналы сбоев в виде импульсов поступают на единичные входы разр дов регистра 1 и устанавливают их
в единичные состо ни . С соответствующих выходов регистра 1 сигналы подаютс  на входы блока 3 приоритета , который формирует сигнал только на одном своем выходе, соответствующем сигналу сбо  с большим приоритетом . Указанный сигнал с вЕлхода блока 3 приоритета через блок 4 задержки подаетс  на первый вход соответствующего элемента И 11, а также возбуждает соответствующий вход шифратора 5, на выходе которого формируетс  код начального адреса зоны пам ти, соответствующей данному сигналу сбо . Код начального адреса заноситс  в счетчик 6, откуда поступает на сщресные входы блока 7 пам ти. По указанному адресу из блока 7 пам ти выбираетс  код конечного адреса зоны пам ти, соответствующей данному сигналу сбо , и заноситс  в регистр 8. С выходов регистра 8 код конечного адреса подаетс  на вторые входы блока 9 сравнени , на первые входы которого поступает код текущего адреса со счетчика б. Так как коды на входах блока 9 сравнени  не совпадают , блок сравнени  сигналом несовпадени  запускает генератор 10 импульсов . Последний выдает импульсы на счетный вход счетчика б, который последовательно измен ет значени  алЕ)есов  чеек пам ти и обеспечивает выборку информации из соответствующей зоны блока 7 пам ти н выдачу ее на внешнее устройство. По окончании выборки информации адрес конечной  чейки зоны пам ти на выходе счетчика б совпадает со значением адреса, хран щегос  в регистре 8. При этом блок 9 сравнени  вырабатывает сигнал совпадени , отключает генератор 10 импульсов , обну  ет регистр 8 и б и подает единичный сигнал на вторые входы злетиентов И 11,
Из элементов-И 11 срабатывает тот на первый вход которого поступил единичный сигнал с выхода блока 4 задержки . Указанный элемент и 11 вьщает сигнал, который поступает на нулевой вход соответствующего разр да регистра 1 и обнул ет его. Приоритет на выход получает в блоке приоритета сигнал сбо  с выхода следующего разр да регистра 1, и описанный уже процесс повтор етс . Таким образом, устройство последовательно опрашивает только цепи, возбужденные сигналами сбоев, и выводит на документирование информацию, необходимую дл  их устранени .

Claims (1)

  1. Формула изобретени 
    Устройство дл  фиксации сбоев,содержащее первый и второй регистры, группу элементов и, выходы которых соединены со входами установки в О
SU792816488A 1979-08-24 1979-08-24 Устройство дл фиксации сбоев SU860074A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792816488A SU860074A1 (ru) 1979-08-24 1979-08-24 Устройство дл фиксации сбоев

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792816488A SU860074A1 (ru) 1979-08-24 1979-08-24 Устройство дл фиксации сбоев

Publications (1)

Publication Number Publication Date
SU860074A1 true SU860074A1 (ru) 1981-08-30

Family

ID=20849269

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792816488A SU860074A1 (ru) 1979-08-24 1979-08-24 Устройство дл фиксации сбоев

Country Status (1)

Country Link
SU (1) SU860074A1 (ru)

Similar Documents

Publication Publication Date Title
SU860074A1 (ru) Устройство дл фиксации сбоев
SU370629A1 (ru) УСТРОЙСТВО дл АВТОМАТИЧЕСКОЙ ПРОВЕРКИ ПРЕОБРАЗОВАТЕЛЕЙ «УГОЛ — КОД»
SU388288A1 (ru) Всесоюзная
SU840817A1 (ru) Устройство дл диагностики системАВТОМАТичЕСКОгО упРАВлЕНи
SU817718A1 (ru) Устройство дл контрол р-кодовфибОНАччи
SU467331A1 (ru) Устройство дл автоматического поиска неисправностей
SU1439685A1 (ru) Запоминающее устройство с автономным контролем
SU1424000A1 (ru) Устройство дл ввода информации
SU1287137A1 (ru) Устройство дл задержки информации
RU1795460C (ru) Устройство дл определени числа единиц в двоичном коде с контролем
SU1394181A1 (ru) Устройство дл проверки электрических межразъемных соединений
SU1485224A1 (ru) Устройство для ввода информации
SU1658190A1 (ru) Устройство дл контрол монотонно измен ющегос кода
SU888126A1 (ru) Устройство дл формировани тестов в многорегистровых кодах
SU1539761A1 (ru) Устройство дл ввода информации
SU1023398A1 (ru) Устройство дл контрол блоков пам ти
SU903989A1 (ru) Устройство дл контрол и коррекции адресных сигналов дл пам ти последовательного действи
SU1242958A1 (ru) Устройство дл контрол дискретных объектов
SU1023399A1 (ru) Устройство дл коррекции адресных сигналов в пам ти последовательного действи
SU1016786A1 (ru) Устройство дл контрол логических блоков
SU732877A1 (ru) Устройство дл кодировани и декодировани последовательного кода с коррекцией одиночных ошибок
SU1059550A1 (ru) Устройство дл поиска неисправностей
SU1176331A1 (ru) Устройство дл коррекции сбо в @ -разр дном кольцевом регистре сдвига
SU1363216A1 (ru) Мажоритарно-резервированное счетное устройство
SU1179343A1 (ru) Устройство дл контрол дешифратора