SU1444782A1 - Устройство дл формировани тестов - Google Patents

Устройство дл формировани тестов Download PDF

Info

Publication number
SU1444782A1
SU1444782A1 SU874286000A SU4286000A SU1444782A1 SU 1444782 A1 SU1444782 A1 SU 1444782A1 SU 874286000 A SU874286000 A SU 874286000A SU 4286000 A SU4286000 A SU 4286000A SU 1444782 A1 SU1444782 A1 SU 1444782A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
elements
output
counter
inputs
Prior art date
Application number
SU874286000A
Other languages
English (en)
Inventor
Леонид Вольфович Друзь
Александра Васильевна Далматкина
Original Assignee
Предприятие П/Я А-3706
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3706 filed Critical Предприятие П/Я А-3706
Priority to SU874286000A priority Critical patent/SU1444782A1/ru
Application granted granted Critical
Publication of SU1444782A1 publication Critical patent/SU1444782A1/ru

Links

Landscapes

  • Logic Circuits (AREA)

Abstract

Изобретение относитс -к области вычислительной техники и может быть использовано дл  контрол  устройств ввода-вывода информации, представленной в многорегистровых кодах. Цель изобретени  - сокращение времени формировани  теста. Устройство содержит счетчик 2, дешифратор 3, коммутатор 12, элементы ИЛИ 18, счетчик 5, элемент И 9, триггеры 7, 8, 11, дешифратор 6, элементы И 14, 15, 16, 17, формирователь 19 импульсов, элементы НЕ 1, 4, 10. Триггеры 7, 8 включают элементы И 14, 15, которые триггер 11 подключает к тактовой шине. Счетчик 2 считает иотулы ы с выхода элемента И 14 и формирует тестовые комбинации, которые через коммутатор 12 и элементы ИЛИ 18 подаютс  на выходы устройства . Счетчик 5 и дешифратор 6 формируют сиг налы признаков, которые управл ют элементами И 16, 17. Считывание кодов признаков обеспечиваетс  импульсом формировател  19. Дешифратор 3 управл ет триггером 11 и остановом устройства через мажоритарный элемент 13. 2 ил. 1 табл. л

Description

4 4
4;
00
to
IPUl.t
Изобретение относитс  к области вьиислительной техники и может быть использовано дл  контрол  устройств ввода-вывода, информации, пр.едставлен ной в многорегистровых кодах.
Целью изобретени   вл етс  сокращение времени формировани  теста.
На фиг, 1 приведена блок-схема устройства; на фиг. 2 - временна  диаграмма его работы.
Устройство содержит элемент НЕ 1, счетчик 2, дешифратор 3, элемент НЕ 4, счетчик 5, дешифратор 6, триггеры 7, 8, элемент И 9, элемент НЕ 10, триггер 11, коммутатор с элементами И .12-1-12-5, мажоритарный элемент 13, элементы И 14-17, группу элементов ЮШ 18-1-18-5, формирователь 19 импульсов, выполненный на счетчике 20 и мажоритарном элементе 21,
Устройство формирует три массива тестовых наборов в трехрегистровых кодах МТК-2 в такой последовательности: массив русских символов, массив латинских символов, массив цифровых символов. Перед каждым массивом один раз формируетс  код соответствующего регистрового признака Русский (комбинаци  МТК-2 № 32), Латинский (комбинаци  N 29), Цифра (комбинаци  № 30), Код Русский  вл етс  нулевым, коды Латинский и Цифра задаютс  соответствующим
шифратора 6 формируетс  сигнал Русский , который вьщаетс  во внешнее устройство, П тирзар дные кодовые комбинации тестовых наборов формируютс  на выходах элементов ИЛИ 18, Отсутствие кодов регистровых признаков Латинский или Цифра на выходах элементов ИЛИ 18  вл етс  признаком русского регистра дл  внешнего объекта, так как код Русский - нулевой . Это означает, что первый массив, вьщаваемый устройством, - русские символы. Импульсный сигнал
Тест, поступающий по управл ющему входу устройства, устанавливает в единичное состо ние триггер 7, сигнал с выхода которого подготавливает к открыванию элемент И 9 и к срабатыванию - триггер 8. По тактовому входу в устройство подаютс  тактовые импульсы. По фронту тактового импульса триггер 8 устанавливаетс  в единичное состо ние и открывает элемент
, Тактовые импульсы через элемент И 14 поступают на тактовый вход . счетчика 2 и через элемент НЕ 1 стро- бируют элементы И 12, коммутирующие выходы счетчика 2. Счетчик 2 считает по срезу тактового импульса и последовательно перебирает п тиразр дные комбинации в соответствии с таблицей . Кодовые комбинации с выходов .счетчика 2 через элементы И 12 и ИЛИ
соединением входов элементов ИЛИ 18 с 5 выдаютс  во внешнее устройство в
выходами элементов И 16-17. В каждомвиде тестовых наборов русских симвомассиве тестовых наборов с помощьюлов. Состо ни  счетчика 2 контролирусчетчика 2 формируетс  29 п тираз-ютс  дешифратором 3, который вы вл р дных кодов символов в последователь-ет комбинахдаи 27 и 30, При установке
ности,-приведенной .в таблице, Счетчик Осчетчика в состо ние, соответствующее
2 последовательно перебирает все п - тиразр днЬ1е двоичные комбинации, из которых комбинаци  № -27 теста, соответствующа  коду регистрового призна- ка Цифра, запрещаетс , чтобы не 45 изменилс  регистровый признак выдаваемого тестового массива, и на выход устройства не вьщаетс , а комбинаци  30 служит признаком конца тес- товрго массива,
Устройство работает следующим образом .
В исходном состо нии счетчики 2, 5, 20, триггеры 7, 8, 11 наход тс 
50
коду 27 таблицы, на выходе дешифратора 3 формируетс  сигнал, который через элемент НЕ 4 закрывает элемент И 12, и этот код не вьщаетс  на выходы устройства. После установки счетчика 2 в положение, соответствующее последней тестовой комбинации 30, дешифратор 3 формирует сигнал, который устанавливает триггер 11 в единичное состо ние. Триггер 11 закрывает элемент И 14 и открывает элемент И 15 и таким образом переключает шину тактовых импульсов с элемента И 14 на элемент И 15, Очередной тактов нулевом положении (цепи начальной j вый импульс с выхода элемента И 15
установки на Фиг, 1 не показаны), Триггер 11 подготавливает к открыванию элемент И 14, В нулевом положении счетчика 5 на первом выходе деопрашивает мажоритарный элемент 13| увеличивает содержимое счетчика 5 на единицу и обнул ет счетчик 2, Кроме того, этот импульс подаетс  на
5
0
коду 27 таблицы, на выходе дешифратора 3 формируетс  сигнал, который через элемент НЕ 4 закрывает элемент И 12, и этот код не вьщаетс  на выходы устройства. После установки счетчика 2 в положение, соответствующее последней тестовой комбинации 30, дешифратор 3 формирует сигнал, который устанавливает триггер 11 в единичное состо ние. Триггер 11 закрывает элемент И 14 и открывает элемент И 15 и таким образом переключает шину тактовых импульсов с элемента И 14 на элемент И 15, Очередной тактовый импульс с выхода элемента И 15
опрашивает мажоритарный элемент 13| увеличивает содержимое счетчика 5 на единицу и обнул ет счетчик 2, Кроме того, этот импульс подаетс  на
формирователь 19. Счетчик 5 устанавливаетс  в состо ние Один, которое декодируетс  дешифратором 6. При этом снимаетс  сигнал с первого выхода дешифратора 6 - Русский и формируетс  сигнал на его втором выходе - Латинский, Этот сигнал подготавливает к открыванию элемент И 16. В формирователе 19 по срезу входного тактового импульса устанавливаетс  в единичное состо ние счетчик 20, сигнал с выхода его первого разр да подаетс  на первый вход мажоритарного элемента 21, на второй вход которого подаетс  инверсный тактовьш импульс с выхода элемента НЕ 10. Мажоритарный элемент 21 обеспечивает формирование выходного импульса, длительность которого равна длительности тактового импульса и не зависит от момента сброса управл ющего сигнала с выхода счетчика 20. Элемент 21 открываетс  при совпадении на его входах двух сигнало из трех: сигнала с выхода счетчика 20 и элемента НЕ 10 и самоблокируетс  по третьему входу. Выходной импульс элемента 21 обнул ет счетчик 20, но за счет самоблокировки продолжает
35
40
удерживать элемент 21 в открытом сое- зо Формирователь импульсов, причем вход то нии на врем  действи  инверсного тактового импульса с выхода элемента НЕ 10, Таким образом, формирователь 19 форкирует импульс по срезу сигнала с выхода элемента И 15. Этот импульс проходит через элемент И 16 на входы всех элементов ИЛИ 18, на выходах которого формируетс  код ре- гистрового признака Латинский. Кроме того, этот импульс через элемент И 9 обнул ет триггер 11, который снова переключает шину тактовых импульсов с элемента И 15 на элемент И Т4, и описанный процесс повтор етс . При этом на выходы устройства ,последовательно вьдаютс  кодовые комбинации массива латинских символов. После вьщачи этого массивга содержимое счетчика 5 снова увеличиваетс  на единицу. В этом состо нии на выходе дешифратора 6 формируетс  сигнал Цифра, который подготавливает к открыванию элемент И 17. Аналогично после установки триггера 11 в единичное состо ние импульс формировател  19 через элементы И 17 и ИЛИ 18 выдает во внешнее устройство код регистрового признака Цифра, а затем весь массив 1щфровых символов в МТК-2.
пучка устройства соединен с единич- ньв4 входом первого триггера, выход которого соединен с D-входом второго триггера и первым входом первого элемента И, выход которого соединен с нулевым входом третьего триггера, инверсный и пр мой выходы которого соединены с первыми входами второго и третьего элементов И соответственно , вторые входы которых соединены с выходом второго триггера, вход которого соединен с тактовым входом устройства , третьиьт входами второго и третьего элементов И и через первый элемент НЕ - с входом раэрешени  формировател  импульсов, информационный вход которого соединен с выходом третьего элемента И, первым входом мажоритарного элемента, тактовым входом второго счетчика и нулевым входом первого ичетчика, выход второго элемента И соединен с тактовым входом первого счетчика и через второй элемент НЕ - с входом разрешени  коммутатора , информационные входы которого соединены с разр дными выходами первого счетчика, выходы коммутатора соединены с первыми входами элементов ИЛИ группы, первый выход первого де45
50.
После вьщачи массива цифровых символов счетчик 5 устанавливаетс  в положение Три, на четвертом выходе дешифратора 6 формируетс  сигнал Конец теста, который подаетс  на мажоритарный элемент 13. На второй вход элемента 13 подаетс  импульс с выхода элемента И 15. Мажоритарный элемент 13 работает аналогично элементу 21. Импульс с выхода элемента 13 самоблокирует его и обнул ет триггер 7 и счетчик 5. Устройство возвращаетс  в исходное состо ние.

Claims (1)

  1. Формула изобретени 
    Устройство дл  формировани  тестов , содержащее первый счетчик, разр дные вьЬсоды которого соединены с информационными входами первого дешифратора , второй счетчик, первый элемент И, коммутатор, группу элементов ИЛИ, отличающеес  тем, что, с целью сокращени  времени формировани  теста, в него введены три триггера, второй дешифратор, элементы И с второго по п тый, три элемента НЕ, мажоритарный элемент и
    5
    0
    о Формирователь импульсов, причем вход
    пучка устройства соединен с единич- ньв4 входом первого триггера, выход которого соединен с D-входом второго триггера и первым входом первого элемента И, выход которого соединен с нулевым входом третьего триггера, инверсный и пр мой выходы которого соединены с первыми входами второго и третьего элементов И соответственно , вторые входы которых соединены с выходом второго триггера, вход которого соединен с тактовым входом устройства , третьиьт входами второго и третьего элементов И и через первый элемент НЕ - с входом раэрешени  формировател  импульсов, информационный вход которого соединен с выходом третьего элемента И, первым входом мажоритарного элемента, тактовым входом второго счетчика и нулевым входом первого ичетчика, выход второго элемента И соединен с тактовым входом первого счетчика и через второй элемент НЕ - с входом разрешени  коммутатора , информационные входы которого соединены с разр дными выходами первого счетчика, выходы коммутатора соединены с первыми входами элементов ИЛИ группы, первый выход первого де5
    0.
    шифратора через третий элемент НЕ соединен со стробирующим входом коммутатора , второй выход первого дешифратора соединен с единичным входом третьего триггера, разр дные выходы второго счетчика соединены с информационными входами второго дешифратора, первый, второй и третий выходы которого соединены с выходами кода признака типа теста устройства и соединены с первыми входами четвертого и п того элементов И соответственно, вторые входы которых соединены с
    выходом формировател  импульсов и вторым входом первого элемента И, четвертый выход второго дешифратора соединен с вторым входом мажоритарного элемента, выход которого соединен с третьим входом мажоритарного элемента и нулевыми входами первого триггера и второго счетчика, а выходы четвертого и п того элементов И соединены с вторыми входами и третьими входами элементов ИЛИ группы соответ- ственно, выходы которых соединены с группой тестовых выходов устройства.
SU874286000A 1987-07-20 1987-07-20 Устройство дл формировани тестов SU1444782A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874286000A SU1444782A1 (ru) 1987-07-20 1987-07-20 Устройство дл формировани тестов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874286000A SU1444782A1 (ru) 1987-07-20 1987-07-20 Устройство дл формировани тестов

Publications (1)

Publication Number Publication Date
SU1444782A1 true SU1444782A1 (ru) 1988-12-15

Family

ID=21320096

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874286000A SU1444782A1 (ru) 1987-07-20 1987-07-20 Устройство дл формировани тестов

Country Status (1)

Country Link
SU (1) SU1444782A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1088000, кл. G 06 F 11/00, 1984. Авторское свидетельство СССР № 888126, кл. G 06 F 11/22, 1981. *

Similar Documents

Publication Publication Date Title
SU1444782A1 (ru) Устройство дл формировани тестов
US3976867A (en) Calculator timer with simple base-6 correction
SU1228141A1 (ru) Устройство дл отображени информации на экране матричного индикатора
SU921094A1 (ru) Дес тичный счетчик
SU1654826A1 (ru) Устройство дл контрол последовательностей сигналов
SU1377847A1 (ru) Устройство дл ввода информации
SU1275762A1 (ru) Делитель частоты следовани импульсов
SU1300470A1 (ru) Микропрограммное устройство управлени
SU1481735A2 (ru) Устройство дл ввода информации
SU744995A1 (ru) Двоичный счетчик
SU1156050A1 (ru) Устройство дл ввода информации
SU468234A1 (ru) Устройство дл ввода дискретных данных
SU1376077A1 (ru) Устройство дл ввода информации
SU1273923A1 (ru) Генератор импульсов со случайной длительностью
SU1689962A1 (ru) Устройство сопр жени интерфейсов разной разр дности
SU716035A1 (ru) Устройство дл ввода информации
SU826334A1 (ru) Устройство для отображения информации на экране электронно-лучевой трубки
SU798815A1 (ru) Устройство дл сравнени чисел
SU717756A1 (ru) Устройство дл определени экстремального числа
SU454544A1 (ru) Цифровой функциональный преобразователь
SU1290517A1 (ru) Счетное устройство
SU798817A1 (ru) Устройство дл сравнени чисел
SU1418692A2 (ru) Устройство дл ввода информации
SU401993A1 (ru) Устройство для преобразования информации
SU980089A1 (ru) Устройство дл сравнени чисел