SU748514A1 - Устройство дл контрол посто нной пам ти - Google Patents

Устройство дл контрол посто нной пам ти Download PDF

Info

Publication number
SU748514A1
SU748514A1 SU782624178A SU2624178A SU748514A1 SU 748514 A1 SU748514 A1 SU 748514A1 SU 782624178 A SU782624178 A SU 782624178A SU 2624178 A SU2624178 A SU 2624178A SU 748514 A1 SU748514 A1 SU 748514A1
Authority
SU
USSR - Soviet Union
Prior art keywords
counter
output
inputs
input
outputs
Prior art date
Application number
SU782624178A
Other languages
English (en)
Inventor
Виктор Павлович Андреев
Борис Петрович Шурчков
Александр Николаевич Пресняков
Александр Николаевич Иванов
Евгений Александрович Егоров
Василий Васильевич Васин
Original Assignee
Предприятие П/Я А-3756
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3756 filed Critical Предприятие П/Я А-3756
Priority to SU782624178A priority Critical patent/SU748514A1/ru
Application granted granted Critical
Publication of SU748514A1 publication Critical patent/SU748514A1/ru

Links

Landscapes

  • Techniques For Improving Reliability Of Storages (AREA)

Description

(54) УСТРОПСТВО ДЛЯ КОНТРОЛЯ ПОСТОЯННОЙ ПАМЯТИ

Claims (2)

  1. Изобретение относитс  к области запоминающих устройств. Известны устройства дл  контрол  посто нной пам ти 1, С2 . В одном из известных устройств контроль посто нных запоминающих блоков осу1Дествл етс  пос.педователь ным считыванием некоторого массива информации с образованием контрольного кода этого массива и последующим сравнением этого кода с эталонным значением . Недостатком такого устройства  вл етс  невысока  эффективность ко рол .. Из известных устройств наиболее близким техническим решением к данн му изобретению  вл етс  устройство дл  контрол  посто нной пам ти, содержащее блок эталонной пам ти, выход которого подключен к одному из входов блока управлени , другой вхо которого соединен со входом устройс а первый выход - со счетным входом первого счетчика 2 . Недостатком этого устройства 1 вл етс  то, что контроль посто нного з уюминающего блока выполн етс  тольк при последовательном считывании инф различных адресных переходах не провер етс , в результате чего снижаетс  достоверность контрол  и надежность устройства. Целью изобретени   вл етс  повышение надежности у стройства,;- контрол  и расширение области его применени . Поставленна  цель достигаетс  тем, что устройство содержит второй счетчик и коммутатор, причем счетный вход второго счетчика подключен ко второму выходу блока управлени , третий выход которого подключен к одному из входов коммутатора, выход которого соединен с выходом устройства, одни из выходов второго счетчика подключены к разр дным входам первого счетчика, другие выходы второго счетчика и выходы первого счетчика соединены соответственно со входом блока эталонной пам ти и другими входами коммутатора . На чертеже изображена блок-схема описываемого устройства. Устройство содержит блок эталонной пам ти 1, блок управлени  2, первый 3 и второй 4 счетчики, комК выходам и входам устройства под ключаетс  блок контролируемой посто  ной пам ти б. Выход блока эталонной пам ти 1 подключен к одному из входов блока уп равлени  2, другой вход которого соединен .со входом устройства, а первы выход - со счетным входом первого счетчика 4. Счетный вход Bxopoto счетчика 3 подключён ко второму выходу блока управлени  2, третийвыход которого соединен с одним из входов кoм /Iyтaтopa 5 . Одни из выходов счетчика 4 подключены к разр дным входам счетчика 3, другие выходы счетчика 4 и выход счетчика 3 соединены соответственно со входом блока 1 и другими входами коммутатора 5, выход которого  вл етс  выходом устройства. Устройство работает следуюгдим образом . По командам с блока управлени  2 начальный адрес счетчика 3 устанавли ваетс  в соответствии с состо нием п младших разр дов счетчика 4 и входы, счетчика 3 подключаютс  через коммутатор 5 к контролируемой посто нной пам ти б. Запускаетс  счетчик 3. Про исходит перебор адресов с обращением в реальном масштабе времени к контролируемой посто нной пам ти б. Подл этого блок управлени  2 выдает команду на прохождение через ком1 1утатор 5п старших разр дов счетчика 4 (без нарушени  темпа обращений) и на сравнение информации блока контролируемой посто нной пам ти б с информацией бло ка эталонной пам ти 1 по адресу проверки, определ емому состо нием п старших разр дов счетчика 4. При совпадении информации, полученной с блока контролируемой посто нной пам ти 6по данному адресу с эталонной, блок управлени  2 выдает сигнал, измен ющий состо ние счетчика.4 на +1. Счетчик 3 устанавливаетс  в соответст ПИИ с новым состо нием п младших разр дов счетчика 4, и цикл проверки повтор етс . При несовпадении проверка прекращаетс  или фиксируетс  результат сбо . Таким образом, описанное устройство позвол ет.обеспечить контроль посто нных запоминающих блоков при всех возможных «адресных переходах на реальной частоте обращений, что расшир ет область применени  устройства., повышает достоверность контрол  и надежность работы устройства. Формула изобретени  Устройство дл  контрол  -посто нной пам ти, содержащее блок эталонной пам ти , выход- которогоподключен к одному из входов блока управлени , другой вход которого соединен со входом устройства, а первый выход - со счетныь- входом первого счетчика, о тличающеес  тем, что, с целью .повышени  надежности устройства оно содержит второй счетчик и коммутатор , причем счетный вход второго счетчика подключен ко второму выходу блока управлени , третий выход которого подключен к одному из входов ком14утатора, выход которого соединен с выходом устройства, одни из выходов второго счетчика подключены к разр дным входам первого счетчика , другие выходы второго счетчика и выходы первого счетчика соединены соответственно со входом блока эталонной пам ти и другими входами коммутатора . Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР № 516102у кл. G 11 С 29/00, 1974.
  2. 2.Авторское свидетельство СССР , 510753, кл. G 11 С 29/00, 1974 (прототип).
SU782624178A 1978-06-05 1978-06-05 Устройство дл контрол посто нной пам ти SU748514A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782624178A SU748514A1 (ru) 1978-06-05 1978-06-05 Устройство дл контрол посто нной пам ти

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782624178A SU748514A1 (ru) 1978-06-05 1978-06-05 Устройство дл контрол посто нной пам ти

Publications (1)

Publication Number Publication Date
SU748514A1 true SU748514A1 (ru) 1980-07-15

Family

ID=20768273

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782624178A SU748514A1 (ru) 1978-06-05 1978-06-05 Устройство дл контрол посто нной пам ти

Country Status (1)

Country Link
SU (1) SU748514A1 (ru)

Similar Documents

Publication Publication Date Title
SU748514A1 (ru) Устройство дл контрол посто нной пам ти
SU607282A1 (ru) Устройство дл контрол посто нных блоков пам ти
SU934552A1 (ru) Устройство дл контрол блоков оперативной пам ти
SU613406A1 (ru) Устройство дл контрол блоков посто нной пам ти
SU1086419A1 (ru) Функциональный генератор
SU890442A1 (ru) Устройство дл контрол оперативных запоминающих блоков
SU1403097A1 (ru) Устройство дл контрол полупроводниковой пам ти
SU1040526A1 (ru) Запоминающее устройство с самоконтролем
SU1665320A1 (ru) Устройство контрол качества изол ции обмоточных проводов
SU962960A1 (ru) Устройство дл функционального контрол
SU788358A1 (ru) Многоканальное устройство дл формировани последовательностей импульсов переменной длительности
SU369683A1 (ru) Частотно-импульсный функциональный генератор
SU679945A1 (ru) Устройство дл контрол электронных объектов
SU687446A1 (ru) Устройство дл сопр жени электронной вычислительной машины с каналами св зи
SU763974A1 (ru) Устройство дл контрол блоков пам ти
SU450375A1 (ru) Устройство дл контрол регенераторов линейного тракта в системе многоканального уплотнени с импульснокодовой модул цией и временным разделением каналов /икмвд/
SU640266A1 (ru) Устройство дл контрол прохождени импульсов
SU780050A1 (ru) Устройство дл контрол блоков пам ти
SU708520A1 (ru) Устройство дл селективного контрол телеметрических параметров стационарных и подвижных объектов
SU809291A1 (ru) Многоканальный коммутатор
SU1270879A1 (ru) Многоканальный программируемый генератор импульсов
SU744613A1 (ru) Устройство дл контрол электрических соединений
SU570050A1 (ru) Устройство дл сравнени
SU896740A2 (ru) Дискретный умножитель частоты
SU1001183A1 (ru) Устройство дл контрол и измерени параметров блоков пам ти