SU679945A1 - Устройство дл контрол электронных объектов - Google Patents
Устройство дл контрол электронных объектовInfo
- Publication number
- SU679945A1 SU679945A1 SU782578140A SU2578140A SU679945A1 SU 679945 A1 SU679945 A1 SU 679945A1 SU 782578140 A SU782578140 A SU 782578140A SU 2578140 A SU2578140 A SU 2578140A SU 679945 A1 SU679945 A1 SU 679945A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- block
- control
- output
- outputs
- register
- Prior art date
Links
Landscapes
- Selective Calling Equipment (AREA)
Description
Изобретение относитс к области автоматики и вычислительной техники и может быть использовано дл автоматизированного контрол работоспособности электронных устройств различного назначени .
Известно устройство дл контрол и локализации неисправностей 1, содержащее блок передачи сигналов, переключатель с масштабным усилителем , блок синхронизации и управлени , блок информации, счетчик адреса , блок сравнени пределов, первый блок логики, два генератора сигналов , регистр и второй блок логики.
Недостатками этого устройства вл ютс ограниченные функциональные возможности, не позвол ющие вести тестовый контроль.
Наиболее близким к данному изобретению по технической сущности вл етс устройство дл контрол 2, содержащее блок управлени , первый выход которого соединен со входом первого блока пам ти и через элемен задержки - с первым входом коммутатора , счетчик, первый выход которого соединен со входом блока индикации ,логический блок,программный бло
Недостатком такого устройства вл етс низкое быстродействие.
Целью изобретени вл етс повышение быстродействи .
Это достигаетс тем, что предлагаемое устройство содержит второй блок пам ти, блок формировани адресов , первый и второй регистры, распределитель кодов, компараторы,триг0 геры, элементы сравнени , блок опроса регистров, выходы/программного блока через последовательно соединенные второй блок пам ти и распределитель кодов соединен с первыми входа5 ми первого регистра и первыми входами триггеров, вторые входы которых соединены со вторым выходом блока управлени , а выходы - с первыми входами элементов сравнени , вторые входы
0 которых подключены к выходам компараторов , первые входы которых подсоединены к выходам первого блока пам ти, а вторые входы - к выходам коммутатора, выходы элементов срав5 нени через последовательно соедиг ненные второй регистр, логический блок и счетчик подключены ко входу блока управлени , третий выход которого соединен через блок опроса ре0
гистров со вторым входом второго регистра, четвертый выход со вторым входом первого регистра, п тый выход - со вторым входом распредепител кодов, luecTon выход через блок Формировани адресов со вторым входом второго блока пам ти.
На чертеже показана схема предлагаемого устройства.
Оно содержит узел считывани 1, носитель программы 2, первый блок пам ти 3, блок управлени 4, блок формировани адресов 5, распределитель кодов б, первый регистр 7, триггеры 8, объект контрол 9, компараторы 10, второй блок пам ти 11, элементы сравнени 12, второй регистр 13, блок опроса регистра 14, логический блок 15, счетчик 16, блок индикации 17, коммутатор 18, элемент задержки 19, программный блок 20, позици ми 21-26 обозначены выходы блока управлени 4 .
Устройство работает следующим образом .
По команде Исходное (Исх) блок 4 переводитс в исходное положение и включаетс в работу узел считывани 1, который автоматически считывает nporpaMNiy контрол с носител nporpai Mbi 2 и записывает ее в чейки пам ти блока 11.
По команде Пуск блок 4 вступает в работу и формирует. команды уп-, равлени . Команда с выхода 26 блока 4 переводит все триггеры 8 в нулевое положение. Команда с выхода 25 блока 4 в виде заданного числа последовательных импульсов поступает на блок 5, который по каждому импульсу формирует адрес команды и подает ее на вход блока 11, с выхода которого снимаютс коды малой длины и заполн ют по адресам. Распределитель 6 формирует код большей длины. Команда с выхода 21 блока 4 воздействует на распределитель 6, двоичный код поступает на регистр 7 и на единичные входы триггеров 8, перевод их в едиНкчные или подтвержда нулевые состо ни .
Команда с выхода 22 блока 4 воздействует на регистр 7 и с его выходов двоичный код подаетс на входы объекта 9, с выходов которого и 1формаци поступает на входы коммутатора 18. Команда с выхода 23 блока 4 воздействует на первый блок 3 и через элемент задержки 19 на коммутатор 18. При этом на входы компараторов 10 поступают эталонные напр жени и черезопределенные врем -измерительные параметры через коммутатор 18. Ла выходах компараторов 10 формируютс нулевые или единичные сигналы, которые поступают на первые входы элементов сравнени 12, на вторые входы которых поступают нулевые
или единичные сигналы с единичных выходов триггеров 8.
На выходах элементов сравнени 12 формируетс двоичный код и записываетс в регистр 13.
Команда с выхода 24 блока 4 запускает в работу блок 14, который последовательно с высокой частотой открывает выходы регистра 13 и единичные или нулевые сигналы через блок 15 поступают на вход счетчика 16. Если все импульсы с выхода блока 15 имеют единичные значени , то при опросе всех выходов регистра 13 счетчик 16 сформирует команду Норма, котора поступает на вход блока 4. Если с выхода блока 15 на счетчик 16 придет нулевой импульс, то счетчик 16 сформирует команду Брак, по которой на блоке 17 будут высвечены вид и место неисправности в контролируемом объекте.
Особенность работы второго режима в отличие от первого заключаетс в том, что во втором режиме осуществл етс тестовый контроль сложных релейных структур, с указанием (дешифрированием ) вида и места неисправности (комбинации неисправности), имеющей место в объекте контрол . Поэтому при подготовке программы контрол на носитель 2 нанос тс вычисленные (например с помощгзю ЭВМ) наборы теста,а в блок пам ти 3 - последовательность -нулевых и единичных напр жений, соответствующих реакции исправного объекта на тестовые воздействи . При этом каждому отдельному набору теста на входе в объект контрол ставитс в соответствие только одно (нулевое или единичное) напр жение на выходах первого блока пам ти, подаваемое на все входы компараторов 10.
Блок 17 фиксирует в случае неисправности релейной структуры пор дковый номер выданного на вход объекта контрол 9 набора теста, дешифрирование которого позвол ет определить вид и место отдельной неисправности. После реализации всех наборов теста устанавливаетс комбинаци неисправностей , определ емых по соответствующим наборам теста.
Claims (2)
1. Патент США № 3813647, кл. G06 F 11/00, опублик. 1974,
2. Авторское свидетельство СССР № 341016, кл G 05 В 23/02, G06 F 15/46, 1972.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782578140A SU679945A1 (ru) | 1978-02-09 | 1978-02-09 | Устройство дл контрол электронных объектов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782578140A SU679945A1 (ru) | 1978-02-09 | 1978-02-09 | Устройство дл контрол электронных объектов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU679945A1 true SU679945A1 (ru) | 1979-08-15 |
Family
ID=20748216
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU782578140A SU679945A1 (ru) | 1978-02-09 | 1978-02-09 | Устройство дл контрол электронных объектов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU679945A1 (ru) |
-
1978
- 1978-02-09 SU SU782578140A patent/SU679945A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU679945A1 (ru) | Устройство дл контрол электронных объектов | |
SU1381429A1 (ru) | Многоканальное устройство дл программного управлени | |
SU1168952A1 (ru) | Устройство дл контрол дискретной аппаратуры с блочной структурой | |
SU1262500A1 (ru) | Многоканальный сигнатурный анализатор | |
SU1166120A1 (ru) | Устройство дл контрол цифровых узлов | |
SU1370754A1 (ru) | Устройство дл контрол импульсов | |
SU1173449A1 (ru) | Устройство дл контрол блоков пам ти | |
SU1249587A1 (ru) | Устройство формировани адресов дл контрол блоков пам ти | |
SU1223233A1 (ru) | Устройство дл контрол однотипных логических узлов | |
SU1529293A1 (ru) | Устройство дл формировани тестовой последовательности | |
SU1179348A1 (ru) | Устройство дл автоматического контрол блоков | |
SU1755283A1 (ru) | Устройство дл имитации неисправностей | |
SU890442A1 (ru) | Устройство дл контрол оперативных запоминающих блоков | |
SU1132291A1 (ru) | Устройство дл регистрации сигналов неисправности | |
SU1040526A1 (ru) | Запоминающее устройство с самоконтролем | |
SU1444744A1 (ru) | Программируемое устройство дл вычислени логических функций | |
SU1338035A1 (ru) | Устройство дл контрол серий импульсов | |
SU1177815A1 (ru) | Устройство для тестового контроля цифровых блоков | |
SU1218386A1 (ru) | Устройство дл контрол схем сравнени | |
SU1188743A1 (ru) | Устройство дл имитации объекта контрол | |
SU1390611A1 (ru) | Устройство дл диагностировани группы из @ логических узлов | |
SU1672415A1 (ru) | Система автоматического управлени и отладки на основе отображени тактограммы | |
SU1211724A1 (ru) | Микропрограммное устройство управлени | |
SU1010660A1 (ru) | Устройство дл контрол оперативной пам ти | |
SU955015A1 (ru) | Устройство дл опроса источников дискретных сообщений |