SU1755283A1 - Устройство дл имитации неисправностей - Google Patents
Устройство дл имитации неисправностей Download PDFInfo
- Publication number
- SU1755283A1 SU1755283A1 SU894716121A SU4716121A SU1755283A1 SU 1755283 A1 SU1755283 A1 SU 1755283A1 SU 894716121 A SU894716121 A SU 894716121A SU 4716121 A SU4716121 A SU 4716121A SU 1755283 A1 SU1755283 A1 SU 1755283A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- register
- outputs
- input
- fault
- address
- Prior art date
Links
Landscapes
- Test And Diagnosis Of Digital Computers (AREA)
Abstract
Изобретение относитс к вычислительной технике и может быть использовано при обработке оборудовани и программ, выполн ющих контроль, работоспособности и диагностировани неисправностей. Устройство содержит регистры 1, 2 адреса команды , регистр 3 числа адресов команды, регистры 4, 5 кода, регистр б числа циклов, регистр 7 числа микрокоманд, регистр 8 числа тактов, регистры 9, 10 адреса микрокоманды , регистр 11 вектора неисправностей, блоки 12-18 сравнени , счетчик 19 адреса микрокоманды, счетчик 22 тактов, элемент ИЛИ 23, формирователи 24 типов неисправностей группы. 2 ил.
Description
Х|
сл ел
hO
фс/е.1
Изобретение относитс к вычислительной технике и может быть использовано при отработке оборудовани и программ, выполн ющих контроль работоспособности и диагностировани неисправностей,
Цель изобретени - повышение точности и коэффициента использовани оборудовани за счет обеспечени динамического управлени изменением типов имитируемых неисправностей, в выбранной схеме.
На фиг, 1 представлена схема устройства; на фиг. 2 -структурна схема формировател типа неисправности.
Устройство дл имитации неисправностей содержит регистры 1, 2 адреса команды , регистр 3 числа адресов команды, регистры 4, 5, кода, регистр 6 числа циклов, 7 числа микрокоманд, регистр 8 числа тактов , регистры 9, 10 адреса микрокоманды, регистр 11 вектора неисправностей, блоки 12-18 сравнени , счетчик 19 адреса команды , счетчик 20 циклов, счетчик 21 адреса микрокоманды, счетчик 22 тактов, элемент ИЛИ 23, формирователи 24 типов неисправно .ей группы, вход 25 и выход26устройства .
Формирователь 24 содержит дешифратора 27, регистр 28 признаков имитируемой неисправности, элементы И 29-37, триггер 38, элемент НЕ 39.
Устройство работает следующим образом .
Информаци из регистра 11 вектора неисправностей подаетс в группу 24 формирователей типов наисправностей. Эта информаци поступает на дешифратор 27 (код имитируемой неисправности) и элементы И 32 (разрешение на имитацию неисправности на данном выходе и признак импульсной неисправности), И 33 (разрешение на имитацию неисправности изданном выходе). Результат дешифрации кода типа имитируемой неисправности с выхода дешифратора 27 записываетс в регистр 28 признаков имитируемой неисправности, контрольный разр д которого устанавливаетс в нулевое состо ние.
На выходе одного из элементов И 29, И 30, И31 по вл етс сигнал только при правильной установке регистра 28 признаков имитируемой неисправности.
При сравнении текущего значени адреса команды с установленным значением адреса команды на выходе блока 12 сравнени вырабатываетс сигнал, увеличивающий значение счетчика 19 адреса команды на единицу. Аналогичным образом осуществл етс сравнение текущего и установленного значений кодового слова в блоке 14
сравнени , а также текущего и установленного значений адреса микрокоманды в блоке 18 сравнени . При сравнении увеличиваетс на единицу значение счетчика 21 адреса микрокоманды,
Рели значение счетчика 19 адреса команды становитс равным установленному в регистре 3 числа адресов команд значению , то на выходе блока 13 сравнени по вл етс сигнал, который, проход через элемент ИЛИ 23 и И 33, устанавливает в единичное состо ние триггер 38 в формирователе 24 типа неисправности. В единичное состо ние устанавливаютс триггеры 30
только тех формирователей 24 типа неисправности , которые соответствуют выходам контролируемой схемы, на которых необходимо имитировать заданный тип неисправности . Если на данном выходе необходимо
имитировать неисправность, то на вторых входах элементов И 32 и И 33 имеетс сигнал , .поступающий из регистра 11 вектора неисправностей.
При нулевом состо нии триггера 38 через элемент И 34 на выход устройства поступают сигналы с выхода контролируемой схемы, При единичном состо нии триггера 38 имитируетс один из типов неисправностей , который определ етс содержимым
регистром 28 признаков имитируемой неисправности .
Если сигнал присутствует на четвертом выходе регистра 28 признаков имитируемой неисправности, то имитируетс неисправность типа обрыв (выход элемента И 37). Если сигнал присутствует на третьем выходе регистра 43, то сигнал с выхода-злемепта И 36 имитирует неисправность типа короткое замыкание. В случае по влени сигнала
на втором выходе регистра 43 на выходе элемента 35И имитируетс неисправность типа инверси .
При равных значени х счетчика 22 тактов и регистра 8 числа тактов по вл етс
сигнал на выходе блока 17 сравнени , который при наличии признака импульсной неисправности в регистре 11 вектора неисправностей дл соответствующего выхода устанавливает, в нулевое состо ние
триггер 38 в формирователе типа неисправности . В этом случае имитаци неисправностей прекращаетс и сигналы с выхода контролируемой схемы через элемент И 34 поступают на соответствующий выход устройства . На этом работа устройства завершаетс .
Аналогичным образом имитируютс неисправности по сравнению кодовых слов и по совпадению адресов микрокоманды.
Claims (1)
- Формула изобретени Устройство дл имитации неисправностей , содержащее первый и второй регистры адреса команды, выходы которых соединены с входами первого блока сравнени , выход которого соединен с входом счетчика адреса команды, выходы которого и регистра числа адресов команд через второй блок сравнени соединены с входом элемента ИЛИ, первый и второй регистры кода, выходы которых через третий блок сравнени соединены с входом счетчика циклов, выходы которого и регистра числа циклов через четвертый блок сравнени соединены с входом элемента ИЛИ, счетчик адреса микрокоманды и регистр числа микрокоманд , выходы которых соединены с входами п того блока сравнени , счетчикДешифратор}Qгустр n&BHQKofi „ икипыруемои keuDnpoo- ности05тактов и регистр числа тактов, выходы которых соединены с входами шестого блока сравнени , отличающеес тем, что, с целью повышени точности и коэффициента использовани оборудовани , в него введены первый и второй регистры адреса микрокоманды , блок сравнени , регистр вектора неисправностей и группа формирователей типов неисправностей, причем выходы первого и второго регистра адреса микрокоман- ды соединены через седьмой блок сравнени с входом счетчика адреса микрокоманды , выходы п того блока сравнени соединены с входом элемента ИЛИ, выходы шестого блока сравнени и регистра вектора неисправностей соединены с входами формирователей типов неисправностей группы.Л , VМФормирооат&ль типа неисправности
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU894716121A SU1755283A1 (ru) | 1989-07-26 | 1989-07-26 | Устройство дл имитации неисправностей |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU894716121A SU1755283A1 (ru) | 1989-07-26 | 1989-07-26 | Устройство дл имитации неисправностей |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1755283A1 true SU1755283A1 (ru) | 1992-08-15 |
Family
ID=21459478
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU894716121A SU1755283A1 (ru) | 1989-07-26 | 1989-07-26 | Устройство дл имитации неисправностей |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1755283A1 (ru) |
-
1989
- 1989-07-26 SU SU894716121A patent/SU1755283A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 1529225, кл. GB 06 F 11/26, 1987. Ангорское свидетельство СССР NS 1164715, кл. G 06 F 11 /26,1984 (прототип). * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1755283A1 (ru) | Устройство дл имитации неисправностей | |
JPS6227831A (ja) | 演算器チエツク回路 | |
SU1265779A1 (ru) | Устройство дл имитации сбоев и неисправностей цифровой вычислительной машины | |
SU1179343A1 (ru) | Устройство дл контрол дешифратора | |
SU1529226A1 (ru) | Устройство дл контрол программ | |
SU1325417A1 (ru) | Устройство дл контрол | |
SU1365093A1 (ru) | Устройство дл моделировани систем св зи | |
SU943728A1 (ru) | Микропрограммное устройство управлени | |
SU1164715A1 (ru) | Устройство дл имитации неисправностей | |
SU1221653A2 (ru) | Пересчетное устройство с контролем | |
SU1072050A1 (ru) | Устройство дл контрол блоков обнаружени и коррекции ошибок,работающих с кодом Хэмминга | |
SU1629910A1 (ru) | Микропрограммное устройство управлени | |
SU1177816A1 (ru) | Устройство дл имитации неисправностей ЭВМ | |
SU1698899A1 (ru) | Многоканальное регистрирующее устройство | |
SU1683051A1 (ru) | Устройство дл обучени операторов | |
SU1348838A2 (ru) | Система дл контрол электронных устройств | |
SU679945A1 (ru) | Устройство дл контрол электронных объектов | |
SU1488809A1 (ru) | Устройство для имитации сбоев * и неисправностей цифровой вычислительной машины | |
SU1686447A1 (ru) | Устройство дл контрол клавиатуры | |
SU1168952A1 (ru) | Устройство дл контрол дискретной аппаратуры с блочной структурой | |
SU1105944A1 (ru) | Запоминающее устройство с самоконтролем | |
SU1312497A1 (ru) | Устройство дл обнаружени ошибок в кодах | |
RU1783529C (ru) | Устройство дл контрол программ | |
SU1086433A1 (ru) | Устройство дл тестового контрол цифровых блоков | |
SU813434A1 (ru) | Устройство дл контрол регистраСдВигА |