SU1325417A1 - Устройство дл контрол - Google Patents

Устройство дл контрол Download PDF

Info

Publication number
SU1325417A1
SU1325417A1 SU864040635A SU4040635A SU1325417A1 SU 1325417 A1 SU1325417 A1 SU 1325417A1 SU 864040635 A SU864040635 A SU 864040635A SU 4040635 A SU4040635 A SU 4040635A SU 1325417 A1 SU1325417 A1 SU 1325417A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
elements
inputs
block
Prior art date
Application number
SU864040635A
Other languages
English (en)
Inventor
Григорий Петрович Мировицкий
Владимир Дмитриевич Киселев
Владимир Александрович Олейник
Original Assignee
Тульское высшее артиллерийское инженерное училище им.Тульского пролетариата
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Тульское высшее артиллерийское инженерное училище им.Тульского пролетариата filed Critical Тульское высшее артиллерийское инженерное училище им.Тульского пролетариата
Priority to SU864040635A priority Critical patent/SU1325417A1/ru
Application granted granted Critical
Publication of SU1325417A1 publication Critical patent/SU1325417A1/ru

Links

Landscapes

  • Complex Calculations (AREA)

Abstract

Изобретение относитс  к автоматике и вычислительной технике и может быть использовано дл  контрол  правильности функционировани  блоков и ,цепей вьфаботки управл ющих сигналов в различных устройствах цифровой вьтислительной техники. Цель изобретени  - увеличение полноты контрол . Устройство содержит дублирующий блок 1, дублируемый блок 2, блок 3 свертки по модулю три, блок сравнени  4, регистр 5, первый и второй элементы задержки 6, 7, первый элемент И 8, с первого по третий элементы ИЛИ 9-11, второй элемент И 12, триггер 13, дешифратор 14, элементы ИЛИ группы 15, счетчик 16, элемент ИЖ 17, элементы И группы 18. В устройстве обеспечиваетс  оперативный контроль каждого кода- микрооперации путем сравнени  свертки кода микрооперации , получаемой в блоке 3 с эталонным значением свертки, получаемым с блока 2, При возникновении ошибки код микрооперации может быть считан с регистра 5. 1 ил. С со to ел

Description

11
Изобретение относитс  к автоматике и вычислительной технике и может быть использовано дл  контрол  правильности функционировани  блоков и цепей выработки управл ющих сигналов в различных устройствах цифровой вычислительной техники, а также дл  автоматической локализации мест по влени  ложных сигналов.
Цель изобретени  - увеличение пол ноты контрол .
На чертеже приведена схема устройства .
Устройство содержит дублируемый бло 1,дублирующий блок 2,блок 3 свертки по модулю три, блок 4 сравнени , регистр 5, первый 6 и второй 7 элементы задержки , первый элемент И 8, с первог по третий элементы ИЛИ 9-11, второй элемент И 12, триггер 13, дешифратор 14, элементы ИЛИ группы 1S, счетчик 16, элемент ИЛИ блока 17 сравнени , элементы И группы 18, входы и выход 19-27 устройства.
Кроме того, пр мые-выходы разр до . регистра 5, пр мые выходы счетчика 16 и выходы 22 подключены к элементам индикации. В качестве элементов индикации могут быть использова ны электрические лампочки, светодиоды, элементы индикации и т.п.
Перед началом работы счетчик 16, триггер t3 и регистр 5 устанавливаютс  в нулевое состо ние за счет передачи сигнала по входу установки в нуль 27 с вькода схемы установки в нуль ЭВМ. Этот сигнал поступает на второй вход элемента ИЛИ 9, выход которого соединен со входом установки в нуль регистра 5 и вторым входом элемента ИЛИ 11, выходом соединенного со входом установки в нуль счетчика 16 и с первым входом элемента ИЛИ 10. Выход последнего соединен со входом установки в нуль триггера 13.
Устройство дл  контрол  и локализации неисправностей в блоках управлени  при отсутствии отказов работае следующим образом.
Код операции, которую необходимо вьшолнить ЭВМ, поступает по выходам. 22 на вход дублируемого блока 1 и на первые входы дешифратора 14 на врем  вьтолнени  данной операции. Эти сигналы будут потенциальными, так ка они приход т с выхода регистра кода операции. После дешифрации кода операций выбираетс  схема управлени 
0
0
5
4
с,
0
5
0
5
0
5
172
данной операцией. При подаче сигнала Запуск запускаетс  выбранна  схема управлени  оп€;рацией, сигнал Запуск поступает также по входу 19 на вход установки в единицу триггера и триггер устанавливаетс  в единичное состо ние . Сигнгы с пр мого выхода триггера поступает на первый вход элемента И 12 и разрешает по его второму входу прохождение тактовых сигналов.
В каждый такт выполнени  операции схема управлени  операцией дублируемого устройства 1 вырабатывает управл ющие сигнал 1, представл ющие п-раз- р дное двоичное число, которые поступают по входам 23 на вход блока 3 свертки по модулю три, на единичные входы разр дов регистра 5 и в другие узлы и блоки ЭВМ.
В первом такте выполнени  операции тактовый сигнал по входу 20 поступает на второй вход элемента И 12, на первый вход которого подаетс  лог ическа  единица. С выхода элемента 12 сигнал поступает на- счетный вход счетчика 16 и записывает в счетчик единицу (первьй разр д счетчика устанавливаетс  в единичное состо ние), сигнал с выхода элемента И 12 поступает также на вход перво.го элемента 6 задержки и на вход разрешени  записи в регистр 5, в который записываетс  двоичный код, соответствующий управл ющим импульсам , вырабатываемым схемой управлени  операцией дублируемого блока 1 в первом такте выполнени  данной операции . Управл ющие сигналы первого такта операции поступают на входы блока свертки 3, где образуетс  код,который с выхода блока свертки поступает на первую группу входов блока 4 сравнени .
Сигналы ( первого такта двоичный код единицы) с пр мых выходов счетчика 16 поступают на вторую группу входов дешифратора 14. На выходе дешифратора 14 соответствующем коду и такту выполн емой операции, по вл етс  сигнал, который поступает на входы тех элементов ИЛИ группы 15, которые соответствуют единицам в разр дах эталонного кода свертки дл  данной операции и данного такта ее выполнени . Сигналы с выходов элементов ИЛИ группы 15 поступают на вторую группу входов блока 4 сравнени .
Тактовый сигнал с выхода элемента И 12, задержанный элементом 6 задержки на врем , необходимое дл  согласовани  работы (дл  синхронной работы ) дублирующего блока и блока 3 свертки, поступает на вход второго элемента 7 задержки и на управл ющий 25 вход блока 4 сравнени .
Так как ошибки нет, то эталонный код свертки с выходов элементов ИЛИ группы 15 и код свертки с выхода блока 3 свертки совпадают и сигнала на выходе 26 блока 4 сравнени  не будет; на выходе блока сравнени  будет нуль. С выхода 5 блока сравнени  сигнал (логический нуль) поступает на инверсный вход элемента И 8, на второй вход которого поступает сигнал с выхода элемента 7 задержки, задержанный на врем  срабатывани  блока 4 сравнени . На выходе элемента И 8 будет логическа  единица, котора  поступает на первый вход элемента ИЛИ 9, с выхода которого сигнал поступает на вход установки в нуль регистра 5, и содержимое регистра обнул етс  (стираетс ). Так как на выходе блока сравнени  присутствует нуль, то триггер 13 своего состо - ни  не изменит, т.е. останетс  в соето нии единица.
Во втором такте выполнени  операции тактовый сигнал по входу.20 поступает на второй вход элемента И, с выхода которого сигнал поступает на вход первого элемента 6 задержки, на .счетный вход счетчика 16, увеличива  его состо ние на единицу (во втором такте состо ние сче.тчика будет соот- ветствовать двоичной двойке). Кроме того, сигнал с выхода элемента И 12 поступает на вход разрешени  записи в регистр 5, в который записываетс  двоичный код, соответствуниций управл ющим импульсам второго такта выполнени  операции. Дальнейша  работа устройства во втором и последующих тактах происходит как и в первом такте выполнени  операции.
После вьфаботки всех необходимых сигналов при вьшолнении операции схем управлени  операци ми вырабатывает сигнал Окончание операции, который поступает по входу 21 на первый вход элемента ИЛИ 11, с выхода которого сигнал поступает на вход установки в нуль счетчика 16, устанавлива  его в нулевое состо ние, и на первый вход
5 Q
0
g
5
5
элемента ИЛИ 10, с выхода которого сигнал поступает на вход установки в нуль триггера 13, устанавлива  его также в нулевое состо ние. Таким образом , по сигналу Окончание операции устройство устанавлива.етс  в исходное состо ние и готово к контролю выполнени  следующей операции. Устройство при выработке ложных или отсутствии необходиьи 1Х управл ющих сигналов работает следующим образом .
Блок 3 свертки преобразует набор управл ющих сигналов в код свертки, не соответствующий эталонному коду, получаемому на выходах элементов ИЛИ группы 15. Тогда на выходе одного или нескольких элементов И группы 18, где значени  разр дов свертки с выходов блока 3 свертки и эталонного кода свертки с выходов элементов ИЛИ группы 15 различны, по в тс  сигналы, которые поступают на входы элемента ИЛИ 17. На выходе элемента ИЛИ 17 по витс  сигнал, который по выходу 26 поступает на схеьгу . останова ЭВМ и выполнение операции прекращаетс . Кроме того , сигнал с выхода блока 4 сравнени  по выходу 24 запрета работы конечного автомата поступает на второй вход элемента ИЛИ 10,а с его выхода на вход установки в нуль триггера 13, устанавлива  последний в нулевое состо ние. Логический нуль с пр мого выхода триггера подаетс  на первый вход элемента И 12, запреща  тем самым прохождение тактовых сигналов через этот элемент на счетный вход счетчика 16. Сигнал с выхода блока 4 сравнени  поступает также на первый инверсный вход элемента И 8, на выходе которого будет логический нуль, и сброса регистра 5 в нулевое состо ние не произойдет.
Таким образом, воэникщий в блоке управлени  операци ми сбой или отказ обнаруживаетс  сразу же при его возникновении (в этом же такте), а анализ содержимого счетчика 16 кода операции и регистра 5 позвол ет передать цепь, в которой возник сбой или отказ .

Claims (1)

  1. Формула изобретени 
    Устройство дл  контрол , содержащее первый и второй элементы задержки , первый элемент И, первый эле5- 13
    мент ИЛИ и блок сравнени , отличающеес  тем, что, с целью увеличени  полноты контрол ,в устройство введены второй элемент И, второй и третий элементы ИЛИ, счет- чик, элементы ИЛИ группы, блок свертки по модулю три и регистр, вход установки в 1 триггера  вл етс  входом Запуск устройства, первые входы второго и третьего элементов И - тактовым и конец операции входами устройства, входы дешифратора первой группы - входами кода операции устройства , объединённые входы установки регистра и информационные входы блока свертки по модулю три - входами устройства дл  подключени  к выходам объекта контрол , объединенные первый вход первого элемента ИЛИ и второй вход третьего элемента ИЛИ - входом Сброс устройства, выход триггера соединен с вторым входом второго элемента И, выход которого подключен к счетному входу счетчика.
    176 .
    к входу управлени  регистра, чсреэ первый элемент задержки - к входу опроса блока сравнени , через первый и второй элементы задержки - к первому входу первого элемента И, выход которого соединен с вторым входом первого элемента ИЛИ, выход которого подключен к входу сброса регистра, выходы элементов ИЛИ группы и выходы блока свертки по модулю три соединены с соответствующими входами информации блока сравнени , .выход кото- р ого  вл етс  выходом устройства и подключен к второму входу первого элемента И и к первому входу второго элемента ИЛИ, выход которого соединен с входом Сброс триггера, выход третьего элемента ИЛИ соединен с вторым входом второго элемента ИЛИ и с входом сброс счетчика, выходы которого подключены к входам второй группы дешифратора, выходы которого соединены с соответствующими входами элементов ИЛИ группы.
SU864040635A 1986-03-24 1986-03-24 Устройство дл контрол SU1325417A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864040635A SU1325417A1 (ru) 1986-03-24 1986-03-24 Устройство дл контрол

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864040635A SU1325417A1 (ru) 1986-03-24 1986-03-24 Устройство дл контрол

Publications (1)

Publication Number Publication Date
SU1325417A1 true SU1325417A1 (ru) 1987-07-23

Family

ID=21227736

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864040635A SU1325417A1 (ru) 1986-03-24 1986-03-24 Устройство дл контрол

Country Status (1)

Country Link
SU (1) SU1325417A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР 242120, кл. G 05 В 23/02, 1971. Авторское свидетельство СССР № 881682, кл. G 05 В 23/02, 1978. *

Similar Documents

Publication Publication Date Title
SU1325417A1 (ru) Устройство дл контрол
SU1160414A1 (ru) Устройство дл контрол логических блоков
SU858210A1 (ru) Многоканальный анализатор логических состо ний
SU1709321A2 (ru) Устройство дл контрол устойчивости функционировани программ
SU441532A1 (ru) Устройство дл обнаружени неисправностей в логических схемах
SU1252785A1 (ru) Устройство дл контрол схем управлени
SU1378050A1 (ru) Пересчетное устройство с контролем
SU1278854A1 (ru) Устройство дл контрол цифровых блоков
SU1755283A1 (ru) Устройство дл имитации неисправностей
SU1354195A1 (ru) Устройство дл контрол цифровых узлов
SU966694A1 (ru) Микропрограммное устройство управлени с контролем переходов
SU401998A1 (ru) УСТРОЙСТВО дл КОНТРОЛЯ ЦЕПЕЙ УПРАВЛЕНИЯ
SU1624459A1 (ru) Устройство дл контрол логических блоков
SU1221653A2 (ru) Пересчетное устройство с контролем
SU1629910A1 (ru) Микропрограммное устройство управлени
SU1179343A1 (ru) Устройство дл контрол дешифратора
SU1295399A2 (ru) Устройство дл контрол цифровых узлов
SU1649547A1 (ru) Сигнатурный анализатор
SU1195348A1 (ru) Устройство для контроля узлов эвм
RU1798784C (ru) Устройство дл контрол цифровых блоков
SU1061275A1 (ru) Устройство дл исправлени одиночных и обнаружени многократных ошибок
SU1453447A1 (ru) Устройство дл программировани блоков посто нной пам ти
SU1424019A1 (ru) Устройство дл контрол цифровых схем
SU1676104A1 (ru) Устройство дл определени необнаруживаемых ошибок линейных кодов
SU883912A1 (ru) Устройство дл обнаружени неисправностей