SU883912A1 - Устройство дл обнаружени неисправностей - Google Patents

Устройство дл обнаружени неисправностей Download PDF

Info

Publication number
SU883912A1
SU883912A1 SU792865505A SU2865505A SU883912A1 SU 883912 A1 SU883912 A1 SU 883912A1 SU 792865505 A SU792865505 A SU 792865505A SU 2865505 A SU2865505 A SU 2865505A SU 883912 A1 SU883912 A1 SU 883912A1
Authority
SU
USSR - Soviet Union
Prior art keywords
register
generator
output
input
code
Prior art date
Application number
SU792865505A
Other languages
English (en)
Inventor
Алфей Михайлович Кувшинов
Александр Иванович Иванец
Владимир Алексеевич Мокров
Original Assignee
Предприятие П/Я Р-6234
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6234 filed Critical Предприятие П/Я Р-6234
Priority to SU792865505A priority Critical patent/SU883912A1/ru
Application granted granted Critical
Publication of SU883912A1 publication Critical patent/SU883912A1/ru

Links

Landscapes

  • Tests Of Electronic Circuits (AREA)

Description

Изобретение относится к области вычислительной техники и может быть использовано для контроля неисправности цифровых блоков (микросхем) при серийном производстве. 5
Известно устройство для обнаружения ошибок, содержащее рекурентный регистр, блок памяти, блок сравнения, , блок управления Г12· -10
Недостатком указанного устройства является то, что контроль проверяемой схемы производится путем последовательного подключения контролируемых точек ко входам рекурентного регистра. 15
При таком способе анализа рекурент проверяемой схемы увеличивает общее время контроля.
Известно устройство для контроля цифровых узлов, содержащее блок ввода,20 блок памяти, регистр настройки, коммутатор, блок сравнения, блок управления, блок индикации [2].
Указанное устройство позволяет _ контролировать исправность цифровых узлов, сравнивая коды реакций с кодами эталонов на каждом такте цикла проверки .
Недостатком данного устройства является чрезмерное усложнение его _ 30 элементов при большом числе контролируемых выходов цифрового узла и при большом числе тактов проверки. При этом снижается надежность работы устройства, растут аппаратурные затраты и усложняется проверка его работоспособности в режиме самоконтроля.
Наиболее близким по технической сущности к предлагаемому является устройство для обнаружения неисправностей, содержащее генератор, тестов, формирователь импульсных сигналов, дешифраторы окончания проверки одиночных неисправностей, исправности, индикатор, регистр сдвига, накапливающий сумматор параллельного типа, сумматор [3].
Недостатком указанного устройства является его сложность, большое количество разнородных элементов, что уменьшает надежность работы и усложняет его проверку. Указанный недостаток особенно проявляется при про-: верке схем, имеющих большое число контролируегсых выходов.
Цель изобретения - сокращение оборудования при проверке цифровых блоков (микросхем), имеющих'большое количество внешних контролируемых контактов и длинный цикл проверки.
Для достижения поставленной цели уотройство для обнаружения неисправностей, содержащее генератор синхроимпульсов, генератор теста, дешифратор окончания проверки, индикатор, блок сравнения кодов, постоянный запоминающий блок эталонного кода, -причем выход генератора синхроимпульсов соединен со входом генератора теста и входом объекта контроля, группа выходов генератора теста подключена к группе входов объекта контроля и к группе входов дешифратора окончания проверки, группа выходов постоянного запоминающего блока эталонного кода соединена с первой группой входов блока сравнения кодов, выход которого соединен с индикатором, содержит генератор серии и-импульсов, первый и второй элементы НЕ, η-разрядный сдвигающий регистр, элемент задержки, кольцевой регистр и регистр 20 записи результирующего кода, причем выход генератора синхроимпульсов соединен со входом генератора серии η-импульсов, входом первого элемента НЕ, выход которого соединен со входом jj синхронизации η-разрядного -сдвигающего регистра, вход управления сдвигом которого соединен с выходом генератора серии η-импульсов и входом второго элемента НЕ, группа выходов объекта контроля соединена с группой информационных входов η-разрядного сдвигающего регистра, выход которого соединен со входом кольцевого регистра, вход синхронизации которого сое- ,2 динен с выходом второго элемента НЕ, выход дешифратора окончания дешифратора проверки соединен со входом элемента задержки, входом управления регистра записи результирующего кода, группа входов которого соединена с группой выходов кольцевого регистра, вход управления которого соединен с выходом элемента задержки, вторая группа входов блока сравнения кодов соединена с группой выходов регистра записи результирующего кода.
На фиг. 1 приведена функциональная схема устройства; на фиг. 2 временное расположение импульсов синхронизации и импульсов с выхода генератора серии импульсов.
Устройство содержит генератор 1 теста, объект контроля 2 (микросхема) , η-разрядный 3 сдвигающий регистр, элемент 4 НЕ, генератор 5 синхроимпульсов, генератор 6 серии п-импульсов, кольцевой 7 регистр, элемент 8 НЕ, дешифратор 9 окончания проверки, регистр 10 записи результирующего кеда, элемент 11 задержки импульсов с выхода дешифратора 9 окончания проверки, блок 12 сравнения кодов, постоянный запоминающий блок 13 эталонного кода объекта контроля,, индикатор 14. ¢5
Устройство работает следующим образом.
Перед началом проверки производится начальная установка всех блоков устройства, имеющих элементы памяти, е по входу начальной установки элементов памяти устройства. После команда начальной установки с выходов генератора 1 теста на входы объекта 2 контроля начинают поступать двоичные последовательности импульсов (тест). Параллельные кода реакций с выходов контролируемого блока поступают на информационные входы п-разрядного сдвигающего регистра 3, который преобразовывает параллельные кода реак15 ций в последовательные кода. Запись параллельных кодов реакций в η-разрядный сдвигающий регистр 3 производится импульсами с выхода элемента НЕ 4, вход которого соединен с выходом генератора 5 синхроимпульсов. Элемент НЕ 4 необходим для того, чтобы запись параллельных кодов реакций в регистр 3 не производилась в моменты смены кодов реакций на выходах объекта контроля.
После того, как произведена запись параллельного кода реакций в η-разрядный сдвигающий регистр 3, генератор 6 серии η-импульсов, управляемый импульсами синхронизации, выдает серию п импульсов сдвига, необходимых для сдвига параллельного кода реакций, преобразования его в последовательный код реакций на одном из тактов проверки.
Последовательный код реакций вводится в кольцевой регистр 7, который синхронизируется серией η импульсов с выхода элемента НЕ 4, вход которого соединен с выходом генератора 6 серии η импульсов, элемент 8 НЕ необходим для того, чтобы обработка последовательного кода реакций с выхода регистра 3 не производилась в момент смены цифровой информации.
.г Преобразование параллельных кодов реакций в последовательные ведется на каждом такте проверки. Временное расположение импульсов синхронизации с выхода генератора 5 и синхроимпульсов с выхода генератора 6 серии 30 η-импульсов на одном из тактов проверки показано на фиг. 2а ?. и б .
Процесс генерации теста и работы всего устройства продолжается до появления на выходах генератора 1 тес55 та комбинации, означающий окончание проверки. В этот момент на выходе дешифратора 9 окончания проверки появляется импульс, который проходит на вход управления регистра 10 записи 40 результирующего кода объекта контроля 2 и на вход элемента задержки 11, выход которого соединен со входом обнуления кольцевого регистра.
Импульс с выхода дешифратора 9 окончания проверки используется для перезаписи результирующего кода объекта контроля.
Элемент 11 задержки импульсов с выхода дешифратора 9 окончания проверки необходим для того, чтобы сначала переписать результирующий код объекта контроля 2 из кольцевого регистра в регистр 10 записи результирующего кода объекта контроля, а затем Обнулить кольцевой регистр 7 перед началом нового цикла проверки.
Результирующий код объекта контроля, записанный в регистре 10, сравнивается в блоке 12 сравнения кодов с эталонным кодом объекта контроля. Результат сравнения кодов выводится на индикатор 14.
’ Данное устройство целесообразно применять в системах самоконтроля различных цифровых приборов и устройств, так как аппаратурные затраты при его реализации невелики.
В режиме самоконтроля выходы генератора 1 теста соединяются с информационными входами сдвигающего регистра 3 преобразования параллельных кодов в последовательные, а вместо постоянного запоминающего блока эталонного кода проверяемого блока устанавливается постоянный запоминающий блок эталонного кода устройства. При неправильной работе генератора тестов результирующий код, который будет записан в регистре 10 записи результирующего кода после проведения проверки не совпадает с эталонным кодом устройства. Результат проверки будет выведен на индикатор 14.
Таким образом, в предлагаемом устройстве осуществляется контроль тестовых последовательностей, подаваемых на входы объекта контроля и одновременно контроль остальных элементов устройства.

Claims (3)

  1. Дл  достижени  поставленной цели устройство дл  обнаружени  неисправностей , содержащее генератор синхроимпульсов , генератор теста, дешифратор окончани  проверки, индикатор блок сравнени  кодов, посто нный запоминающий блок эталонного кода, причем выход генератора синхроимпуль сов соединен со входом генератора теста и входом объекта контрол , гру па выходов генератора теста подключена к группе входов объекта контрол  и к группе входов дешифратора око чани  проверки, группа выходов посто нного запоминающего блока эталонного кода соединена с первой группой входов блока сравнени  кодов, выход которого соединен с индикатором, содержит генератор серии п-импульсов первый и второй элементы НЕ, п-разр дный сдвигающий регистр, элемент задержки, кольцевой регистр и регист записи результирующего кода, причем выход генератора синхроимпульсов соединен со входом генератора серИи п-имаульсов, входом первого элемента НЕ, выход которого соединен со входо синхронизации п-разр дного -сдвигающего регистра, вход управлени  сдвигом которого соединен с выходом гене ратора серии п-импульсов и входом второго элемента НЕ, группа выходов объекта контрол  соединена с группой информационных входов п-разр дного сдвигающего регистра, выход которого соединен со входом кольцевого регист ра, вход синхронизации которого соединен с выходом второго элемента НЕ выход дешифр1,тора окончани  дешифратора проверки соединен со входом эле мента задержки, входом управлени  ре гистра записи результирующего кода, группа входов которого соединена с группой выходов кольцевого регистра вход управлени  которого соединен с выходом элемента задержки, втора  группа входов блока сравнени  кодов соединена с группой выходов регистра записи результирующего кода. На фиг. 1 приведена функциональна  схема устройства; на фиг. 2 временное расположение импульсов синхронизации и импульсов с выхода генератора серии импульсов. Устройство содержит генератор 1 теста, объект контрол  2 (микросхема ) , п-разр дный 3 сдвигающий регистр , элемент 4 НЕ, генератор 5 синхроимпульсов, генератор 6 серии п-импульсов, кольцевой 7 регистр, элемент 8 НЕ, дешифратор 9 окончани  проверки, регистр 10 записи результирующего кеда, элемент 11 задержки импульсов с выхода дешифратора 9 окончани  проверки, блок 12 сравнени  кодов, посто нный запоминающий блок 13 эталонного кода объекта контрол ,, индикатор 14. Устройство работает следующим образом. Перед началом проверки производитс  начальна  установка всех блоков устройства, имеющих элементы пам ти, по входу начальной установки элементов пам ти устройства. После команду начальной установки с выходов генератора 1 теста на входы объекта 2 контрол  начин-ают поступать двоичные последовательности импульсов (тест;. Параллельные коды реакций с выходов контролируемого блока поступают на информационные входы п-разр дного сдвигак цего регистра 3, который пь-еобразовывает параллельные коды реакций в последовательные коды. Запись параллельных кодов реакций в п-разр дный сдвигающий регистр 3 производитс  импульсами с выхода элемента НЕ 4, вход которого соединен с выходом генератора 5 синхроимпульсов. Элемент НЕ 4 необходим дл  того, чтобы запись параллельных кодов реакций в регистр 3 не производилась в моменты смены кодов реакций на выходах объекта контрол . После того, как произведена запись параллельного кода реакций в п-разр дный сдвигающий регистр 3, генератор 6 серии п-импульсов, управл елйлй импульсами синхронизации, выдает серию п импульсов сдвига, необходимых дл  сдвига параллельного кода реакций, преобразовани  его в последовательный код реакций на одном из тактов проверки. Последовательный код реакций вводитс  в кольцевой регистр 7, который синхронизируетс  серией п импульсов с выхода элемента НЕ 4, вход которого соединен с выходом генератора 6 серии п импульсов, элемент 8 НЕ необходим дл  того, чтобы обработка последовательного кода реакций с выхода .регистра 3 не производилась в момент смены цифровой информации. Преобразование параллельных кодов реакций в последовательные ведетс  на каждом такте проверки. Временное расположение.импульсов синхронизации с выхода генератора 5 и синхроимпульсов с выхода генератора 6 серии п-импульсов на одном из тактов проверки показано на фиг. 2а . и б . Процесс генерации теста и работы всего устройства продолжаетс  до по влени  на выходах генератора 1 теста комбинахдии, означающий окончание проверки. В этот момент на выходе дещифрйтора 9 окончани  проверки по вл етс  импульс, который проходит на вход управлени  регистра 10 записи результирукмцего кода объекта контрол  2 и на вход элемента задержки 11, выход которого соединен со входом обнулени  кольцевого регистра. Импульс с выхода дешифратора 9 окончани  проверки используетс  дл  перезаписи результирующего кода объекта контрол . Элемент 11 задержки импульсов с выхода дешифратора 9 окончани  про верки необходим дл  того, чтобы сна чала переписать результирующий код объекта контрол  2 из кольцевого регистра в регистр 10 записи результирующего кода объекта контрол , а затем Обнулить кольцевой регистр 7 перед началом нового цикла проверки Результирующий код объекта контрол , записанный в регистре 10, срав ниваетс  в блоке 12 сравнени  кодов с эталонным кодом объекта контрол . Результат сравнени  кодов выводитс  на индикатор 14. Данное устройство целесообразно примен ть в системах самоконтрол  различных цифровых приборов и устройств , так как аппаратурные затрат при его реализации невелики. В режиме сгъмоконтрол  выходы генератора 1 теста соедин ютс  с информационными входами сдвигающего регистра 3 преобразовани  параллель ных кодов в последовательные, а вместо посто нного запоиданающего блока эталонного кода провер емого блока устанавливаетс  посто нный эа по1«1нак ций блок эталонного кода уст ройства. При неправильной работе ге нератора тестов результирующий код, который будет записан в регистре 10 записи результирующего кода после проведени  проверки не совпадает с эталонным кодом устройства. Результат проверки будет выведен на индикатор 14. Таким образом, в предлагаемом устройстве осуществл етс  контроль тестовых последовательностей, подав емых на входы объекта контрол  и од новременно контроль остальных элементов устройства. Формула изобретени  Устройство дл  обнаружени  неисправностей , содержащее генератор синхроимпульсов, генератор теста, дешифратор окончани  проверки, инди катор, блок сравнени  кодов, посто  ный запоминающий блок эталонного ко да, причем выход генератора синхроимпульсов соединен со входом генератора теста и входом объекта контрол , группа выходов генератора тес- . та подключена к группе входов объекта-контрол  и к группе входов дешифратора окончани  проверки, группа выходов посто нного запоминающего блока эталонного кода соединена с первой группой входов блока сравнени  кодов, выход которого соединен с индикатором, отличающеес  тем, что, с целью сокращени  оборудовани  устройства, оно содержит генератор серии п-импульсов, первый и второй элементы НЕ, п-разр дный сдвигак ций регистр, элемент задержки , кольцевой регистр и регистр ;запнси результирующего кода, причем выход генератора синхроимпульсов соединен со входом генератора серии п-импульсов, входом первого элемента НЕ, выход которого соединен со входом синхронизации п-разр дного . сдвигавощего регистра, вход управлени  сдвигом которого соединен с выходом генератора серии п-импульсов и входом второго элемента НЕ, группа выходов объекта контрол  соединена с группой информационных входов . п-разр дного сдвигакхцего регистра, выход которого соединен со входом кольцевого регистра, вход синхронизации которого соединен с выходом вто-t рюго элемента НЕ, выход дешифратора окончани  проверки соединен со входом элемента задержки, входом управлени  регистра записи результирующего кода, группа входов которого соединена с группой выходов кольцевого регистра, вход управлени  которого соединен с выходом элемента задержки , втора  группа входов блока сравнени  кодов соединена с группой выходов регистра записи результирующего кода. Источники информации, прин тые во внимание при экспертизе 1. Авторское свидетельство СССР 488210, кл. G 06 F 11/02, 1975.
  2. 2.Авторское свидетельство СССР 498619, кл. G Об F 11/00, 1976.
  3. 3.Авторское свидетельство СССР 514294, кл. G 06 F 11/04, 1976 (прототип).
SU792865505A 1979-12-10 1979-12-10 Устройство дл обнаружени неисправностей SU883912A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792865505A SU883912A1 (ru) 1979-12-10 1979-12-10 Устройство дл обнаружени неисправностей

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792865505A SU883912A1 (ru) 1979-12-10 1979-12-10 Устройство дл обнаружени неисправностей

Publications (1)

Publication Number Publication Date
SU883912A1 true SU883912A1 (ru) 1981-11-23

Family

ID=20870458

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792865505A SU883912A1 (ru) 1979-12-10 1979-12-10 Устройство дл обнаружени неисправностей

Country Status (1)

Country Link
SU (1) SU883912A1 (ru)

Similar Documents

Publication Publication Date Title
US4139147A (en) Asynchronous digital circuit testing and diagnosing system
US3573751A (en) Fault isolation system for modularized electronic equipment
US4866713A (en) Operational function checking method and device for microprocessors
JPH077041B2 (ja) ディジタル集積回路デバイス技術点検回路
SU883912A1 (ru) Устройство дл обнаружени неисправностей
SU1539782A2 (ru) Устройство дл тестового контрол цифровых блоков
SU1191911A1 (ru) Устройство дл контрол цифровых узлов
SU1325417A1 (ru) Устройство дл контрол
SU1553980A1 (ru) Устройство дл контрол логических блоков
SU1644233A1 (ru) Оперативное запоминающее устройство с коррекцией ошибок
SU1297018A2 (ru) Устройство дл задани тестов
SU1249591A1 (ru) Запоминающее устройство с самоконтролем
SU796916A1 (ru) Устройство дл контрол блокапАМ Ти
SU1252785A1 (ru) Устройство дл контрол схем управлени
SU1233156A2 (ru) Устройство дл контрол цифровых блоков
SU749887A1 (ru) Устройство дл контрол полупроводниковой пам ти
SU1381516A1 (ru) Устройство дл контрол схемы сравнени
SU1432528A2 (ru) Устройство дл контрол функционировани логических блоков
SU562783A1 (ru) Устройство контрол и диагностики цифровых схем
SU767743A1 (ru) Генератор псевдослучайных кодов
SU1236558A1 (ru) Устройство дл контрол пам ти
SU1621026A1 (ru) Микропрограммное устройство управлени с контролем
SU1223233A1 (ru) Устройство дл контрол однотипных логических узлов
SU1667069A1 (ru) Микропрограммное устройство управлени
SU970283A1 (ru) Устройство дл поиска неисправностей в логических узлах