SU813434A1 - Устройство дл контрол регистраСдВигА - Google Patents
Устройство дл контрол регистраСдВигА Download PDFInfo
- Publication number
- SU813434A1 SU813434A1 SU792730494A SU2730494A SU813434A1 SU 813434 A1 SU813434 A1 SU 813434A1 SU 792730494 A SU792730494 A SU 792730494A SU 2730494 A SU2730494 A SU 2730494A SU 813434 A1 SU813434 A1 SU 813434A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- trigger
- modulo
- register
- input
- Prior art date
Links
Landscapes
- Error Detection And Correction (AREA)
Description
I
Изобретение относитс к автоматике и вычислительной технике и может быть использовано в системах передачи и обработки информации.
Известно устройство дл обнаружени ошибок в регистре сдвига, выполненное на импульсно-потенциальных элементах содержащее декодирующий преобра-зоБатель, эмиттерный повторитель, сумматор) по модулю два, логические схемы, дифференцирующие цепи, две схемы запрета 1 .
Недостатками этого устройства вл ютс значительна сложность и низка надежность , обусловленные применением больщого числа аналоговых узлов.
Наиболее близким к данному изобретению вл етс устройство контрол регистра сдвига, содержащее узел свертки по модулю два, входной и выходной триггера, триггер четности и сумматор по модулю два, с помощью KOTOpbix производитс контроль функционировани регистра в процессе приема или выдачи информации 2.
Недоста:тком этого устройства вл етс наличие четырехвходового сумматора по модулю два и триггера четности, дл установки
которого в исходное состо ние необходимо определить или заранее знать четность передаваемой информации. Это приводит к усложнению устройства, снижению его надежности и достоверности контрол .
Цель изобретени - повышение достоверности результатов контрол и упрощение устройства.
Поставленна цель достигаетс тем, что в устройство, содержащее первый элемент свертки по модулю два, входы которого соединены с выходами контролируемого регистра , первый и второй триггеры, счетные входы которых соединены соответственно с входом младшего и выходом старшего разр дов контролируемого регистра, введены вто , рой элемент свертки по модулю два, инвертор и два элемента И, причем вход установки нул первого триггера и первые входы первого и второго элементов И соединены со входом установки устройства, а выход первого элемента -свертки по модулю два соединен с вторым входом первого элемента И и через инвертор - с вторым входом второго элемента И, выходы первого и второго элементов И соединены соответственно с единичным и нулевым входами второго
триггера, а выходы первого, второго триггеров и выход первого элемента свертки по модулю два соединен)Ь1 с входами второго элемента свертки по Цодулю два.
Вход установки устройства в исходное состо ние используетс дл обнулени входного триггера и устанрвки выходного триггера в состо ние, определ емое сигналом на выходе узла свертки по модулю два.
На чертеже изображена функциональна блок-схема устро ства.
Устройство содержат контролируемый регистр I, первый элемейт 2 свертки по модулю два, вход 3 установки устройства, первый триггер 4, первый элемент 5 И, второй элемент 6 И, второй триггер 7, второй элемент 8 свертки по модулю два, инвертор 9, выход 10 устройства. :
Устройство работаф следующим образом.
В случае нечетного количества единиц в регистре 1, сигнал на выходе элемента 2 имеет единичное значение, в противном случае - нулевое. Установка устройства в исходное состо ние пр 1водитс импульсом, подаваемым на вход 3, после параллельной записи в регистр 1 кода числа. При этом триггер 4 обнул етс ,, а триггер 7 сигналами с выходов элементов И 5 и 6 устанавливаетс в состо ние, прЭД л емое элементом 2 свертки. При сдвигах информации в регистре 1 (при этом I в него записываютс единицы) четность чис1па записываемых единиц регистрируетс триггером 4, а четность числа единиц на выходе регистра - триггером 7. В обоих случа х, при правильной работе регистра, на входах элемента свертки 8 - четное количество единиц лосле каждого такта сдвига и |сигнал на выходе 10 отсутствует. Сбой разр дов регистра приводит к изменению сигнала на выходе схемы свертки 2 без соответствующего изменени состо ний триггеров , что вызывает по вление сигнала на В1|1ходе устройства 10.
Использование изобретени упрощает устройство за счет того, что дл установки
исходного состо ни используетс сигнал с выхода свертки по модулю два и не требуетс дополнительных сведений о четности передаваемой информации, что повышает достоверность контрол , и за счет уменьщени количества оборудовани - надежность устройства .
Claims (2)
1.Авторское свидетельство СССР № 399862, кл. G 06 F 11/02, 1971.
2.Авторское свидетельство СССР
№ 630631, кл. G 06 F 11/00, 1977 (прото0 тип).
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792730494A SU813434A1 (ru) | 1979-02-28 | 1979-02-28 | Устройство дл контрол регистраСдВигА |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792730494A SU813434A1 (ru) | 1979-02-28 | 1979-02-28 | Устройство дл контрол регистраСдВигА |
Publications (1)
Publication Number | Publication Date |
---|---|
SU813434A1 true SU813434A1 (ru) | 1981-03-15 |
Family
ID=20812607
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU792730494A SU813434A1 (ru) | 1979-02-28 | 1979-02-28 | Устройство дл контрол регистраСдВигА |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU813434A1 (ru) |
-
1979
- 1979-02-28 SU SU792730494A patent/SU813434A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU813434A1 (ru) | Устройство дл контрол регистраСдВигА | |
US3056108A (en) | Error check circuit | |
SU1218386A1 (ru) | Устройство дл контрол схем сравнени | |
SU401006A1 (ru) | Двоичный счетчик импульсов | |
SU636613A1 (ru) | Устройство дл контрол тиристорных генераторов | |
SU437227A1 (ru) | Двоичный счетчик с устройством дл обнаружени сбоев | |
SU1732464A1 (ru) | Счетчик импульсов в коде Фибоначчи | |
SU1247773A1 (ru) | Устройство дл измерени частоты | |
SU473180A1 (ru) | Устройство дл проверки схем сравнени | |
JPS5455141A (en) | Diagnosing shift circuit | |
SU898431A1 (ru) | Микропрограммное устройство управлени | |
SU752487A1 (ru) | Устройство дл контрол регистра сдвига | |
SU1275447A2 (ru) | Устройство дл контрол источника последовательности импульсов | |
RU2030107C1 (ru) | Парафазный преобразователь | |
SU943728A1 (ru) | Микропрограммное устройство управлени | |
SU1103239A1 (ru) | Устройство дл контрол параллельного кода на четность | |
SU364965A1 (ru) | ОДНОТАКТНЫЙ СДВИГАТЕЛЬtSvJfcUUfUciltAifl | |
SU1160414A1 (ru) | Устройство дл контрол логических блоков | |
SU1175022A1 (ru) | Устройство дл контрол серий импульсов | |
SU725236A1 (ru) | Устройство контрол дес тичных счетчиков | |
SU1196884A1 (ru) | Устройство ввода информации от дискретных датчиков | |
SU1642472A1 (ru) | Устройство дл контрол выполнени последовательности действий оператора | |
SU769493A1 (ru) | Устройство дл диагностики неисправностей дискретных объектов | |
SU726532A1 (ru) | Трехканальное мажоритарно-резервированное устройство | |
SU902074A1 (ru) | Кольцевой сдвигающий регистр |