SU1001183A1 - Устройство дл контрол и измерени параметров блоков пам ти - Google Patents

Устройство дл контрол и измерени параметров блоков пам ти Download PDF

Info

Publication number
SU1001183A1
SU1001183A1 SU813337391A SU3337391A SU1001183A1 SU 1001183 A1 SU1001183 A1 SU 1001183A1 SU 813337391 A SU813337391 A SU 813337391A SU 3337391 A SU3337391 A SU 3337391A SU 1001183 A1 SU1001183 A1 SU 1001183A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
inputs
block
control
Prior art date
Application number
SU813337391A
Other languages
English (en)
Inventor
Андрэюс Ишович Бабаев
Анатолий Дмитриевич Бакакин
Валерий Аронович Толчинский
Владимир Васильевич Митрофанов
Original Assignee
Предприятие П/Я А-3313
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3313 filed Critical Предприятие П/Я А-3313
Priority to SU813337391A priority Critical patent/SU1001183A1/ru
Application granted granted Critical
Publication of SU1001183A1 publication Critical patent/SU1001183A1/ru

Links

Landscapes

  • Measuring Frequencies, Analyzing Spectra (AREA)

Description

Изобретение относится к запоминаю-. щим устройствам и может быть использовано для контроля блоков постоянной памяти, а также для контроля и измерения параметров логических блоков.
Известно устройство для контроля памяти, содержащее коммутатор, счетчик, блок синхронизации, блок управления и схему сравнения [1].
Недостатком данного устройства является невозможность измерения электрических параметров блоков памяти.
Наиболее близким к предлагаемому по технической сущности является устройство для контроля и измерения парамет- 15 ров блоков памяти, содержащее блок задания стимулирующих воздействий, схему сравнения, блок управления, пульт управления, измеритель, блок буферных регистров, преобразователь кода, блок адреса контролируемых точек, кодирующий блок, блок выбора адреса кода, блок формирователя диапазонов измерения, блок вида измерения, усилители уровня измеряемого 25 сигнала, блок задания тактов, формирователь -знака [2].
Недостатком этого устройства является отсутствие блоков самоконтроля и невозможность непосредственного 3 ’ измерения выходных параметров памяти, что снижает достоверность контроля и быстродействие устройства.
Цель изобретения - повышение достоверности контроля и быстродействия устройства.
Поставленная цель достигается тем, что в устройство для контроля и измерения параметров блоков памяти, содержащее измеритель напряжений, измеритель частоты, первый формирователь импульсов, преобразователь напряжениекод, схему сравнения, преобразователь кодов, ключи, генератор импульсов, блок ввода эталлонных чисел, блок управления, блок местного управления и коммутатор, первый вход которого является входом устройства, а выходы подключены соответственно к первым входам измерителя напряжений и измерителя частоты, вторые входы которых соединены соответственно с первым и с вторым выходами первого формирователя импульсов, первый вход которого подключен к первому выходу блока управления, второй вход которого соединен с первым входом блока местного управления, первый выход которого соединен с вторым входом коммутатора, выходы измерителя напряжений и изме3 дания эталонных напряжений являются выходами устройства.
На фиг. 1 представлена функциональ рителя частоты подключены соответственно к первым входам преобразователя напряжение-код и преобразователя кодов, вторые входы которых соединение вторым выходом блока местного управления , второй вход которого подключен : к выходу генератора импульсов и третьему входу преобразователя напряжениекод,* выход которого соединен с третьим входом преобразователя кодов, выход которого подключен к одному из входов схемы сравнения, другие входы И выход которой соединены соответственно с выходами ключей и с одним из входов блока ввода эталонных чисел, вторым входом блока управления и третьим входом блока местного управления, третий выход которого подключён к первому входу ключей, второй вход которых соединен с выходом блока ввода эталонных чисел и четвертым 20 входом блока местного управления, введены формирователь управляющих' им- ·, пульсов, второй и третий формирователи : импульсов, формирователь эталонных кодов,блок задания эталонных напряже- £5 ний, счетчик и дешифратор, выход которого подключен к второму входу первого формирователя импульсов, причем одни из выходов счетчика соединены соответственно .с входами дешифратора, и с первым входом формирователя управляющих импульсов, одни из выходов и входов второго формирователя импульсов подключены соответственно к одним из входов счетчика, к другим выходам счетчика и к первому выходу формирователя управляющих импульсов, второй вход которого соединен с первым выходом первого формирователя импульсов и первым .входом блока задания эталонных напряжений, второй вход которого подключен к первому входу третьего •формирователя импульсов, третьему входу измерителя напряжений, третьему входу измерителя частоты и второму выходу формирователя управляющих 45 импульсов, третий вход которого подключен к второму выходу первого формирователя импульсов, и второму входу третьего формирователя импульсов, третий выход и четвертый вход формиро^О вателя управляющих импульсов, другие вход и выход второго формирователя импульсов, третьи входы третьего фор-‘ мирователя импульсов и блока задания· эталонных напряжений и входы формиро-55 вателя эталонных кодов являются управляющими, выходы формирователя эталонных кодов соединены с третьим входом ключей, другой вход счетчика соединен с выходом блока ввода эталонных чисел, 60 другой вход которого является управляющим входом устройства, выход генератора импульсов подключен к четвертому входу третьего формирователя импульсов, выход которого и выход блока за_б5 ная схема предлагаемого устройства; на фиг. 2, 3, 4, 5, 6 и 7 - соответст венно функциональные схемы второго формирователя импульсов, формировате ля управляющих импульсов, генератора импульсов, третьего формирователя импульсов, блока задания эталонных 10 напряжений и формирователя эталонных кодов.
Устройство содержит (фиг. 1) комму татор 1, измеритель 2 напряжений, измеритель 3 частоты, первый формирователь 4 импульсов, дешифратор 5, счетчик 6, второй формирователь 7 импульсов, формирователь 8 управляющих импульсов, преобразователь 9 напряжение-код, преобразователь 10 кодов, схему 11 сравнения, ключи 12, блок 13 управления, блок 14 местного управления, генератор 15 импульсов, третий формирователь 16 импульсов, блок 17 задания эталонных напряжений, формирователь 18 эталонных кодов.
На фиг. 1 обозначена контролируемая память 19.
Устройство содержит также блок 20 ввода эталонных чисел.
Второй формирователь импульсов содержит (фиг. 2) триггер 21, элементы И 22 - 24, элемент ИЛИ 25 и элемент НЕ 26.
Формирователь управляющих импульсов содержит (фиг. 3 ) элементы ИЛИ 27 s32, элементы И 33 - 48, элементы ИЛИ 49 - 53 и элементы НЕ 54 и 55.
Генератор импульсов содержит (фиг. 4) генератор 56 прямоугольных импульсов, делители 57 - 59 частоты и дешифраторы 60 - 62.
Третий формирователь импульсов содержит (фиг. 5) элемент ИЛИ 63 и элементы ИЛИ 64-66.
Блок задания эталонных напряжений содержит (фиг. 6) коммутатор 67 и стабилизаторы 68 - 70 напряжения.
Формирователь эталонных кодов содержит (фиг. 7) элементы ИЛИ 71-73 и элементы И 74 - 82, выполняющие функции шифратора, количество которых определяется разрядностью числа и количеством кодов, необходимых для работы устройства.
На фиг. 7 обозначены входы 83 питания формирователя.
Устройство работает следующим образом·.
Последовательность видов измерения параметров задается счетчиком 6 (фиг, 1). Переход к следующему виду измерения производится изменением его состояния вследствие прибавления единицы, поступающей с формирователя 7 на вход счетчика 6, или пу5 тем ввода параллельного кода на вхоД блока 20.
Формирование вида измерения определяется состоянием дешифратора 5 и командами, поступающими с блока 13, с помощью которого можно выключить формирование любого вида измерения.
Формирователь 4 управляет подключением измерителей 2 и 3.
Измеряемая величина поступает на • входы измерителей 2 и 3 с выхода коммутатора 1.
После измерения аналоговых величин измерителем 2 и-преобразования .
,их в двоичный код преобразователем ,9 производится дальнейшее преобразование преобразователем 10 в двоичнодесятичное число. Из преобразовате- 1 ля 10 число поступает на схему 11 сравнения.
С формирователя 18 вводятся эталонные числа для сравнения их на схеме 11 в режиме измерения по допуску, а через блок 20 возможен как ввод, так и вывод чисел для дальнейшей отработки.
Каждый вид измерения имеет определенное количество рабочих диапазонов, выбор и последовательность которых задается младшими разрядами счетчика 6.
Диапазон формируется элементами И 39 - 44 (фиг. 3), управляемыми элементами И 47, 48 и элементами ИЛИ 49 - 52. Выходы всех диапазонов подключены на входы элемента ИЛИ 27, который контролирует выбор диапазона и управляет формирователем 7 через элементы И 2 3 и 24 ( фиг. 2), на входы которых поступают также импульсы различной частоты с блока 14.
Если не выбран ни один диапазон, т. е. создана нерабочая ситуация, то ' импульс с элемента ИЛИ 27 .через элемент НЕ 26 разрешает прохождение че- . рез элемент И 23 импульсов более высокой частоты, что сокращает время работы устройства в режиме холостого хода.
При нулевом состоянии младших разрядов счетчика 6 через элемент И 44 (фиг. 3) поступает разрешение на элементы 28 - 38, которые обеспечивают индикацию всех диапазонов, имеющихся в выбранном виде измерения при заданном режиме работы.
Устройство работает в синхронноасинхронном режиме. Временная диа* ·.: грамма работы устройства задается блоком 14 на основе импульсов, поступающих с генератора 15. 60
Работа генератора 15 осуществляется от кварцевого генератора 56 ( фиг. 4), с выхода которого импульсы посту· пакт на делители 57-59. 65
Каждая группа импульсов на выходах дешифраторов 60 - 62 отличается по частоте в десять раз.
С выхода генератора 15 импульсы поступают в преобразователь 9 и формирователь 16, где формируются лонные импульсы длительности и ты для контроля 'измерителя 2.
Таким образом, предлагаемое ройство позволяет измерять аналоговые и частотные параметры постоянной памяти при контроле ее на вание.
Технико-экономическое изобретения заключается в соких быстродействии и достоверности контроля по сравнению с прототипом.
этачастоуст функциониропреимущество его более вы-

Claims (2)

  1. Изобретение относитс  к запоминаю щим устройствам и может быть испольй вано дл  контрол  блоков посто нной пам ти, а также дл  контрол  и измерени  параметров логических блоков. Известно устройство дл  контрол  пам ти, содержащее коммутатор, счетчик , блок синхронизации, блок управлени  и схему сравнени  Недостатком данного устройства  в л етс  невозможность измерени  электрических параметров блоков пам ти. Наиболее близким к предлагаемому технической сущности  вл етс  устрой ство дл  контрол  и измерени  параме ров блоков пам ти, содержащее блок задани  стимулирующих воздействий, схему сравнени , блок управлени . пульт управлени , измеритель, блок буферных регистрюв, преобразователь кода, блок адреса контролируемых точек , кодирующий блок, блок выбора адреса кода, блок формировател  диа пазонов измерени , блок вида измере ни , усилители уровн  измер емого сигнала, блок задани  тактов, форми рователь знака i2. Недостатком этого устройства  вл етс  отсутствие блоков самоконтрол  и невозможность непосредственного измерени  выходных параметров пам ти, что снижает достоверность контрол  и быстродействие устройства. Цель изобретени  - повышение достоверности контрол  и быстродействи  устройства. Поставленна  цель достигаетс  тем, что в устройство дл  контрол  и измерени  параметров блоков .пам ти, содержащее измеритель напр жений,измеритель частоты, первый формирователь импульсов, преобразователь напр жениекод , схему сравнени , преобразователь кодов, ключи, генератор импульсов, блок ввода эталлонных чисел, блок управлени , блок местного управлени  и коммутатор, первый вход которого  вл етс  входом устройства, а выходы подключены соответственно к первым входам измерител  напр жений и измерител  частоты, вторые входы которых соединены соответственно с первым и с вторым выходами первого формировател  импульсов, первый вход которого подключен к первому выходу блока управлени , второй вход которого соединен с первым входом блока местного управлени , первый выход которого соединен с вторым входом коммутатора, вьрсоды измерител  напр жений и измерител  частоты подключены соответственно к первым входам преобразовател  напр жение-код и преобразовател  кодов , вторые входы которых соединены с вторым выходом блока местного управле ни , второй вход которого подключен к выходу генератора импульсов и треть ему входу преобразовател  напр жениекод , выход которого соединен с третьим входом преобразовател  кодов, выход которого подключен к одному из входов схемы сравнени , другие входы И выход которой соединены соответственно с выходами ключей и с одним из входов блока ввода эталонных чисел, вторым входом блока управлени  и третьим входом блока местного управлени , третий выход которого подключ:ён к первому входу ключей, второй вход которых соединен с выходом блока ввода эталонных чисел и четвертым входом блока местного управлени , введены формирователь управл ющих импульсов , второй и третий формирователи импульсов, формирователь эталонных кодов,блок задани  эталонных напр жеНИИ , счетчик и дешифратор, выход которого подключен к второму входу первого формировател  импульсов, причем одни из выходов счетчика соединены соответственно .с входами дешифратора и с первым входом формировател  управ л ющих импульсов, одни из выходов и входов второго формировател  импульсов подключены соответственно к одним из ВХОДОВ счетчика, к другим выходам счетчика и к первому ззыходу формировател  управл ющих импульсов, второй вход которого соединен с первым выходом первого формировател  импульсов и первым .входом блока задани  эталонных нап-р жений, второй вход которого подключен к первому входу третьего .формировател  импульсов, третьему входу измерител  напр жений, третье му входу измерител  частоты и второму выходу формировател  управл ющих импульсов, третий вход которого подключен к второму выходу первого формировател  импульсов, и второму входу третьего формировател  импульсов, третий выход и четвертый вход формиро вател  управл ющих импульсов, другие вход и выход второго формировател  импульсов, третьи входы третьего формировател  импульсов и блока задани  эталонных напр жений и входы формировател  эталонных кодов  вл ютс  управ л ющими, выходы формировател  э.талонных кодов соединены с третьим входом ключей, другой вход счетчика соединен с выходом блока ввода эталонных чисел, другой вход которого  вл етс  управл  ющим входом устройства, выход генератора импульсов подключен к четвертому входу третьего формировател  импульсов , выход которого и выход блока заДани  эталонных напр жений  вл ютс  выходами устройства. На фиг. 1 представлена функциональна  схема предлагаемого устройства; на фиг. 2, 3, 4,5, 6и7- соответственно функциональные схемы второго формировател  импульсов, формировател  управл ющих импульсов, генератора импульсов, третьего формировател  импульсов, блока задани  эталонных напр жений и формировател  эталонных кодов. Устройство содержит (фиг. 1) коммутатор 1, измеритель 2 напр жений, измеритель 3 частоты, первый формирователь 4 импульсов, дешифратор 5, счетчик б, второй формирователь 7 импульсов , формирователь 8 управл ющих импульсов, преобразователь 9 напр жение-код , преобразователь 10 кодов, схему 11 сравнени , ключи 12, блок 13 управлени , блок 14 местного управлени , генератор 15 импульсов, третий формирователь 16 импульсов, блок 17 задани  эталонных напр жений, формирователь 18 эталонных кодов. На фиг. 1 обозначена контролируема  пам ть 19. Устройство содержит также блок 20 ввода эталонных чисел. Второй формирователь импульсов содержит (фиг. 2} триггер 21, элементы И 22 - 24, элемент ИЛИ 25 и элемент НЕ 26. Формирователь управл ющих импульсов содержит ( фиг. 3 f элементы ИЛИ 27 32 , элементы И 33 - 48, элементы ИЛИ 49 - 53 и элементы НЕ 54 и 55. Генератор импульсов содержит фиг. 4 генератор 56 пр моугольных импульсов, делители 57 - 59 частоты и дешифраторы 60 - 62. Третий формирователь импульсов содержит (фиг. 5) элемент ИЛИ 63 и элементы ИЛИ 64-66. Блок задани  эталонных напр зкений содержит (фиг. 6) коммутатор 67 и стабилизаторы 68 - 70 напр жени . Формирователь эталонных кодов содержит СФиг. 7) элементы ИЛИ 71 - 73 и элементы И 74 - 82, выполн ющие функции шифратора, количество которых определ етс  разр дностью числа и количеством кодов, необходимых дл  работы устройства. На фиг. 7 обозначены входы 83 питани  формировател . Устройство работает следующим образом- . Последовательность видов измерени  параметров задаетс  счетчиком 6 (фиг. 1). Переход к следующему виду измерени  производитс  изменением его состо ни  вследствие прибавлени  единицы, поступающей с формировател  7 на вход счетчика 6, или путем ввода параллельного кода на вхо блока 20. Формирование вида измерени  опре дел етс  состо нием дешифратора 5 и командами, поступающими с блока 1 с помощью которого можно выключить формирование любого вида измерени . Формирователь 4 управл ет подклю чением измерителей 2 и 3. Измер ема  величина поступает на входы измерителей 2 и 3 с выхода коммутатора 1. После измерени  аналоговых величин измерителем 2 и-преобразовани  ,их в двоичный код преобразователем ,9 производитс  дальнейшее преобразо вание преобразователем 10 в двоично дес тичное число. Из преобразовател  10 число поступает на схему 11 сравнени . С формировател  18 ввод тс  эталонные числа дл  сравнени  их на сх ме 11 в-режиме измерени  по допуску а через блок 20 возможен как ввод, так и вывод чисел дл  дальнейшей от работки. . Каждый вид измерени  имеет определенное количество рабочих диапазонов , выбор и последовательность кото рнх задаетс  младшими разр дами счет чика 6. Диапазон формируетс  элементами И 39 - 44 (фиг. 3), управл емыми эле ментами И 47, 48 и элементами ИЛИ 49 - 52. Выходы всех диапазонов подключены на входы элемента ИЛИ 27, ко торый контролирует выбор диапазона и управл ет формирователем 7 через элементы И 23 и 24 ( фиг. 2), на входы которых поступают также импульсы различной частоты с блока 14. Если не выбран ни один диапазон, т. е. создана нерабоча  ситуаци , то импульс с элемента ИЛИ 27 .через элемент НЕ 26 разрешает прохождение через элемент И 23 импульсов более высокой частоты, что сокращает врем  работы устройства в режиме холостого хода. При нулевом состо нии младших раз р дов счетчика .6 через элемент И 44 фиг. 3) поступает разрешение на элементы 28 - 38, которые обеспечивают индикацию всех диапазонов, имеющихс  в выбранном виде измерени  пр заданном режиме работы. Устройство работает в синхронноасинхронном режиме. Временна  диа- грамма работы устройства задаетс  блоком 14 на основе импульсов, посту пак цих с генератора 15. Работа генератора 15 осуществл ет с  от кварцевого генератора 56 ( фиг. 4), с выхода которого импульсы посту пают на делители 57-59. Кажда  группа импульсов на выходах дешифраторов 60 - 62 отличаетс  по частоте в дес ть раз. С выхода генератора 15 импульсы поступают в преобразователь 9 и формирователь 16, где формируютс  эталонные импульсы длительности и частоты дл  контрол  измерител  2. Таким образом, предлагаемое уст- ; ройство позвол ет измер ть аналоговые и частотные параметры посто нной пам ти при контроле ее на функционирование . Технико-экономическое преимущество изобретени  заключаетс  в его более высоких быстродействии и достоверности контрол  по сравнению с прототипом. Формула изобретени  Устройство дл  контрол  и измерени  параметров блоков пам ти, содержащее измеритель напр жений, измеритель частоты, первьШ формирователь импульсов, преобразователь напр жение- код, схему сравнени , преобразователь кодов, ключи, генератор импульсов, блок ввода эталонных чисел, блок управлени , блок местного управлени  и коммутатор, первый вход которого  вл етс  входом устройства, а выходы подключены соответственно к первым входам измерител  напр жений и измерител  частоты, вторые входы которых соединены соответственно с первым и с вторым выходами первого формировател  импульсов, первый вход которого подключен к первому выходу блока управлени , второй выход которого соединен с первым входом блока местного управлени , первый выход которого соединен с вторым входом коммутатора, выходы из 1epитeл  напр жений и измерител  частоты подключены соответственно к первым входам преобразовател  напр жение-код и преобразовател  кодов , вторые входыкоторых соединены с вторым выходом блока местнохЪ управлени , второй вход которого подключен к выходу генератора иютульсов и Третьему входу преобразовател  напр жение-код , .выход которого соединен с третьим входом преобразовател  кодов , выход которого подключен к одному из входов схемы сравнени , другие входы и выход которой соединены соответственно с выходами ключей и с одним из входов блока ввода эталонных чисел, вторым входом блока управлени  и третьим входом блока местногоуправлени , третий выход которого подключен к первому входу ключей, второй вход которых соединен с выходом блока ввода эталонных чисел и четвертым входом блока местного управлени , отличающеес  тем, что, с целью повышени  достоверности контрол  и быстродействи  устройства, в него введены формирователь управл ющих импульсов, второй и третий форми рователи импульсов, формирователь эталонных кодов, блок задани  эталон ных напр жений, и дешифратор Выход которого подключен к второму входу первого формировател  импульсо причем одни из выходов счетчика соед нены соответственно с входами дешифратора и с первым входом формировател  управл ющих импульсов, одни из выходов и входов второго формироват ,ел  импульсов подключены соответственно к одним из входов счетчика, к другим выходам счетчика и к первому выходу формировател  управл ющих импульсов , второй вход которого соединен с первьом выходом первого формировател  импульсов и первым входом блока Зсщани  эталонных напр жений, второй вход которого подключен к пер вому входу третьего формировател  импульсов, третьему входу измерител  напр жений г третьему входу измерител  частоты и второму выходу формироI вател  управл ющих импульсов, третий вход которого подключен к второму выходу первого формировател  импульсов и второму входу третьего формировател  импульсов, третий выход и четвертый вход формировател  управл ющих импульсов, другие вход и выход второго формировател  импульсов, третьи входы третьего формировател  импульсов и блока задани  эталонных напр жений и входы формировател  эталонных кодов  вл ютс  управл ющими , выходы формировател  эталонных кодов соединены с третьим входом ключей , другой вход счетчика соединен с выходом блока ввода эталонных чисел , другой вход которого  вл етс  управл ющим входом устройства, выход генератора импульсов подключен к четвертому входу третьего формировател  импульсов, выход которого и выход блока задани  эталонных напр жений  вл ютс  выходами устройства. Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР № 563697, кл. G 11 С 29/00, 1977.
  2. 2.Авторское свидетельство СССР № 841060, кл. G 11 С 29/00, 1980 ( прототип ).
    (PU9.Z
    J
    Т
    56
    фиг. 5
    68
    70
    Г Г Т
    I
    CpuS.6
SU813337391A 1981-09-18 1981-09-18 Устройство дл контрол и измерени параметров блоков пам ти SU1001183A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813337391A SU1001183A1 (ru) 1981-09-18 1981-09-18 Устройство дл контрол и измерени параметров блоков пам ти

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813337391A SU1001183A1 (ru) 1981-09-18 1981-09-18 Устройство дл контрол и измерени параметров блоков пам ти

Publications (1)

Publication Number Publication Date
SU1001183A1 true SU1001183A1 (ru) 1983-02-28

Family

ID=20976550

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813337391A SU1001183A1 (ru) 1981-09-18 1981-09-18 Устройство дл контрол и измерени параметров блоков пам ти

Country Status (1)

Country Link
SU (1) SU1001183A1 (ru)

Similar Documents

Publication Publication Date Title
SU1001183A1 (ru) Устройство дл контрол и измерени параметров блоков пам ти
SU881755A1 (ru) Устройство дл контрол клавиатуры
SU1223234A1 (ru) Устройство дл контрол логических блоков
SU1385105A1 (ru) Устройство сигнатурного контрол проводных соединений
SU1297094A1 (ru) Устройство дл обучени основам вычислительной техники
SU949672A2 (ru) Устройство дл контрол времени работы машин
SU888123A1 (ru) Устройство дл контрол цифровых объектов
SU1377908A2 (ru) Устройство дл измерени максимального и минимального периодов следовани сигналов
SU888211A1 (ru) Устройство дл контрол блоков оперативной пам ти
SU1187113A1 (ru) Устройство дл измерени параметров тиристоров
SU1040526A1 (ru) Запоминающее устройство с самоконтролем
SU1001181A1 (ru) Устройство дл контрол оперативной пам ти
SU966891A1 (ru) Преобразователь напр жение-код с автомасштабированием
SU450955A1 (ru) Измерительна информационна система со сжатием данных
SU841060A1 (ru) Устройство дл контрол блоковпАМ Ти
SU815649A1 (ru) Устройство дл измерени напр жени НА диСКРЕТНОМ эКРАНЕ
SU953576A1 (ru) Цифровой экстремальный модул ционный мост переменного тока
SU945830A1 (ru) Выходной узел тестера дл контрол электронных блоков
SU1501095A2 (ru) Устройство дл моделировани графа
SU888078A1 (ru) Устройство дл контрол параметров
SU1109672A1 (ru) Устройство дл определени крутизны измер емой функции
SU418855A1 (ru)
SU746525A1 (ru) Устройство дл контрол магнитных матричных переключателей
SU663095A1 (ru) Устройство дл контрол временных интервалов кодированных посылок
SU1541635A1 (ru) Устройство дл определени интегрального значени измен ющегос во времени измерительного сигнала