SU1187113A1 - Устройство дл измерени параметров тиристоров - Google Patents

Устройство дл измерени параметров тиристоров Download PDF

Info

Publication number
SU1187113A1
SU1187113A1 SU843693929A SU3693929A SU1187113A1 SU 1187113 A1 SU1187113 A1 SU 1187113A1 SU 843693929 A SU843693929 A SU 843693929A SU 3693929 A SU3693929 A SU 3693929A SU 1187113 A1 SU1187113 A1 SU 1187113A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
unit
setting unit
inputs
Prior art date
Application number
SU843693929A
Other languages
English (en)
Inventor
Борис Иванович Петров
Евгений Петрович Пономарев
Николай Николаевич Беспалов
Валерий Федорович Малыгин
Original Assignee
Мордовский Ордена Дружбы Народов Государственный Университет Им.Н.П.Огарева
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Мордовский Ордена Дружбы Народов Государственный Университет Им.Н.П.Огарева filed Critical Мордовский Ордена Дружбы Народов Государственный Университет Им.Н.П.Огарева
Priority to SU843693929A priority Critical patent/SU1187113A1/ru
Application granted granted Critical
Publication of SU1187113A1 publication Critical patent/SU1187113A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

1. УСТРОЙСТВО ДЛЯ ИЗМЕРЕНИЯ ПАРАМЕТРОВ ТИРИСТОРОВ, содержащее Олок управлени , первый выход которого соединен с входом генератора, первый выход которого соединен с первой клеммой дл  подключени  испытуемого тиристора, вторую клемму дл  подключени  тиристора, преобразователь амплитуда-код, первый выход которого соединен с первым входом распределительного элемента, и блок индикации , отличающеес  тем, что, с целью повышени  быстродействи  измерени  параметров, в Него введены блок задани  уставки класса , блок задани  режима- измерени , делитель напр жени  из двух резисторов и шунт, первый вывод которого соединен с второй клеммой дл  подключени  тиристора, а второй - с вторым выходом генератора, к выходам которого соответственно подключены соответствующие вьюоды делител  напр же-ни , первый и второй входы блока задани  режима измерени  подключены соответственно к первому выводу шунта и точке соединени  выводов резисторов делител  напр жени , третий вход - к первому выходу блока задани  уставки класса, первый выход блока задани  режима измерени  - к первому входу преобразовател  амплитуда-код, а второй вьгход - к второму входу преобразовател  амплитуда-код и первому входу блока управлени , второй выход которого соединен с установочными входами блока индикации и блока задани  уставки класса, второй вход блока управлени  с первьм выходом распределительного элемента, а третий вход - с пусковой шиной, причем второй выход распределительного элемента соединен с четвертым входом блока задани  режима (Л измерени , второй вход распределитель ного элемента соединен с вторьм выходом преобразовател  амплитуда-код, а информационные выходы распределительного элемента - с соответствующими двум  входами блока индикации и двум  входами блока задани  уставS3 ки класса, второй выход которого подключен к третьему информационному входу блока индикации. 2. Устройство по п. 1, отлиы чающеес  тем, что блок задани  режима измерени  содержит первьй и второй аналоговые ключи, инвертор,, первый и второй компараторы и источник опорного напр жени , выход кото рогр соединен с первым входом вт,оро .го компаратора, второй вход которого соединен с первым входом второго аналогового ключа и первым входом блока задани  режима измерени , второй вход второго аналогового ключа соединен с четвертым входом блока задани  режима измерени , первым входом

Description

первого компаратора и входом инвертора , выход которого соединен с первым входом первого аналогового ключа, второй вход которого соединен с вторым входом блока задани  режима измерени  и вторым входом первого компаратора, третий вход которого соединен с третьим входом блока задани  режима измерени , причем выходы обоих аналоговых ключей соединены с первым выходом блока задани  режима измерени , с вторым выходом которого соединены выходы обоих компараторов .
3. Устройство по п. 1, отличающеес  тем, что блок задани уставки класса содержит элемент ИЛИ, элемент И, делитель, задатчик кода делител , двоично-дес тичный счетчик , цифро-аналоговьш преобразователь и реверсивный счетчик, п выходов которого соединены с ft-входами элемента ИЛИ, выход которого соединен с первым входом элемента И, выход которогосоединен с вычитающим входом реверсивного счетчика и первым входом делител , второй вход которого соединен с выходом задатчика кода делител , установочный вход делител  - с установочным входом реверсивного счетчика, двоично-дес тичного счетчика и блока задани  уставки класса, выход де- . лител  соединен со счетным входом двоично-дес тичного счетчика, выход которого соединен с вторым выходом блока задани  уставки класса и входом цифроаналогового преобразовател , выход которого соединен с первым выходом блока задани  уставки класса, причем суммирующий вход реверсивного счетчика и второй вход
1
13
элемента И подключены к соответствующим информационным входам блока задани  уставки класса,
4.Устройство по п. 1, отличающеес  тем, что блок управлени  содержит формирователь импульсов , генератор тактовых импульсов,
и первый и второй триггеры, р-вход первого триггера соединен с первым входом блока управлени , выход - с первым выходом блока управлени , а S -вход - с выходом генератора тактовых импульсов, вход которого соединен с выходом второго триггера, R вход которого подключен к второму вхду блока управлени , а 5-вход - к второму выходу блока управлени  и к выходу формировател  импульсов, вход которого соединен с пусковой шиной.
5.Устройство по п. 1, отличющеес  тем, что распределительный элемент содержит дешифратор, чере элемента И и двоичный счетчик, счётньй вход которого соединен с вторым входом распределительного элемента, три входа двоичного счетчика - с соответствующими входами дешифратора, а установочный вход двоичного счетчика - с одним из выходов дещифратора и с первым выходом распределительного элемента, причем второй выход двоичного счетчика подключен к второму выходу распределительного элемента, а остальные выходы дешифратора соединены соответственно с первыми входами элементов
И, вторые входы которых подключены к первому входу распределительного элемента, а выходы элементов И - к соответствзтощему информационному выходу распределительного элемента.
Изобретение относитс  к устройствам дл  измерени  и контрол  параметров тиристоров при их изготовлении и массовом использовании, а также дл  исследовагЕельских целей.
Устройство предназначено дл  определени  класса тиристора и измерени  Hff к Jofp.
Цель изобретени  - повьш1ение быстродействи  измерени  за счет определени  класса испытуемого тиристора и измерени  токов J и 3 за врем  5 одного цикла измерени .
На чертеже представлена структурна  схема устройства дл  измерени  параметров тиристоров. 3 Устройство содержит блок 1 управлени , первый выход которого соедине с входом генератора 2, выходы которо го соединены с последовательной цепь из клемм 3 и 4 дл  подключени  испыт емого прибора 5 и шунта 6, параллельно которой подсоединен делитель напр жени  на резисторах 7 и 8, а два входа блока 9 задани  режима измерени  подключены к шунту и делителю напр жени , третий вход - к пер вому выходу блока 10 задани  уставки класса, первьй выход - к измерительному входу преобразовател  11, первьй вьпсод которого соединен с первым входом распределительного элемента 12, а второй выход блока задани  режима измерени  - к запускающему входу преобразовател  11 и первому входу блока 1 управлени , вт рой выход которого соединен с установочными входами блока 13 индикации и блока 10 задани  уставки класса , второй вход блока 1 управлени  соединен с первым выходом распределительного элемента 12, а третий вход - с пусковой шиной, причем выхо распределительного элемента 12 соединен с четвертым входом блока 9 задани  режима измерени , его второй вход подключен к второму выходу преобразовател  11, а его информационньй выход - к соответствующим двух входам блока 13 индикации,и двум входам блока 10 задани  уставки кла са, второй выход которого подключен к третьему информационному входу блока 13 индикации. Блок 9 задани  режима измерени  состоит из двух аналоговых ключей 14 и 15, выходы которых подключены к первому выходу блока задани  режима измерени , а параллельно их входа соединенным с делителем напр жени  и шунтам, подключены соответственно два компаратора 16 и 17, выходы которых соединены с вторым выходом бло ка задани  режима измерени , а их вторые входы - соответственно с третьим входом блока задани  режима измерени  и выходом источника 18 опорного напр жени , причем управл ющие входы первого компаратора и второго аналогового ключа и вход инвертора 19 соединены с четвертым входом блока задани  режима измерени , а выход инвертора - с управл юпщм входом первого аналогового ключа. 134 Распределительный элемент содержит двоичный счетчик 20, счетный вход которого соединен с вторым входом распределительного элемента, выходы - с соответствующими входами дешифратора 21, а его установочньй вход - с одним из выходов дешифратора и с первым выходом распределительного элемента, причем второй разр д счетчика подключен к второму выходу распределительного элемента, а остальные выходы дешифратора соединены соответственно с первыми входами элементов И 22-25, вторые входы которых подключены к первому -входу распределительного элемента, а их выходы - к соответствующим информационным выходам распределитньного элемента . Блок задани  уставки класса содержит реверсивньй счетчик 26, ri-выходов которого соединены с п-входами элемента ИЛИ 27, выход которого подключен к одному из входов элемента И 28, выход которого соединен с вычитающим входом реверсивного счетчика и одним из входов делител  29, второй вход которого подключен к выходу задатчика 30 кода делител , его- установочньй вход - к установочным входам реверсивного счетчика, двоично-дес тичного счетчика 31 и блока задани  уставки класса, а его выход - к счетному входу двоичнодес тичного счетчИка, выход которого подключен к второму выходу блока задани  уставки класса и входу цифроаналогового преобразовател  32, выход которого соединен с первым вьрсодом блока задани  уставки класса, причем суммирующий вход реверсивного счетчика и второй вход элемента И подключены к соответствующим информационным входам блока задани  уставки класса. Блок управлени  содержит дв.э триггера 33 и 34, R-вход первого триггера соединен с первым входом блока управлени , вькод - с первым выходом блока управлени , а 5-вход - через генег ратор 35 тактовых импульсов подсоединен к выходу второго триггера,Rвход которого подключен к второму . входу блока управлени , а 5 -вход к второму выходу блока управлени  и к выходу формировател  36 импульсов, вход которого соединен с пусковой шиной. Устройство измер ет повтор ющеес  импульсное напр жение в закрытом состо нии и и повтор ющеес  импульсное обратное напр жение Измерени  ,H. Up производ тс  при достижении нормированного значени  тока, которое имеет одно и то же значение как в закрытом состо нии так и дл  обратного тока. Устройство работает следующим образом. Величина опорного напр жени  источника 18 устанавливаетс  пропорционально значению тока уставки, а код задатчика кода делител  30 - в соответствии с выбранным коэффициентом делени  делител , величина которого определ етс  выбранным значением коэффициента запаса по напр жению, что позвол ет использовать устройство дл измерени  параметров тиристоров различных типов. При включении двоичный счетчик 20 устанавливаетс  в исходно ( нулевое) состо ние. По сигналу Пус формирователь 36 импульсов блока 1 управлени  вырабатывает импульс, кот рый устанавливает в начальное состо ние блок 13 индикации, реверсивный счетчик 26, делитель 29, двоично-дес тичный счетчик 31 и опрокидывает второй триггер 34, выходной сигнал которого поступает на управЛЯЮ1ЦИЙ вход генератора 35 тактовых импульсов. С этого момента генератор 35 тактовых импульсов начинает вырабатывать импульсы, период которых достаточен дл  проведени  процесса измерени . Первый тактовый импульс устанавливает по входу 5 первьй триггер 33 в единичное состо ние При этом генератор 2 начинает вырабатывать нарастающий положительный испытательный импульс, который через шунт 6 и клеммы 3 и 4 прикладываетс  к испытуемому тиристору 5. Сигнал с шунта 6, пропорциональный току, поступает на вход второго компаратора 17 блока 9 задани  режима измерени  где сравниваетс  с напр жением устав ки, задаваемым источником 18 опорного напр жени . В момент их равенства сигнал с второго компаратора 1 возвращает по входу R первый триггер 33 в исходное состо ние. При этом выходное напр жение генератора спадает до нул . По приходу второго тактового импульса на вход S первого триггера 33 его выходной сигнал внов запускает генератор 2 и он начинает ырабатывать отрицательный нарастаюий испытательный импульс. Таким обазом , нечетные тактовые импульсы с генератора 35 тактовых импульсов . вызывают по вление положительных испытательных импульсов, а четные отрицательных . Одновременно сигнал с выхода второго компаратора 17 запускает преобразователь 11, «а информационный вход которого поступает сигнал с делител  напр жени  на резисторах 7 и 8 через первый аналоговый ключ 14, пропорциональный ,, так как на управл ющий зход. первого аналогового ключа 14 поступает единичный разрешающий сигнал с выхода инвертора 19, на вход которого подан нулевой сигнал с второго разр да двоичного счетчика 20.Одновременно этот сигнал запрещает работу первого компаратора 16, так как на его вход с блока 10 задани  уставки класса подаетс  нулевое напр жение и это может вызвать ложное срабатывание. Преобразователь 11 вырабатывает серию импульсов, количество которых пропорционально первой измер емой величине U-pp. Эти импульсы через элемент И 22 распределительного элемента 12, на первый вход которого подан единичный сигнал с соответствующего выхода дешифратора 21, записываютс  по суммирующему входу в реверсивный счетчик 26. Сигнал с выхода преобразовател  11 Конец преобразовани  поступает на счетный вход счетчика 20, при этом его состо ние увеличиваетс  на единицу. По второму тактовому импульсу аналогично производитс  преобразование и в серию импульсов, которые через элемент И 23, на первом входе которого по вл етс  единичный сигнал с соответствующего выхода дешифратора 21,и элемент И 28, на втором входе которого единичньм потенциал с выхода элемента ИЛИ 27, поступает на вычитающий вход реверсивного счетчика 26 и на вход делител  29. В момент по влени  нулевых уровней на выходах реверсивного счетчика 26 на выходе элемента ИЛИ 27 по вл етс  нулевой сигнал, запирающий элемент И 28. В противном случае вс  сери  импульсов при измерении . через делитель 29 записываетс  в двоичнодес тичный счетчик 31. Таким образом,

Claims (5)

1. УСТРОЙСТВО ДЛЯ ИЗМЕРЕНИЯ ПАРАМЕТРОВ ТИРИСТОРОВ, содержащее блок управления, первый выход которого соединен с входом генератора, первый выход которого соединен с первой клеммой для подключения испытуемого тиристора, вторую клемму для подключения тиристора, преобразователь амплитуда-код, первый выход которого соединен с первым входом распределительного элемента, и блок индикации, отличающееся тем, что, с целью повышения быстродействия измерения параметров, в него введены блок задания уставки класса, блок задания режима· измерения, делитель напряжения из двух резисторов и шунт, первый вывод которого соединен с второй клеммой для подключения тиристора, а второй - с вторым выходом генератора, к выходам которого соответственно подключены соответствующие выводы делителя напряжения, первый и второй входы блока задания режима измерения подключены соответственно к первому выводу шунта и точке соединения выводов резисторов делителя напряжения, третий вход - к первому выходу блока задания уставки класса, первый выход блока задания режима измерения - к первому входу пре-’ образователя амплитуда-код, а второй выход - к второму входу преобразователя амплитуда-код и первому входу блока управления, второй выход которого соединен с установочными входами блока индикации и блока задания уставки класса, второй вход блока управления с первым выходом распределительного элемента, а третий вход - с пусковой шиной, причем второй выход распределительного элемента соединен с д четвертым входом блока задания режима измерения, второй вход распределитель· ного элемента соединен с вторым выходом преобразователя амплитуда-код, а информационные выходы распределительного элемента - с соответствующими двумя входами блока индикации и двумя входами блока задания уставки класса, второй выход которого подключен к третьему информационному входу блока индикации.
2. Устройство по п. 1, о т л ичающееся тем, что блок задания режима измерения содержит первый и второй аналоговые ключи, инвертор,, первый и второй компараторы и источник опорного напряжения, выход которого соединен с первым входом второ.го компаратора, второй вход которого соединен с первым входом второго аналогового ключа и первым входом блока задания режима измерения, второй вход второго аналогового ключа соединен с четвертым входом блока задания режима измерения, первым входом
SU .„,1187113 первого компаратора и входом инвертора, выход которого соединен с первым входом первого аналогового ключа, второй вход которого соединен с вторым входом блока задания режима измерения и вторым входом первого компаратора, третий вход которого соединен с третьим входом блока задания режима измерения, причем выходы обоих аналоговых ключей соединены с первым выходом блока задания режима измерения, с вторым выходом которого соединены выходы обоих компараторов.
3. Устройство по п. 1, отличающееся тем, что блок задания уставки класса содержит элемент ИЛИ, элемент И, делитель, задатчик кода делителя, двоично-десятичный счетчик, цифро-аналоговый преобразователь и реверсивный счетчик, п выходов которого соединены с η-входами элемента ИЛИ, выход которого соединен с первым входом элемента И, выход которого'соединен с вычитающим входом реверсивного счетчика и первым входом делителя, второй вход которого соединен с выходом задатчика кода делителя, установочный вход делителя - с установочным входом реверсивного счетчика, двоично-десятичного счетчика и блока задания уставки класса, выход де- . лителя соединен со счетным входом двоично-десятичного счетчика, выход которого соединен с вторым выходом блока задания уставки класса и входом цифроаналогового преобразователя, выход которого соединен с первым выходом блока задания уставки класса, причем суммирующий вход реверсивного счетчика и второй вход
1 187113 элемента И подключены к соответствующим информационным входам блока задания уставки класса.
4. Устройство по п. 1, отличающееся тем, что блок управления содержит формирователь импульсов, генератор тактовых импульсов, и первый и второй триггеры, ₽-вход первого триггера соединен с первым входом блока управления, выход - с первым выходом блока управления, а S -вход - с выходом генератора тактовых импульсов, вход которого соединен с выходом второго триггера, R вход которого подключен к второму входу блока*управления, а 5-вход - к второму выходу блока управления и к выходу формирователя импульсов, вход которого соединен с пусковой шиной.
5. Устройство по π. 1, отличающееся тем, что распределительный элемент содержит дешифратор, четыре элемента И и двоичный счетчик, счётный вход которого соединен с вторым входом распределительного элемента, три входа двоичного счетчика - с соответствующими входами дешифратора, а установочный вход двоичного счетчика - с одним из выходов дешифратора и с первым выходом распределительного элемента, причем второй выход двоичного счетчика подключен к второму выходу распределительного элемента, а остальные выходы дешифратора соединены соответственно с первыми входами элементов И, вторые входы которых подключены к первому входу распределительного элемента, а выходы элементов И - к соответствующему информационному выходу распределительного элемента.
SU843693929A 1984-01-25 1984-01-25 Устройство дл измерени параметров тиристоров SU1187113A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843693929A SU1187113A1 (ru) 1984-01-25 1984-01-25 Устройство дл измерени параметров тиристоров

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843693929A SU1187113A1 (ru) 1984-01-25 1984-01-25 Устройство дл измерени параметров тиристоров

Publications (1)

Publication Number Publication Date
SU1187113A1 true SU1187113A1 (ru) 1985-10-23

Family

ID=21100978

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843693929A SU1187113A1 (ru) 1984-01-25 1984-01-25 Устройство дл измерени параметров тиристоров

Country Status (1)

Country Link
SU (1) SU1187113A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 920585, кл. G 01 R 31/26, 1980. Авторское свидетельство СССР № 838614, кл. G 01 R 31/26, 1979. *

Similar Documents

Publication Publication Date Title
US4190823A (en) Interface unit for use between analog sensors and a microprocessor
SU1187113A1 (ru) Устройство дл измерени параметров тиристоров
SU1255958A1 (ru) Устройство дл измерени удельной электрической проводимости
SU1211879A1 (ru) Устройство измерени характеристики преобразовани высокоточных и быстродействующих аналого-цифровых преобразователей
RU1822965C (ru) Диэлькометр
SU1372238A1 (ru) Устройство дл измерени напр жени смещени стробируемых компараторов
SU1190300A2 (ru) Преобразователь сопротивлени в частоту импульсов
SU1501095A2 (ru) Устройство дл моделировани графа
SU615433A1 (ru) Устройство дл измерени нестабильности электрических параметров полупроводниковых приборов
SU930656A1 (ru) Многоканальный аналого-цифровой преобразователь
SU1001183A1 (ru) Устройство дл контрол и измерени параметров блоков пам ти
SU1195261A1 (ru) Тензометрическое цифровое устройство
SU375566A1 (ru) Цифровой вольтметр
SU805199A1 (ru) Инфранизкочастотный цифровой фазометр- чАСТОТОМЕР
SU1088041A2 (ru) Устройство дл контрол нагрузок машин
SU1181136A2 (ru) Устройство дл автоматического измерени характеристики преобразовани быстродействующих аналого-цифровых преобразователей
JPH0441354Y2 (ru)
SU409147A1 (ru) УСТРОЙСТВО дл ИЗМЕРЕНИЯ ПЕРЕХОДНЫХ ПРОЦЕССОВ
SU1479886A1 (ru) Способ определени активной и реактивной мощности и устройство дл его осуществлени
SU1372517A1 (ru) Устройство дл измерени скорости изменени ЭДС статического преобразовател
SU1061063A1 (ru) Цифровой фазометр
SU809554A1 (ru) Устройство аналого-цифрового преобра-зОВАНи
SU705384A1 (ru) Устройство дл контрол нелинейности пилообразного напр жени
SU1698826A1 (ru) Преобразователь отклонени сопротивлени в код
SU1278733A1 (ru) Цифровой фазометр