SU1190300A2 - Преобразователь сопротивлени в частоту импульсов - Google Patents

Преобразователь сопротивлени в частоту импульсов Download PDF

Info

Publication number
SU1190300A2
SU1190300A2 SU843707156A SU3707156A SU1190300A2 SU 1190300 A2 SU1190300 A2 SU 1190300A2 SU 843707156 A SU843707156 A SU 843707156A SU 3707156 A SU3707156 A SU 3707156A SU 1190300 A2 SU1190300 A2 SU 1190300A2
Authority
SU
USSR - Soviet Union
Prior art keywords
additional
input
output
inverter
unit
Prior art date
Application number
SU843707156A
Other languages
English (en)
Inventor
Владимир Леонидович Котляров
Original Assignee
Львовский Ордена Ленина Политехнический Институт Им.Ленинского Комсомола
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Львовский Ордена Ленина Политехнический Институт Им.Ленинского Комсомола filed Critical Львовский Ордена Ленина Политехнический Институт Им.Ленинского Комсомола
Priority to SU843707156A priority Critical patent/SU1190300A2/ru
Application granted granted Critical
Publication of SU1190300A2 publication Critical patent/SU1190300A2/ru

Links

Landscapes

  • Measurement Of Current Or Voltage (AREA)

Abstract

ПРЕОБРАЗОВАТЕЛЬ СОПРОТИВЛЕНИЯ В ЧАСТОТУ ИМПУЛЬСОВ по авт. св. 989492, отличающий с   тем, что, с целью повышени  точности преобразовани , в него введены два дополнительных управл емых инвертора, П +1 дополни.-тельных ключей, дополнительный блок из п последовательно соединенных образцовых резисторов, включенных ме ду корпусом и вторым выводом стабилизатора тока, выводы П дополнительных образцовых резнеTopos через П+1 дополнительных ключа подключены к входу первого дополнительного управл емого инвертора, выход которого подключен к второму входу интегратора, выход блока сравнени  соединен с входом второго дополнительного управл емого инвертора , выход которого подключен к управл ющему входу первого дополнительного управл емого инвертора, выходы блока запоминани  соединены соответственно с управл ющими входами П +1 дополнительных ключей и с управл юпщм входом второго дополнительного управл емого инвертора.

Description

О
СО 1 Изобретение относитс  к электро измерительной технике и может быть использовано при построении функциональных преобразователей дл  ча стотно-цифровых измерительных приборов и систем и  вл етс  усовершенствованием устройства по авт. св. № 989492. Цель изобретени  - повышение точности преобразовани  путем умен шени  погрешности аппроксимации характеристики датчика,На чертеже представлена блоксхема преобразовател . Преобразователь содержит стабилизатор I тока,набор 2 эталонных резисторов с сопротивлени ми (Но{ RQP ), измер емый резистор 3 (Rj(), блок 4 запоминани , ключи 5-7, управл емый инвертор 8, ключ 9, интегратор 10,- блок II сравнени , блок 12 выборки, блок 13 частотных анализаторов, блок 14 управлени , ключ 15, блоки 16-18 совпадени , дополнительный блок 19 из И последовательно соединенных образцов резисторов с Сопротивлени ми (KQ,Rpjj ), дополнительные ключи 20-23, дополнительные управл емые инверто ры 24-25, сигнальные шины 26-28. Стабилизатор 1 тока нагружен на цепочку, состо щую из набора 2 эта лонных резисторов, измер емого резистора 3 и дополнительного блока образцовых резисторов. Через ключи 5, 6, 7 и 9 вьшоды резисторов подключены к входу блок I сравнени , к второму входу кото рого через управл емьй инвертор 8 и интегратор IО подключены обгцие выводы первого резистора набора 2 и резистора 3. Выход блока 11 срав нени  подключен к первым входам блоков 16-18 совпадени , к входу ключа 15, к управл ющим входам клю ча 9, управл емого инвертора 8 и входу дополнительного управл емого инвертора 25 непосредственно, а к вторым входам блоков 16-18 совпадени  - через последовательно соед ненные блок 13 частотных анализато ров , блок 12 выборки и блок 4 запоминани . Блок 14 управлени  подключен к торавл ющему входу ключа 15, выход которого  вл етс  выходом преобразовател , и к входу блока 4 запо минани , Шины 26-28 блока 4 подклю 002 чены к управл ющим входам дополнительных ключей 20-23, выходы которых подключены к входу дополнительного управл емого инвертора 24. Ко вторым входам ключей 20-23 соответственно подключены вьшоды образцовых резисторов. Выход инвертора 24 подключен к второму входу интегратора 10, а к управл ющему входу инвертора 24 подключен выход дополнительного управл емого инвертора .25, к управл ющему входу которого подключен управл ющий выход блока 4 запоминани . Интегратор 10 производит интегрирование разности напр жений, поданных на его первьм и второй входы, т.е. выходное напр жение равно Y (.. Управл емый инвертор 25  вл етс  логическим инвертором и преобразует в 1, а 1 в О при наличии 1 на входе управлени , и  вл етс  логическим повторителем при наличии О на входе управлени . Управл емьй инвертор 24, так же как и управл емый инвертор 8, при наличии 1 на управл ющем входе  в-j л етс  инвертором и преобразует отрицательные напр жени  на входе в положительные такой же величины и наоборот. При наличии О на управл ющем входе управл емые инверторы 8 и 24  вл ютс  повторител ми. Блок 14 управлени  в простейшем случае монет представить собой мультивибратор , один выход которого подключей к входу блока 4 запоминани , а другой - к управл ющему входу ключа 15, или триггер, к счетному входу которого подключен какой-либо генератор импульсов. в более сложном случае блок I4 управлени  может представл ть собой генератор импульсов с делителем частоты и дешифратором, включенным на его выходе, два выхода которого подключены к двум входам триггера, выходы которого  вл ютс  выходами блока 14 управлени . Это позвол ет раздельно устанавливать длительность первого и второго тактов работы преобразовател . Преобразователь сопротивлени  в частоту импульсов работает в 2 этапа: ток о - выхода стабилиза3 тора 1 тока создает падение напр жени  на резисторах. В результате работы блока 13 ча стотных анализаторов блок 12 выбор ки подает сигнал на блок 4 запоминани , которьй по команде блока 14 управлени  подает сигнал на шину 26. При этом открываетс  ключ 20 и на второй вход интегратора 10 че рез инвертор 24 поступает О. На первый вход интегратора 10 поступае падение напр жени  с резистора 3. На выходе интегратора 10 напр жени возрастает со скоростью, пропорцио нальной этому падению до уровн  напр жени  на первом резисторе набора 2 и резисторе 3. Ключ 7 через блок 8 совпадени  открыт. Когда напр жение на выходе интегратора 10 достигнет уровн  на втором входе блока 1 сравнени , блок 11. срав нени  закрывает ключ 7 и открывает ключ 9, а также мен ет пол рность напр жени  на первом входе интегратора 10 с помощью управл емого инвертора 8. Напр жение на выходе интегратора 10 начинает падать со ско ростью, пропорциональной падению на пр жени  на резисторе 3 до уровн  этого напр жени , после чего снова открьюаетс  ключ 7, закрываетс  клю 9 и рост напр жени  на выходе интег ратора 10 повтор етс . Так продолжаетс  в течение времени , задаваемого блоком 14 управле ни . Частота импульсов на выходе R блока 11 сравнени  равна г . О R L т.е. пропорциональна величине ).. Затем блок 14 управлени  подает команду в блок 4 запоминани , который в зависимости от величины f по сигналу блока 13 частотных анализаторов и блока 12 выборки пода004 ет I на одну из шин 26-28. После этого устройство начинает работать во втором такте преобразовани . Во втором такте открываетс  один из ключей 20-23 и может открыватьс  один из ктиочей 5-7. При этом частота на выходе блока 11 сравнени  будет равна Rxt() i- . 2(fto. Roi+-- on Знак + или - после R в числителе определ етс  наличием I или О на входе инвертора 25, поступающих с выхода блока 4 запоминани . Во втором такте сигнал с выхода блока 11 сравнени  поступает через ключ 15 на выход преобразовател , откуда он поступает на вход счетного блока, например, частотомера (не показан). Анализ вьфажени  (I ) ,показьшает, что частота на выходе преобразовател  путем выбора соответствующей величины R,-Ро„ , Rj оп может соответствовать любой характеристике датчика сопротивлени , аппроксимированной отрезками пр мых, кажда  из которых не об зательно прохоДит через начало координат, так как имеет вид -kR,4 ( 2f(«o,Rozt-- Ron) О ° V 2C(R,4 «„,.....«,„) Таким образом, преобразователь, работа  в два такта, в первом определ ет участок характеристики, на котором ему предстоит работать во 2 такте, а во втором также pa6ovaет на отрезкечпр мой, определенной в первом такте.

Claims (1)

  1. ПРЕОБРАЗОВАТЕЛЬ СОПРОТИВЛЕНИЯ В ЧАСТОТУ ИМПУЛЬСОВ по авт. св. № 989492, отличающий с я тем, что, с целью повышения точности преобразования, в него введены два дополнительных управляемых инвертора, П +1 дополни.тельных ключей, дополнительный блок из и последовательно соединенных образцовых резисторов, включенных ' между корпусом и вторым выводом стабилизатора тока, выводы П дополнительных образцовых резисторов через 11+1 дополнительных ключа подключены к входу первого дополнительного управляемого инвертора, выход которого подключен к второму входу интегратора, выход блока сравнения соединен с входом второго дополнительного управляемого инвертора, выход которого подключен к управляющему входу первого дополнительного управляемого инвертора, выходы блока запоминания соединены соответственно с управляющими входами П +1 дополнительных ключей и с управляющим входом второго дополнительного управляемого инвертора.
    SU„„ 1190300
    1 1190300 2
SU843707156A 1984-01-05 1984-01-05 Преобразователь сопротивлени в частоту импульсов SU1190300A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843707156A SU1190300A2 (ru) 1984-01-05 1984-01-05 Преобразователь сопротивлени в частоту импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843707156A SU1190300A2 (ru) 1984-01-05 1984-01-05 Преобразователь сопротивлени в частоту импульсов

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU989492 Addition

Publications (1)

Publication Number Publication Date
SU1190300A2 true SU1190300A2 (ru) 1985-11-07

Family

ID=21105987

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843707156A SU1190300A2 (ru) 1984-01-05 1984-01-05 Преобразователь сопротивлени в частоту импульсов

Country Status (1)

Country Link
SU (1) SU1190300A2 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР 989492, кл. G 01 R 27/02, 12.08.77, *

Similar Documents

Publication Publication Date Title
US4190823A (en) Interface unit for use between analog sensors and a microprocessor
US4217543A (en) Digital conductance meter
SU1190300A2 (ru) Преобразователь сопротивлени в частоту импульсов
US4074257A (en) Auto-polarity dual ramp analog to digital converter
US3631467A (en) Ladderless, dual mode encoder
SU1372238A1 (ru) Устройство дл измерени напр жени смещени стробируемых компараторов
SU1580283A1 (ru) Цифровой омметр
SU1705778A1 (ru) Пробник дл проверки цепей логических устройств
SU1290244A1 (ru) Измеритель разности длительностей наносекундных интервалов
SU1167512A1 (ru) Устройство дл выделени посто нной составл ющей переменного напр жени
SU864137A1 (ru) Многофункциональный аналогоцифровой преобразователь
SU363987A1 (ru) УСТРОЙСТВО дл МОДЕЛИРОВАНИЯ ФУНКЦИИ ZХ"
SU1187113A1 (ru) Устройство дл измерени параметров тиристоров
SU1457145A1 (ru) Устройство дл определени средних значений сигналов
SU920766A1 (ru) Функциональный преобразователь
SU1332535A1 (ru) Интегрирующий аналого-цифровой преобразователь
SU1091090A1 (ru) Фазометр
SU864550A2 (ru) Устройство дл измерени функции распределени случайной погрешности аналого-цифровых преобразоваелей
SU1247678A1 (ru) Устройство дл дистанционного измерени температуры
SU859935A1 (ru) Анализатор колебаний напр жени
SU1132242A1 (ru) Способ измерени амплитуды синусоидального напр жени инфранизкой частоты и устройство дл его осуществлени
SU1167529A1 (ru) Цифровой омметр
SU1444942A1 (ru) Устройство дл измерени характеристик аналого-цифровых преобразователей
SU1425812A1 (ru) Устройство дл определени средних значений сигналов
SU1117656A2 (ru) Элемент с управл емой проводимостью