SU1385105A1 - Устройство сигнатурного контрол проводных соединений - Google Patents
Устройство сигнатурного контрол проводных соединений Download PDFInfo
- Publication number
- SU1385105A1 SU1385105A1 SU864095534A SU4095534A SU1385105A1 SU 1385105 A1 SU1385105 A1 SU 1385105A1 SU 864095534 A SU864095534 A SU 864095534A SU 4095534 A SU4095534 A SU 4095534A SU 1385105 A1 SU1385105 A1 SU 1385105A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- input
- counter
- control
- inputs
- Prior art date
Links
Landscapes
- Tests Of Electronic Circuits (AREA)
Abstract
Изобретение относитс к технике испытаний электрической аппаратуры и может быть использовано при испытани х проводных электрических соединений на замыкание, обрыв, неправильное соединение. Изобретение позвол ет сократить врем контрол за счет уменьшени количества контролируемых выводов при определенных входных воздействи х. Дл этого в устройство дополнительно введены два логи- ческих элемента И 4 и 9, лопмеский инвертор 5 и компаратор 10 кодов. Кроме того, устройство содержит управл емый генератор 1 импульсов, сигнатурный анализатор 2, формирователь 3 ток-напр жение, счетчики 6 и 12, коммутаторы 7 и 13, логический элемент ИЛИ 8, блок 11 управлени и источник 14 контрольного тока. Процесс формировани значени сигнатуры заканчиваетс после того, как в счетчике 12 пройдут все комбинации и по витс импульс на выходе переноса. При этом-на индикаторе блока 2 высве- .чив аетс цифробуквенное значение сигнатуры , 1 з.п. ф-лы, 2 ил.
Description
Н объекту , Ц нон т пол f контрол
Ol
Mnt.
О Ol
(Pus.1
113
Изобретение относитс к испытани м электрической аппаратуры и может быть использовано при испытани х проводных электрических соединений на замыкание; обрыв, неправильное соединение.
Целью изобретени вл етс сокращение времени контрол за счет уменьшени количества контролируемых выводов при определенных входных воздействи х .
На фиг, 1 представлена схема ройства; на фиг.2 - выполнение блока управлени .
Устройство содержит управл емый генератор 1 импульсов, сигнатурный анализатор 2, формирователь 3 ток - напр жение, первый логический элемент И 4, логический инвертор 5, первый счетчик б, первый коммутатор 7, логический элемент ИЛИ 8, второй логический элемент И 9, компаратор 10 кодов, блок II управлени , .второй счетчик 12, второй коммутатор .13, источник 14 контрольного тока.
Второй выход блока 11 управлени соединен с входом управл емого генератора I, выход которого соединен с входом анализатора 2 и с вторыми входами обоих . логических элементов И 4 и 9, первый выход блока 1 I управлени соединен с установочными входами второго счетчика 12, сигнатурного анализатора 2 и с первым входом логического элемента ИЛИ 8, вход блока 11 управлени соединен с выходом переноса второго счетчика 12, счетный вход которого соединен с выходом второго логического элемента И 9 и с вторым входом логического элемента ИЛИ 8, соединенного выходом с входом установки счетчика 6, выходные шины счетчиков 6 и 12 соединены с соответствующими управл ющими входами ком- мутаторов 7 и 13 и кодовыми входами компаратора 10, соединенного выходом с первьм входом второго элемента И 9 и через инвертор 5 - с первым входом первох о элемента И 4, выход которого соединен со счетным входом счетчика 6, информационг-ый вход сигнатурного анализатора 2 соединен с выходом формировател 3, соединенного входом с выходом первого коммутатора 7, информационные входы которого соединены с информационными выходами к эммутато- ра 13 и с клеммами дл подключени объекта контрол , выход источника 14
д
5
0 5
0 ,г jO
0
5
05 -2
контрольного тока соединен с входом коммутатора 13.
В блоке 11 управлени первый вывод переключател 15 заземлен, а второй и третий выводы соединены соответственно с единичным и нулевым входами триггера 16, выход которого соединен с единичньш входом триггера 19 через- одновибратор 17 и с первым входом элемента ИЛИ 18 и служит первым выходом блока 11 управлени , выход триггера 19 вл етс вторым выходом блока 11 управлени , а его нулевой вход соединен с выходом элемента , второй вход которого вл етс входом блока 11 управлени .
Устройство работает следующим образом .
Сигналом (гашени ) установки триггер 17 блока 11 управлени сигнатурный анализатор 2 и второй счетчик 12 непосредственно, а первый счетчик 6 через элемент ИЛИ 8 устанавливаютс в исходное состо ние. Поскольку кода на выходах обоих счетчиков совпадают, то на выходе компаратора 10 устанавливаетс единичный уровень сигнала, а первым импульсом с выхода генератора 1 записываетс единица в младший разр д регистра анализатора 2, так как сигнал с выхода источника 14 проходит через коммутаторы 13,7 и формирователь 3 ток - напр жение на его информационный вход. Одновременно выходной сигнал генератора 1 проходит через открытый элемент И 9 на счетный вход счетчика 12, измен его состо ние в младшем разр де на единичное, а также проходит через элемент ИЛИ 8 на вход установки счетчика 6. Второй импульс проходит через элемент И 4, так как он открыт выходным сигналом инвертора 5, на счетный вход счетчика 6, измен состо ние его первого разр да на единичное, В регистре сигнатурного анализатора 2 информаци сдвигаетс на один разр д, а в младший разр д записываетс ноль. Последующие импульсы осуществл ют аналогичные действи , проход то на счетный вход счетчика 6, то на счетньш вход счетчика 12 и вход установки счетчика 6 в зависимости от уровн сигнала с выхода компаратора 10 кодов . После того, как в счетчике 12 пройдут все комбинации и по витс импульс на выходе переноса, процесс
формировани значени сигнатуры заканчиваетс и на индикаторе блока 2 высвечиваетс цифро-буквенное значение сигнатуры.
Claims (2)
1. Устройство сигнатурного контрол проводных соединений, содержащее блок управлени , управл емьш генератор импульсов, два счетчика, два коммутатора , источник контрольного тока формирователь ток - напр жение, сигнатурный анализатор, логический зле- мент ИЛИ и клеммы дл подключени объекта контрол , причем выход управл емого генератора импульс.ов соединен с входом сдвига сигнатурного анализатора , выходна шина первого счетчика соединена с управл ющими входами первого коммутатора, соединенного выходом через формирователь ток - напр жение с информационным входом сигнатурного анализатора, вход обнулени которого соединен с установочным входом второго счетчика, с первым входом логического элемента ИЛИ и с первым выходом блока управлени , соединенного вторым выходом с входом УП-
равл емого генератора импульсов, выходна шина второго счетчика соединена с управл ющими входами второго коммутатора, вход которого соединен .с выходом источника контрольного тока , выходна шина второго коммутатора соединена со входами первого ком- .мутатора и с клеммами дл подключени объекта контрол , о т ч а ю- щ е е с тем, что, с целью сокраще
ки времени контрол , в него введены
Q
5
0
компаратор кодов,-два логических элемента И и логический инвертор, причем первые и вторые кодовые входы компараторов кодов соединены с выходными шинами соответственно первого и второго счетчиков, а выход компаратора кодов соединен через логический инвертор с первым входом первого логического элемента И и непосредственно с первым входом второго логического элемента И, выход которого соединен с,о счетным входом второго счетчика и с вторым входом логического элемента ИЛИ, соединенного выходом с установочным входом первого счетчика, выход управл емого генератора импульсов соединен с вторыми входами обоих логических элементов И, а выход переноса второго счетчика соединен со входом блока управлени , выход первого логического элемента И соединен,со счетным входом первого счетчика.
2. Устройство по п.1, о т л и - чаю-щеес тем, что блок управлени содержит переключатель, соединенный первым выводом с общей шиной, вторым и третьим выводами соответственно с единичным и нулевым входами первого триггера, пр мой выход которого соединен через одновибратор с единичным входом второго триггера и непосредственно с первым входом логического элемента ИЛИ и первым выходом блока, пр мой выход второго триггера вл етс вторым выходом блока, а нулевой вход второго триггера соединен -с выходом логического элемента ИЛИ, второй вход которого вл етс входом блока управлени .
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864095534A SU1385105A1 (ru) | 1986-07-22 | 1986-07-22 | Устройство сигнатурного контрол проводных соединений |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864095534A SU1385105A1 (ru) | 1986-07-22 | 1986-07-22 | Устройство сигнатурного контрол проводных соединений |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1385105A1 true SU1385105A1 (ru) | 1988-03-30 |
Family
ID=21248256
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU864095534A SU1385105A1 (ru) | 1986-07-22 | 1986-07-22 | Устройство сигнатурного контрол проводных соединений |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1385105A1 (ru) |
-
1986
- 1986-07-22 SU SU864095534A patent/SU1385105A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 1265657, кл. G 01 R 31/02, 1984. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1385105A1 (ru) | Устройство сигнатурного контрол проводных соединений | |
SU960825A1 (ru) | Устройство дл контрол и диагностики логических узлов | |
SU985755A1 (ru) | Устройство дл параметрического контрол интегральных схем | |
SU993168A1 (ru) | Устройство дл контрол логических узлов | |
SU1032428A1 (ru) | Устройство дл контрол цифровых сигналов | |
SU864538A1 (ru) | Устройство допускового контрол | |
SU1051467A1 (ru) | Автоматический регистратор электрических соединений | |
SU911376A1 (ru) | Устройство дл контрол правильности электрического монтажа радиоэлектронных изделий | |
SU1001183A1 (ru) | Устройство дл контрол и измерени параметров блоков пам ти | |
SU1216782A1 (ru) | Устройство дл контрол правильности электрического монтажа | |
SU779932A1 (ru) | Устройство дл контрол правильности электрических соединений | |
SU1043572A1 (ru) | Устройство дл контрол монтажа | |
SU1310753A1 (ru) | Устройство функционального контрол больших интегральных схем | |
SU1023397A1 (ru) | Устройство дл контрол пам ти | |
SU532830A1 (ru) | Устройство контрол интегральных схем | |
SU955072A1 (ru) | Устройство дл проверки функционировани логических схем | |
SU1410035A1 (ru) | Устройство дл контрол комбинационных схем | |
SU1429065A1 (ru) | Устройство дл контрол правильности коммутации и переходного сопротивлени электрических контактов коммутационных изделий | |
SU758174A1 (ru) | Устройство для проверки электрического монтажа 1 | |
SU1228140A1 (ru) | Устройство дл индикации | |
RU1815642C (ru) | Устройство дл имитации отказов дискретной аппаратуры | |
SU1430914A1 (ru) | Устройство контрол интегральных схем | |
SU809185A1 (ru) | Устройство дл функциональногоКОНТРОл МиКРОэлЕКТРОННыХ узлОВ | |
SU881755A1 (ru) | Устройство дл контрол клавиатуры | |
SU1622857A1 (ru) | Устройство дл контрол электронных схем |