SU888211A1 - Устройство дл контрол блоков оперативной пам ти - Google Patents

Устройство дл контрол блоков оперативной пам ти Download PDF

Info

Publication number
SU888211A1
SU888211A1 SU792855589A SU2855589A SU888211A1 SU 888211 A1 SU888211 A1 SU 888211A1 SU 792855589 A SU792855589 A SU 792855589A SU 2855589 A SU2855589 A SU 2855589A SU 888211 A1 SU888211 A1 SU 888211A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
register
block
ram
Prior art date
Application number
SU792855589A
Other languages
English (en)
Inventor
Юрий Михайлович Корбашов
Владимир Сергеевич Руд
Original Assignee
Предприятие П/Я Г-4677
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4677 filed Critical Предприятие П/Я Г-4677
Priority to SU792855589A priority Critical patent/SU888211A1/ru
Application granted granted Critical
Publication of SU888211A1 publication Critical patent/SU888211A1/ru

Links

Landscapes

  • Techniques For Improving Reliability Of Storages (AREA)

Description

(5i) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ БЛОКОВ ОПЕРАТИВНОЙ ПАМЯТИ

Claims (2)

  1. Изобретение относитс  к области запоминающих устройств. Известно устройство, которое содержит блок управлени , счетчик адреса , схему сравнени , датчик контрольных кодов, регистр числа tl. Недостатком этого устройства  в вл е тс  возможность оценить качество регулировки оперативных запоминаю щих устройств (ОЗУ) в том смысле, чт на нем невозможно определить разброс величин области устойчивой работы отдельных разр дов и всего устройства в целом. Качество регулировки ОЗУ тем выше, чем меньше разница в облас т х устойчивой работы отдельных разр дов и устройства в целом. Наиболее близким техническим реше нием к изобретению  вл етс  устройство дл  контрол  ОЗУ, содержащее задающий генератор импульсов, генератор одиночных импульсов, генератор многократного обращени , схему останова , адресный регистр, схему задани  режимов, схему сравнени , счетчик ошибок и схему растра 21 . В этом устройстве невозможно оценить качество-регулировки ОЗУ в вышеуказанном смысле, так как в нем происходит лишь фиксаци  ошибки без указани  ее кратности. Это сужает область применени  устройства. Целью изобретени   вл етс  расширение области применени  устройства замечет обеспечени  возможности определени  разброса величин области устойчивой работы блоков оперативной пам ти. Поставленна  цель дocтигaetc  тем, что в устройство дл  контрол  блоков оперативной пам ти, содержащее задающий генератор импульсов, регистр адреса , блок задани  режимов, первую схему сравнени  и блок местного управлени , причем вход задающего генератора импульсов подключен к выходу блока местного управлени , а выход к входу регистра адреса и одному и  38 входов блока задани  режимов, другой вход которого соединен с первым выхрдом регистра адреса, второй выход которого  вл етс  одним из выходов устройства, один из входов первой схемы сравнени  подключен к первому выходу блока задани  режимов, второй выход которого  вл етс  другим выходом устройства, входом которого  вл етс  второй выход первой схемы сравнени , введены блок определени  кратности ошибок, вторую схему сравнени  и регистр заданной кратности ошибок, причем выход второй схемы сравнени  подключен к входу блока местного управлени , первый вход - к выходу регистра заданной кратности ошибок, второй вход - к выходу блока определени  кратности ошибок, вход которого соединен с выходом первой схемы сравнени . На чертеже изображена структурна  схема устройства дл  контрол  блоков оперативной пам ти. Устройство-содержит задающий генератор 1 импульсов, регистр 2 адре.са , блок 3 задани  режимов, первую схему k сравнени , блок 5 определени  кратности ошибок, выполненный на основе счетчика, вторую схему 6 сравнени  , регистр 7 заданной кратности ошибок, блок 8 местного управлени , служащий дл  пуска и останова генератора 1. Выход схемы 6 подключен к входу блока 8, первый вход - к выходу регистра 7,второй - к выходу блока 5,вх которого соединен с выходом схемы k. Устройство работает следующим образом . Генератор 1 вырабатывает последовательность тактовых импульсов, которые поступают на вход регистра 2 который может работать в c4etHpM.режиме , и на блок 3 который выраб тывает коды дл  записи и провер емом ОЗУ в соответствии с прин тым наборо тестов. Сигналы с выходов регистра 2 и блока 3 поступают в провер емое ОЗ Считанна  на ОЗУ информаци  поступает на один из входов схемы t, котора  сравниваетс  с информацией, поступающей на другие входы схемы от блока 3. На .регистре 7 набираетс  ко соответствующий заданной кратности ошибок. Блок 5 производит подсчет количественных несовпадений в разр ,дах слова, считанного из ОЗУ, поступ ющих со схемы k. При совпадении код на регистре 7 и блоке 5 схемы 6 вырабатывает сигнал ошибки, который поступает на вход блока 8, который при этом запрещает выработку сигнаов тактовой частоты генератором 1. На регистре 2 фиксируетс  код адреса неисправной  чейки. Задава  на регистре 7 коды 1, 2 ,. .. и т.д., можно определить объем устойчивой работы ОЗУ при ошибках кратности, равной 1, 2,... и т.д. и тем самым определить качество регулировки ОЗУ, которое будет тем выше, чем, меньше разница между област ми устойчивой аботы при ошибках различной кратности. Формула изобретени  Устройство дл  контрол  блоков оперативной пам ти, содержащее задающий генератор импульсов, регистр адреса, блок задани  режимов, первую схему сравнени  и блок местного управлени , причем вход задающего генератора импульсов подключен к выходу блока местного управлени , а выход к входу регистра адреса и одному из входов блока задани  режимов, другой вход которого соединен с первым выходом регистра адреса, второй выход которого  вл етс  одним из выходов устройства, один из входов первой схемы сравнени  поключен к первому выходу блока задани  режимов, второй выход которого  вл етс  другим выхо- дом устройства, входом которого  вл етс  второй выход.первой схемы сравнени , отличающеес  тем, что, с целью расширени  области применени  устройства за счет обеспечени  возможности определени  разброса величин области устойчивой работы блоков оперативной пам ти, оно содержит блок опеределени  кратности ошибок , вторую схему сравнени  и регистр заданной кратности ошибок, причем выход второй схемы сравнени  подключен к входу блока местного управлени , первый вход - к выходу регистра заданной кратности ошибок, второй вход к выходу блока определени  кратности ошибок, вход которого соединен с : выходом первой схемы сравнени . Источники информации, .прин тые во внимание при экспертизе 1. Авторское свидетельство СССР №643977, кл.С 11 С 29/00, 1976.
  2. 2. Китович В.В. Оперативные запоминающие устройства, на магнитных сердечниках и тонких пленках. М., Энерги , 19б5,с.223-228 (прототип).
SU792855589A 1979-12-14 1979-12-14 Устройство дл контрол блоков оперативной пам ти SU888211A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792855589A SU888211A1 (ru) 1979-12-14 1979-12-14 Устройство дл контрол блоков оперативной пам ти

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792855589A SU888211A1 (ru) 1979-12-14 1979-12-14 Устройство дл контрол блоков оперативной пам ти

Publications (1)

Publication Number Publication Date
SU888211A1 true SU888211A1 (ru) 1981-12-07

Family

ID=20866125

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792855589A SU888211A1 (ru) 1979-12-14 1979-12-14 Устройство дл контрол блоков оперативной пам ти

Country Status (1)

Country Link
SU (1) SU888211A1 (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4490817A (en) * 1982-12-13 1984-12-25 At&T Bell Laboratories Packet error rate measurements by distributed controllers

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4490817A (en) * 1982-12-13 1984-12-25 At&T Bell Laboratories Packet error rate measurements by distributed controllers

Similar Documents

Publication Publication Date Title
KR950027831A (ko) 자동-리프레시 회로를 포함한 반도체 메모리 장치 및 이 장치의 자동-리프레싱에 대한 테스팅 방법
SU888211A1 (ru) Устройство дл контрол блоков оперативной пам ти
SU862239A1 (ru) Устройство дл контрол блоков пам ти
SU898508A1 (ru) Устройство дл контрол блоков пам ти
SU841060A1 (ru) Устройство дл контрол блоковпАМ Ти
SU638136A1 (ru) Ультрозвуковое импульсное устройство
SU1298742A1 (ru) Генератор случайного процесса
SU918904A1 (ru) Устройство дл контрол больших интегральных схем (БИС)
SU754338A1 (ru) Устройство для измерения временных параметров электронных схем1
SU658509A1 (ru) Устройство дл контрол логических блоков
SU511623A1 (ru) Устройство дл идентификации однократных временных сигналов
SU712953A1 (ru) Многоканальный преобразователь частоты в код
SU746691A1 (ru) Устройство дл контрол знаний учащихс
SU960689A1 (ru) Способ определени градуировочной характеристики измерительного устройства
SU1406511A1 (ru) Цифровой фазометр
SU450375A1 (ru) Устройство дл контрол регенераторов линейного тракта в системе многоканального уплотнени с импульснокодовой модул цией и временным разделением каналов /икмвд/
SU526066A2 (ru) Умножитель частоты
SU577529A1 (ru) Устройство дл контрол объектов
SU928422A1 (ru) Устройство дл контрол блоков пам ти
SU1403097A1 (ru) Устройство дл контрол полупроводниковой пам ти
SU640266A1 (ru) Устройство дл контрол прохождени импульсов
JPS631247Y2 (ru)
SU875468A1 (ru) Устройство дл контрол запоминающих матриц
SU551574A1 (ru) Устройство дл измерени задержек сигналов в четырехполюсниках
SU830587A1 (ru) Запоминающее устройство с самоконтролем