SU658509A1 - Устройство дл контрол логических блоков - Google Patents

Устройство дл контрол логических блоков

Info

Publication number
SU658509A1
SU658509A1 SU762398349A SU2398349A SU658509A1 SU 658509 A1 SU658509 A1 SU 658509A1 SU 762398349 A SU762398349 A SU 762398349A SU 2398349 A SU2398349 A SU 2398349A SU 658509 A1 SU658509 A1 SU 658509A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
unit
delay line
outputs
block
Prior art date
Application number
SU762398349A
Other languages
English (en)
Inventor
Виктор Кузьмич Жуляков
Владимир Аполлонович Пелипейко
Валентин Оскарович Плокс
Original Assignee
Институт Электроники И Вычислительной Техники Ан Латвийской Сср
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Институт Электроники И Вычислительной Техники Ан Латвийской Сср filed Critical Институт Электроники И Вычислительной Техники Ан Латвийской Сср
Priority to SU762398349A priority Critical patent/SU658509A1/ru
Application granted granted Critical
Publication of SU658509A1 publication Critical patent/SU658509A1/ru

Links

Landscapes

  • Tests Of Electronic Circuits (AREA)

Description

Изобретение относитс  к контрольно измерительной и вычислительной технике и может использоватьс  дл  функцио нально-динамического контрол  инте .тральных логических структур. Известно устройство дл  контрол  электронных схем цифровых вычислйтель HEJx машин, содержащее блок ввода, регистр задани , блок сравнени , анализируемую схему, блок управлени , блок индикации, а также блоки преобразовани , эталонов и компаратора - преобра зовател  I . Недостатками устройства  вл ютс  невозможность осуществлени  функционально-динамического контрол , т.е. контрол  задержки распространени  .сигналов в провер емых узлах, отсутствие возможности проверки большого числа узлов ЦВМ или же больших интегральных схем (БИС), имеющих синхронную организацию, т.е. требующих подачи на свои входы одного или нескольких импульсных сигналов. Известно устройство дл  контрол  амплитудно-временных параметров логических сигналов, содержащее блок ввода информации, блок управлени , формирователь входных сигналов, блок сравнени , блок пам ти, анализа и регистрации , блок считывани , линию задержки , генератор стробсигнала, блок установки onopHfcix напр жений, источ--. ник опорных напр жений 2. Недостатком устройства  вл етс  отсутствие возможности контрол  интегральных узлов с синхронной организацией , а также невозможность подачи импульсных сигналов (или серии им- пульсов) с максимальной рабочей частотой работы провер емых блоков. С целью расширени  функциональных возможностей в устройство дл  контрол  логических блоков, содержащее блок ввода информации, соединенный с формирователем входных сигналов, который подключен к входным зажимам испытуемого блока, к выходным зажимам котопого подсоединен первый вход блока сравнени , соединенный с блоком пам ти , анализа и регистрации, вход блока установки опорных напр жений соединен с источником опорных напр жений, а выход подключен к второму входу блока сравнени , к третьему входу которого подсоединен генератор стробсигнгша, св занный с линией задержки, и блок управлени , вход которого св зан с блоком ввода информации, а выходы - с линией задержки, генератором стробсигнала и блоком считьтани , соединенньп«1 с вторым входом формировател  входных сигналов, введены многоканальный генератор импульсов и блок запуска линии задержки, при этом входы многоканального генератора импульсов соединены с дополнительньоми выходами блока управлени ,одни из выходов - с входными зажимами испытуемого блока, а другие выходы - с одними из вколов блока запуска линии задержки,другой вход которого св зан с блоком считывани , а выход - с линией задержки.
На чертеже приведена структурна  электрическа  схема устройства.
Устройство содержит блок 1 ввода информации, формирователь 2 входных сигналов, блок 3 управлени , блок 4 считывани , многоканальный генератор 5 импульсов, блок 6 запуска линии задержки , испытуемый блок 7, линию 8 задержки , блок 9 сравнени ,генератор 10 стробирующих сигналов, блок 11 пам ти анализа и регистрации, блок 12 устаноки опорных напр жений и источник 13 опорньлх напр жений.
Програглма проверки, состо ща  из тестовых и управл ющих команд, поступает из блока 1 ввода информации на входы формировател  2 и блока 3. Выходы блока 3 управлени  соединены с входами блока 4 считьшани , генератора 5 импульсов, линии 8 зад-эржки и генератора 10, С выхода формировател  2 после прихода на его вход из блока 4 считьшани  сигнала считывани  на вход блока 7 подаютс  сигналы О и с заданными уровн ми напр жени . Этот же сигнал считьюани  с другого выхода блока 4 поступает на один из входоз блока 6.
Перва  группа выходов генератора 5 импульсов соединена с входам 1 блока 7, а втора  группа выходов - с вxoдa IИ блока 6. Исследуемые сигналы с выхода испытуемого блока 7 подаютс  на один из входов блока 9 сравнег1и , на другом входе которого устанавливаетс  заранее необходимый уровень опорного напр жени  U или U с блока 12, соединенного с источником 13. Задержанный сигнал с выхода линии 8 задержки подаетс  на вход генератора 10,, с выхода которого сформированный стробсигнал подаетс  на стробируемый вход блока 9 сравнени , выход последнего соединен с входом блока 11 пам ти, анализа и регистрации.
Устройство работает следующиг« образом ,
Программа проверки испытуемого бло ка 7; состо ща  из тестовых- наборов, последовательно вводи с  в формирова тель 2 из блока 1.
После записи одного тестового набора из блока 3 на вход блока 4 поступает команда, в результате чего по сигналу считьтани  с выхода блока 4 считывани  на входы испытуемого блока
7 подаетс  записанный в формирователе 2 тестовый набор. Та же команда, котора  подаетс  в блок считывани , запускает генератор 5 импульсов. Характерной особенностью генератора 5  вл етс  возможность регулируемого фазового сдвига импульсов в каналах, длительность, пол рность, количество и частота следовани  которых также может Г1рограмл/1иров атьс . В частном случае может быть использован гене- ,ратор импульсов с одним выходом. Импульсные сигналы с определенным фазовым сдвигом и задержкой по отношению к поданному тестовому набору, имеющие заданную амплитуду, длительность и пол рность, с выходов генератора 5 поступают на импульсные входы испытуемого блока 7 с частотой следовани , определ емой пpoгpaмJvioй, котора  много выше частоты смены тестовых наборов, поступающих через формирователь 2 на испытуемый блок-7, Запуск линии 8 задержки и формирование стробсигнала в генераторе 10 дл  стробировани  блока 9 сравнени , на входы которого с выходов блока 7 подаютс  сигналы реакции в ответ на потенциальные и импульсные воздействи  с выходов формировател  2 и генератора 5 импульсов и соответствующие уровни опорного напр жени , осуществл етс  сигналом с выхода блока б запуска линии задержки, котора  срабатывает от последнего импульса любого выбранного выхода ( - п ) ге-кератора 5. После подачи стробсигнала н блок 9 в последнем осуществл етс  амп;7итудно временна  селекци . Ин4|Ормаци  о годности или негодности исследуемых логических сигналов по уровню (амплитудна  селекци ) и задержке распространени  в испытуемом узле (временна  селекци ) регистрируетс  блоком 11 пам ти, анализа и регистрации ,
Аналогично происходит работа при считывании последующих тестовых наборов . Если после какого-либо тестового набора не требуетс  подача импульсных сигналов с многоканального генератора 5 импульсов, то в соответствии с проrpaivff/ioA проверки происходит блокировка генератора импульсов сигналом с блока 3, а запуск линии 8 задержки и формирование стробсигнала осуществл етс  в этом случае с выхода блока 6 запуска линии Эсщержки от сигнала счиR тывани  из блока 4. При необходимости после любого тестового набора блокировка с генератора 5 может быть сн та и его запуск осуществл етс  командой считывани  из блока управлени .

Claims (2)

  1. Таким образом, предлагаемое устройciBO реализует проверку значительно больших разнов15дкостей испытуемых логических блоков, так как введенные дополнительно многоканальный генератор импульсов и блок запуска линии S задержки позвол ют осуществл ть функ циональную проверку с контролем амплитуды и времени задержки распростр нени  выходных сигналов в узлах с од но-двух-и многофазовой синхронизацие а также целого р да последовательных блоков (регистры, счетчики и т.д.), при этом подача импульсов в серии в любом из каналов может осуществл тьс на максимальной рабочей частоте (5 МГц, 2 МГц и т.д.) дл  провер емых блоков. Формула изобретени  Устройство дл  контрол  логически блоков, содержащее блок ввода информации , соединенный с формирователем входных, сигналов, который подключен К входным зажимам испытуемого блока, к выходным зажимам которого подсоединен первый вход блока сравнени , соединенный с блоком пам ти, анализа и регистрации, вход блока установки опорных напр жений соединен с источн ком опорных напр жений, а выход подключен к второму входу блока сравне096 ни , к третьему входу которого подсоединен генератор стробсигнала, св занный с линией задержки, и блок управлени , вход которого св зан с блоком ввода информации, а выходы - с линией задержки, генератором стробсигнала и блоком считывани , соединенным с вторым входом формировател  входных сигналов, отличающеес  тем, что, с целью расширени  функциональных возможностей устройства, в него вве.цены многоканальный генератор импульсов и блок запуска линии задержки, при этом входы многоканального генератора импульсов соединены с дополнительными выходами блока управлени , одни из выходов - с входными зажимами испытуемого блока, а другие выходы - с одними их входов блока запуска линии задержки, другой вход которого св зан с блоком считывани , а вЕЛход - с линией задержки. Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР 378852, кл. G Об F 15/46, 18.04.73.
  2. 2.Авторское свидетельство СССР 411399, кл. G 01 R 31/28, 15.01.74.
SU762398349A 1976-08-03 1976-08-03 Устройство дл контрол логических блоков SU658509A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU762398349A SU658509A1 (ru) 1976-08-03 1976-08-03 Устройство дл контрол логических блоков

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU762398349A SU658509A1 (ru) 1976-08-03 1976-08-03 Устройство дл контрол логических блоков

Publications (1)

Publication Number Publication Date
SU658509A1 true SU658509A1 (ru) 1979-04-25

Family

ID=20674845

Family Applications (1)

Application Number Title Priority Date Filing Date
SU762398349A SU658509A1 (ru) 1976-08-03 1976-08-03 Устройство дл контрол логических блоков

Country Status (1)

Country Link
SU (1) SU658509A1 (ru)

Similar Documents

Publication Publication Date Title
US4139147A (en) Asynchronous digital circuit testing and diagnosing system
US4998025A (en) Device for generating strobe pulses with a desired timing
US3896378A (en) Apparatus for the measurement of short time intervals
KR100356725B1 (ko) 반도체 시험 장치
US4168467A (en) Measurement of pulse duration
SU658509A1 (ru) Устройство дл контрол логических блоков
EP0098399A2 (en) Test circuitry for determining turn-on and turn-off delays of logic circuits
JPH04274100A (ja) テスト回路内蔵のメモリーlsi
US3866126A (en) Signal measuring and counting apparatus and methods
US3675047A (en) Precision pulse generator
JP2001257568A (ja) 所定のパルス長の信号パルスを形成する装置
JPS6067869A (ja) タイミング信号発生器
SU888211A1 (ru) Устройство дл контрол блоков оперативной пам ти
KR20000011796A (ko) 메모리시험장치
JPS61124046A (ja) ストロボ電子ビ−ム装置
SU1529221A1 (ru) Многоканальный сигнатурный анализатор
SU506827A2 (ru) Устройство дискретного измерени временных интервалов
JPS5814989B2 (ja) ロジック素子あるいはロジック回路の動作速度試験回路
JPS57169684A (en) Testing system for integrated circuit element
SU1464113A1 (ru) Способ измерени числа истинных тройных совпадений и устройство дл его осуществлени
SU555354A1 (ru) Дискриминатор логических сигналов
SU599268A1 (ru) Измеритель пиковых значений импульсов случайных последовательностей
KR970006220Y1 (ko) 번-인 프로그램 카드
SU647695A1 (ru) Устройство дл контрол динамических параметров интегральных микросхем
SU411387A1 (ru)