SU658485A1 - Устройство дл контрол амплитуды и длительности фронтов импульсного сигнала - Google Patents
Устройство дл контрол амплитуды и длительности фронтов импульсного сигналаInfo
- Publication number
- SU658485A1 SU658485A1 SU762408423A SU2408423A SU658485A1 SU 658485 A1 SU658485 A1 SU 658485A1 SU 762408423 A SU762408423 A SU 762408423A SU 2408423 A SU2408423 A SU 2408423A SU 658485 A1 SU658485 A1 SU 658485A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- signal
- amplitude
- duration
- comparator
- monitoring
- Prior art date
Links
Landscapes
- Investigating Materials By The Use Of Optical Means Adapted For Particular Applications (AREA)
Description
Изобретение относитс к измерител ной технике и может использоватьс дл контрол цифровых интегральных схем с внутренней синхронизацией, на пример часовых больших интегральных схем (БИС). Известны устройства дл контрол амплитудно-временных параметров логи ческих сигналов, содержащие компаратор l.. Такие устройства имеют огранйченные функциональные возможности. Наиболее близко к предлагаемому изобретению устройство дл контрол амплиту.ды и длительности фронтов импульсного сигнала, содержащее формирователь и компаратор уровн сигналов , первым входом св занный с источ ником опорного напр жени , а выходом с блоком пам ти и регистрации 2J. Однако такое устройство не может быть использовано- дл контрол схем, не требующих сигнала возбуждени или имеющих внутренний источник тактовых импульсов. Кроме того устройство не дает полной информации о дискретном сигнале. В каждом отдельном цикле измерени контролируетс либо уровен логической , либо уровень логии нет возможности оцеческого нить временные характеристики сигна-г ла, такие, как например, врем нарастани фронта. Цель изобретени - расширение функциональных возможностей устройства. Дл этого в устройство дзл контрол амплитуды и длительности фронтов импульсного сигнала, содержащее формирователь и KO inapaTop уровн сигналов , первым входом св занный с источником опорного напр жени , а выходом - с блоком пам ти и регистрации , введены дополнительный источник опорного напр жени , пиковый детектор и компаратор амплитуды импульса, первый вход которого соединен с выходом формировател , второй - с дополнительным источником опорного напр жени , третий - с выходом пи-кового детектора, вход которого соединен с входом Формировател , вторым входом формировател уровн сигнала и выходом испытуемой схемы, а выход компаратора амп.гштуды импульса подключен к третьему входу компаратора уровн сигнала. На фиг. 1 дана функциональна схема предлагаемого устройства; на фиг. 2 - эпюры напр жени .
Устройство содержит испытуемую схму 1, компаратор 2 уровн сигнала с опорным сигналом источника 3, Формирователь 4, блок 5 пам ти и регистра лии , компаратор б амплитуды импульса с соответствующим опорным сигналом источника 7, пиковый детектор 8.
Работа устройства состоит в контрле параметров дискретного сигнала и Т (см.фиг.2) за один цикл измёрени . Уровень О (Aj ) определ етс как разнос.ть Aj -А2 .
На фиг. 2а,б,в даны осциллограммы .сиг-налов на выходах испытуемой схемы 1 и на выходах формировател 4 и детектора 8 соответственно при различ-ных параметрах контролируемого сигна
ла.
Устройство работает следующим образом .
Сигнал с выхода испытуемой схемы 1 поступает на входы компаратора 2, пикового детектора 8 и формировател 4 строба. Формирователь 4строба формирует из фронта сигнала разрешающий стробирующий импульс дл компаратора 6. Пиковый детектор 8 формирует сигнал пропорциональный перепаду Aj дискретного сигнала, максимальное значение формируемого сигнала ссответствует моменту времени, определ емому фронтом сигнала. При достижении сигналом на выходе детектора 3 значени по рога 1/Q7 в течение действи сигнала строба Tj. компаратор 6 срабатывает и выдает разрешающий сигнал на компаратор 2. Если значение сигнала А превышает опорный сигнал UQ, , то компаратор 2 срабатывает и сигнал с его выхода поступает в блок 5. ,
Если значение Aj вы е допустимого (см. фиг. 2 б), это приводит к уменьшению Ар , а следовательно, к уменьшению сигнала с выхода детектора 8, тогда компаратор 6 не сработает и не выдаст разрешающий сигнал на компаратор 2. Если у сигнала возрастает длительность фронта Т (см. фиг. 2 в), то достижение сигналов с выхода детектора 8 порогового значени произойдет за пределами стробирующего импульса.
и на компаратор 2 не будет вьщан разрешающий сигнал.
Устройство позвол ет организовать многоканальную работу и проводить анализ результатов контрол всех выходов испытуемой схемы 1. Путем изменени уровней опорных сигналов можно контролировать схемы 1 и фронт спада дискретного сигнала.
Предлагаемое устройство обладает простотой и высокой проивводитель .ностью, что позвол ет организовать допусковый технологический контроль БИС на пластине до разрезки кристаллов , например контроль ВИС дл часов В этом случае не требуетс высока точность, а требуетс высока производительность и надежность в работе.
Claims (1)
1.Авторское свидетельство СССР . 438944, кл. G 01 R 31/26, 1975.
2,Авторское свидетельство СССР № 411399, кл. G 01 R 31/26, 1975.
4.7
/
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU762408423A SU658485A1 (ru) | 1976-10-04 | 1976-10-04 | Устройство дл контрол амплитуды и длительности фронтов импульсного сигнала |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU762408423A SU658485A1 (ru) | 1976-10-04 | 1976-10-04 | Устройство дл контрол амплитуды и длительности фронтов импульсного сигнала |
Publications (1)
Publication Number | Publication Date |
---|---|
SU658485A1 true SU658485A1 (ru) | 1979-04-25 |
Family
ID=20678451
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU762408423A SU658485A1 (ru) | 1976-10-04 | 1976-10-04 | Устройство дл контрол амплитуды и длительности фронтов импульсного сигнала |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU658485A1 (ru) |
-
1976
- 1976-10-04 SU SU762408423A patent/SU658485A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4139147A (en) | Asynchronous digital circuit testing and diagnosing system | |
SU658485A1 (ru) | Устройство дл контрол амплитуды и длительности фронтов импульсного сигнала | |
JP3516778B2 (ja) | 半導体試験装置における周波数測定方法 | |
FR2131577A5 (ru) | ||
SU658509A1 (ru) | Устройство дл контрол логических блоков | |
US3835383A (en) | Data pulse width measurement circuit | |
SU555434A1 (ru) | Устройство дл измерени колебаний скорости движени магнитной ленты | |
SU995299A1 (ru) | Устройство дл выделени импульсов | |
US3564410A (en) | Dynamically calibrated velocity instrumentation technique | |
SU788057A1 (ru) | Устройство контрол больших интегральных схем на динамических моп-структурах | |
SU917144A1 (ru) | Логический пробник | |
SU761926A1 (ru) | Устройство для измерения коэффициента деления делителя 1 | |
SU813331A1 (ru) | Устройство контрол пороговых элемен-TOB | |
SU640260A1 (ru) | Программатор временных интервалов | |
US4109183A (en) | Third channel oscilloscope display for trigger signal | |
SU546892A1 (ru) | Многоканальное устройство дл выбора минимального значени средней величины | |
SU881681A1 (ru) | Устройство дл допускового контрол временных команд | |
RU2149436C1 (ru) | Рециркуляционный измеритель длительности импульсов | |
JPS57169684A (en) | Testing system for integrated circuit element | |
SU429408A1 (ru) | ||
SU1566375A1 (ru) | Измеритель площади электрического импульса | |
SU525900A1 (ru) | Устройство дл контрол статической помехоустойчивости логических устройств | |
SU913326A1 (ru) | Цифровой измеритель периода 1 | |
SU551801A1 (ru) | Преобразователь врем -код | |
SU625169A1 (ru) | Устройство дл контрол порога срабатывани амплитудного дикриминатора |